SU1243113A1 - Device for synchronizing pulses - Google Patents

Device for synchronizing pulses Download PDF

Info

Publication number
SU1243113A1
SU1243113A1 SU853863241A SU3863241A SU1243113A1 SU 1243113 A1 SU1243113 A1 SU 1243113A1 SU 853863241 A SU853863241 A SU 853863241A SU 3863241 A SU3863241 A SU 3863241A SU 1243113 A1 SU1243113 A1 SU 1243113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
pulses
trigger
Prior art date
Application number
SU853863241A
Other languages
Russian (ru)
Inventor
Марьян Степанович Швец
Петр Владимирович Мокренко
Роман Григорьевич Партыка
Original Assignee
Предприятие П/Я М-5514
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5514 filed Critical Предприятие П/Я М-5514
Priority to SU853863241A priority Critical patent/SU1243113A1/en
Application granted granted Critical
Publication of SU1243113A1 publication Critical patent/SU1243113A1/en

Links

Abstract

Изобретение может быть использовано дл - временной прив зки сигналов в устройствах обработки, преобразовани  и передачи информации. Цель изобретени  - повышение надежности работы. Устройство содержит D-триггеры 1 и 2, инвертор 3 и. шины 6-8 синхронизирующих импульсов, выхода и тактовых импульсов соответственно . Введение в устройство синхронного формировател  4 импульсов, формировател  5 коротких импульсов обеспечивает синхронизацию сигналов без искажени  выходной импульсной последовательности независимо от соотношени  фаз импульсов синхронизи- pye(oй и тактовой последовательностей . 2 ил. tSD 4 СОThe invention can be used for temporal coupling of signals in devices for processing, converting and transmitting information. The purpose of the invention is to increase the reliability of work. The device contains D-triggers 1 and 2, inverter 3 and. tires 6-8 clock pulses, output and clock pulses, respectively. Introduction to the device of the synchronous driver of 4 pulses, the driver of 5 short pulses ensures synchronization of signals without distorting the output pulse sequence, regardless of the phase ratio of the synchronous pulses (oh and clock sequence. 2 or tSD 4 CO

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  временной прив зки сигналов в устройствах обработки, преобразовани  и передачи информации.. The invention relates to a pulse technique and can be used to temporarily lock on signals in devices for processing, transforming and transmitting information.

Цель изобретени  - повышение надежности работы путем исключени  возможности искажени  частоты выходных импульсов.The purpose of the invention is to increase the reliability of operation by eliminating the possibility of distortion of the frequency of the output pulses.

На фиг. 1 приведена электричес- ка  функциональн   схема устройства на фиг. 2 - временные диаграммы, по сн ющие его работу.FIG. 1 shows an electrical functional diagram of the device in FIG. 2 - time diagrams that show his work.

Устрой;ство дл  синхронизации импульсов содержит два триггера 1 иThe device for synchronizing pulses contains two triggers 1 and

2, каждый из которых D-типа, инвертор 3, синхронньм формирователь 4 импульсов, формирователь 5 коротких импульсов, вход которого соединен с шиной 6 синхронизируемых импульсов, выход - с К-входбм первого триггера 1, С-вход которого соединен с пр мым выходом второго триггера 2 и с выходной шиной 7,.В-вхЬды первого и второго триггеров 1 и 2 соединены с тиной логической единицы., инверсный выход первого триггера 1 соединен с первым входом синхронного формировател  4 импульсов, второй вход которого соединен с шиной 8 тактовых импульсов и через инвертор 3 соединен с R-входом второго триггера 2 С-вход которого соединен с выходом синхронного формировател  4 импульсов .2, each of which is D-type, inverter 3, synchronizer driver 4 pulses, driver 5 short pulses, the input of which is connected to bus 6 of synchronized pulses, the output from the K input of the first trigger 1, C input of which is connected to the forward output the second trigger 2 and with the output bus 7,. In the first and second triggers 1 and 2 are connected to the logic unit T., the inverse output of the first trigger 1 is connected to the first input of the synchronous driver 4 pulses, the second input of which is connected to the bus 8 clock pulses and through the inverter 3 is connected to the R-input of the second trigger 2. The C-input of which is connected to the output of the synchronous driver of 4 pulses.

Синхронный формирователь 4 импульсов содержит D-триггер 9, D-вход которого  вл етс  первым входом синхронного формировател  4 импульсов, С-вход - вторым входом синхронногоThe synchronous driver of 4 pulses contains a D-flip-flop 9, the D input of which is the first input of the synchronous driver of 4 pulses, the C input of the second input of the synchronous

формировател  импульсов, R-вход через элемент 10 задержки соединен с пр мым выходом D-триггера 9, кото .рый  вл етс  выходом синхронного формировател  4 импульсов.the pulse driver, the R input through delay element 10 is connected to the direct output of the D flip-flop 9, which is the output of the synchronous driver 4 pulse.

Устройство дл  синхронизации импульсов работает следующим образом. После подачи импульсов на шину 8 (фиг. 2о,)- триггеры 1 и 2 устанавли- ваютс  в исходное состо ние, триггер 1 - в единичное, триггер 2 - в нулевое.The device for synchronizing pulses works as follows. After applying pulses to the bus 8 (Fig. 2o), the triggers 1 and 2 are set to the initial state, the trigger 1 - to the single state, the trigger 2 - to the zero state.

С приходом импульса на шину 6 (фиг. 2б) по его фронту (фиг. 2S) триггер 1 устанавливаетс  в нулевое состо ние, при этом с его инверсног выхода снимаетс  уровень логическойWith the arrival of an impulse to the bus 6 (Fig. 2b), the trigger 1 is set to the zero state along its front (Fig. 2S), and the logical level is removed from its inverse output

5five

0 о 50 o 5

0 0

5 five

1 (фиг. 2г)5 поступающий на первый вход формировател  4. По фронту первого импульса тактовой частоты на выходе формировател  4 по вл етс  короткий импульс (фиг. 2), фронтом которого в триггер 2 запишетс  уровень логической Г , так как посту- паюш.ий на R-вход триггера 2 уровень логического О разрешает работу этого триггера (фиг. 2х).1 (Fig. 2d) 5 arriving at the first input of the former 4. On the front of the first clock pulse at the output of the former 4, a short pulse appears (Fig. 2), the front of which in the trigger 2 records the level of logic G, .ii on the R-input trigger 2 logic level O allows the trigger (Fig. 2x).

На выходе триггера 2 по вл етс  начало импульса,, длительность которого огфедел етс  длительностью тактового импульса, так как с окончанием- тактового импульса на R-вход триггера 2 через инвертор 3 (фиг.2е,) поступает уровень логической 1 и триггер 2 устанавливаетс  в нулевое состо ние.At the output of trigger 2, the beginning of the pulse appears, the duration of which is decelerated by the duration of the clock pulse, since with the end of the clock pulse, the R input of trigger 2 through the inverter 3 (FIG. 2e) receives a logic level 1 and trigger 2 is set to zero state.

Фронтом импульса с выхода триггера 2 в триггер 1 записываетс  уровень логической 1, после чего устройство готово к приему следующего импульса по шине 6.The front of the pulse from the output of the trigger 2 to the trigger 1 records the level of logic 1, after which the device is ready to receive the next pulse on the bus 6.

Таким образом, предложенное устройство обеспечивает синхронизацию сигналов без искажени  выходной импульсной последовательности независимо от соотношени  фаз импульсов обеих синхронизируемой и тактовой последовательностей.Thus, the proposed device provides synchronization of signals without distorting the output pulse sequence, regardless of the phase ratio of the pulses of both the synchronized and clock sequences.

1Гри этом на выходе устройства однозначно выдел етс  первый тактовый импульс, поступивший на шину 8 после прихода синхронизируемого имп ульса на шину 6.1 At the output of the device, the first clock pulse that arrives on the bus 8 after the arrival of the synchronized pulse on the bus 6 is unambiguously allocated.

Claims (1)

Формула изобре.тени Formula invented Устройство дл  синхронизации импульсов , содержащее два триггера, каждый из которых D-типа, D-вход первого из которых соединен с шиной логической единицы, выходную шину, котора  соединена с пр мым выходом -второго триггера, шину тактовых импульсов , соединенную с входом инвертора , и шину Синхронизируемых импульсовJ О тличающеес  тем, что, с целью повышени  надежности работы, в него введены синхронный формирователь импульсов, формирователь коротких импульсов, вход которого соединен с шиной синхронизируемых импульсов, а выход - с R-входом первого триггера, С-вход которого соединен с пр мым выходом второго триггера, D-вход последнего соединен с шиной логической единицы,A device for synchronizing pulses, containing two triggers, each of which is D-type, the D input of the first of which is connected to the bus of a logical unit, an output bus that is connected to the direct output of the second trigger, a clock bus connected to the input of the inverter, and synchronous pulses bus, which is distinguished by the fact that, in order to increase the reliability of operation, a synchronous pulse driver, a short pulse driver, whose input is connected to a clock pulse bus, and an output are inputted to it Vågå trigger, S-input coupled to a direct output of the second flip-flop, D-input of the latter is connected with the bus logic unit, R-вход - с выходом инвертора, С- вход - с выходом синхронного фбр- мировател  импульсов, первьй входR-input - with the output of the inverter, C-input - with the output of the synchronous pulse driver, the first input 1243113412431134 котор ого соединен с инверсным выходом первого триггера, второй вход - с шиной тактовых импульсов.Which is connected to the inverse output of the first trigger, the second input is connected to the clock pulse bus. а 5 6a 5 6 г д еgde Фиг. 2FIG. 2
SU853863241A 1985-01-15 1985-01-15 Device for synchronizing pulses SU1243113A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853863241A SU1243113A1 (en) 1985-01-15 1985-01-15 Device for synchronizing pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853863241A SU1243113A1 (en) 1985-01-15 1985-01-15 Device for synchronizing pulses

Publications (1)

Publication Number Publication Date
SU1243113A1 true SU1243113A1 (en) 1986-07-07

Family

ID=21165564

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853863241A SU1243113A1 (en) 1985-01-15 1985-01-15 Device for synchronizing pulses

Country Status (1)

Country Link
SU (1) SU1243113A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Тутников B.C. Интегральна электроника в измерительных приборах. Л.: Энерги , 1980, с. 236, рис. 16-1 а. Авторское свидетельство СССР № 853790, кл. Н 03 К 5/13, 1981. *

Similar Documents

Publication Publication Date Title
SU1243113A1 (en) Device for synchronizing pulses
SU1190498A1 (en) Device for synchronizing pulses
SU1157666A1 (en) Single pulse generator
SU1425823A1 (en) Pulsed phase detector
SU1476453A1 (en) Asynchronous signal reception synchronizer
SU1188867A1 (en) Device for synchronizing pulses
SU1322434A1 (en) Device for synchronizing pulses
SU1058081A1 (en) Device for synchronizing pulse sequence
SU1128376A1 (en) Device for synchronizing pulses
SU1293834A1 (en) Device for separating single pulse from pulse train
SU1270881A2 (en) Pulse burst generator
SU1734199A1 (en) Pulse timing device
SU960820A2 (en) Multi-channel device for priority-based pulse selection
SU1667268A1 (en) Device for preliminary synchronization
SU1275746A1 (en) Device for synchronizing pulses
SU945968A1 (en) Single pulse shaper
SU741441A1 (en) Pulse synchronizing device
SU1330753A1 (en) Device for phasing the synchronous impulse sources with an arbitrary division ratio
SU1531185A1 (en) Pulse synchronizing device
SU1238223A1 (en) Device for separating pulses of two sequences
SU853789A1 (en) Signal synchronizing device
SU790120A1 (en) Pulse synchronizing device
SU1411950A1 (en) Pulse shaper
SU1437977A1 (en) Extractor of clock pulses
RU1811003C (en) Device for separating pulses