SU1058081A1 - Device for synchronizing pulse sequence - Google Patents

Device for synchronizing pulse sequence Download PDF

Info

Publication number
SU1058081A1
SU1058081A1 SU823496745A SU3496745A SU1058081A1 SU 1058081 A1 SU1058081 A1 SU 1058081A1 SU 823496745 A SU823496745 A SU 823496745A SU 3496745 A SU3496745 A SU 3496745A SU 1058081 A1 SU1058081 A1 SU 1058081A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
decoder
counter
Prior art date
Application number
SU823496745A
Other languages
Russian (ru)
Inventor
Анатолий Юрьевич Баранов
Original Assignee
Кыштымский радиозавод
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кыштымский радиозавод filed Critical Кыштымский радиозавод
Priority to SU823496745A priority Critical patent/SU1058081A1/en
Application granted granted Critical
Publication of SU1058081A1 publication Critical patent/SU1058081A1/en

Links

Abstract

УСТРОЙСТВО СИНХРОНИЗАЦИИ ПОаШДОВЛТЕЛЬНОСТИ ИГадУЛЬСОВ, содержащее последовательно соединенные формирователь входной последовательности импульсов и первый элемент и, а также два дешифратора,формирователь коротких ш тульсов и последовательно соединенные генератор тактовых импульсов и счетчик, к второму входу которого подключен выход формировател  коротких импульсов, а первый выход- счетчика подключен к входам первого и второго дешифраторов , при этом вход формировател  входной последовательности импульсов  вл етс  входом устройства, о тличающеес  тем, что, с целью повышени  помехозащищенности, введены второй, третий и четвертый элементы И, два элемента ИЛИ, четыре триггера, третий, четвертый и п тый дешифраторы, при этом выход формировател  входной последовательности импульсов подключен к первому входу второго элемента И, к торому входу которого подключен инверсный : выход первого триггера, пр мой вход которого подключен к второг 1у ,. , входу первого элемента И, а выход первого элемента И подключен к первому входу первого элемента ИЛИ, выход которого подключен к первому входу второго триггера, выход которого подключен к входу формировател  ,коротких импульсов, к второму входу йторого триггера, а также к первым входам первого и четвёртого триггеров подключен выход второго элемента ИЛИ, к первому, втррому и третьему входам которого подключены соответ I ственно выходы четвертого дешифратора , третьего и четвертого элеменсл тов И, при этом первый вход счетчика подключен к входу третьего дешифратора , первому входу четвертого дешифратора и входу п того дешифратора , выход которого подключен к второму входу первого триггера,, а второй выход счетчика подключен к входу третьего триггера, выход которого подключен к второму входу четвертого дешифратора, выход третьего дешифраСП тора подключен к первому входу четэо вертого элемента И, к второму входу которого подключен инверсный выход .четвертого триггера, к второму входу X) которого, а также к второму входу первого элемента ИЛИ подключен выход jBToporo элемента И, а к первому и второму входам третьего элемента И подключены соответственно выход второго дешифратора и пр мой выход четвертого триггера.IGADULS SURFACE SYNCHRONIZATION DEVICE containing serially connected shaper input pulse sequence and first element and, as well as two decoders, shorter pulse generator and serially connected clock generator and counter, to the second input of which a shaper pulse generator connected to a second pulse generator and a second pulse generator and a counter connected to the second input of which are connected to a short pulse generator and a short pulse generator. connected to the inputs of the first and second decoders, while the input of the imaging unit of the input pulse sequence is the input For the purpose of enhancing noise immunity, the second, third, and fourth elements of AND, two OR elements, four triggers, third, fourth, and fifth decoders are introduced, and the output of the driver of the input pulse sequence is connected to the first input of the second element And, to the second input of which an inverse is connected: the output of the first trigger, the direct input of which is connected to the second 1y,. the input of the first element is And, and the output of the first element And is connected to the first input of the first element OR, the output of which is connected to the first input of the second trigger, the output of which is connected to the input of the driver, short pulses, to the second input of the second trigger, and also to the first inputs of the first and the fourth trigger is connected to the output of the second element OR, to the first, third and third inputs of which are connected, respectively, the outputs of the fourth decoder, the third and fourth elements And, the first input of the connection counter Yuchen to the input of the third decoder, the first input of the fourth decoder and the input of the first decoder, the output of which is connected to the second input of the first trigger, and the second output of the counter connected to the input of the third trigger, the output of which is connected to the second input of the fourth decoder, the output of the third decoder of the torus To the first input of the fourth element AND, to the second input of which an inverse output of the fourth trigger is connected, to the second input X) of which, as well as to the second input of the first element OR to the output of jBToporo element I, and the first and second inputs of the third element I are connected respectively to the output of the second decoder and the direct output of the fourth trigger.

Description

Изобретение относитс  к электросв зи и может использоватьс  в импульсной технике, системах цифровой автоматики, системах передачи данных . Известно устройство синхронизации последовательности импульсов, содержсццее последовательно соединенные формирователь входной последовательности , первый счетчик и блок совпадени , причем другой вход первого счетчика соединен с выходом инвертора тактовьох импульсов, .а также второй и третий счетчики и триггер, при этом выход генератора тактовых импульсов через последовательно соединенные второй счетчик и триггер подключен к другому входу блока сов падени , выход которого через третий счетчик подключен к другому входу триггера, при этом выход формировател  входной последовательности подключен к другому входу второго счетчика рГ) . Однако устройство обладает Низкой помехозащищенностью. Известно также устройство синхро низации последовательности импульсов , содержащее последовательно сое диненные формирователь входной после довательности импульсов и первый элемент И, а также два дешифратора/ формирователь коротких импульсов и последовательно соединенные генератор тактовых импульсов и счетчик, к второму входу которого подключен выход формировател  коротких импуль сов, а первый выход счетчика подклю чен к вкодо л первого и второго дешифраторов , при этом вход формировател  входной последовательности импульсов  вл етс  входом устройства 2 . Недостаток известного устройства - низка  помехозащищенность. Цель изобретени  - повышение помехозащищенности . Поставленна цель достигаетс  тем, что в устройство синхронизации последова,тельности импульсов, содер жащее последовательно соединенные формирователь входной последователь ности импульсов и первый элемент И, а также два дешифратора, формирователь коротких импульсов и последова тельно соединенные генератор тактовых импульсов и счетчик, к второму входу которого подключен выход формировател  коротких импульсов, а первый выход счетчика подключен к входам первого и второго дешифраторов , при этом вход формировател  входной последовательности импульсо  вл етс  входом устройства, введены .второй, третий и четвертый элементы И, два элемента ИЛИ, четыре триг irepa, третий четвертый и п тый деши раторы, при этом выход формировател входной последовательности импульсов подключен к первому входу второго элемента И, к второму входу которого подключен инверсный выход первого триггера, пр мой выхрд которого подключен к второму входу первого элемента И, а выход первого элемента И подключен к первому входу первого элемента ИЛИ, выход которого подключен: к первому входу второго триггера, выход которого подключен к входу фюрмирорател  коротких импульсов , к второму входу второго Триггера, а также к первым входа первого и четвертого триггеров подключен выход второго элемента ИЛИ, к первому, второму и третьему входам которого подключены соответственно выходы четвертого дешифратора, третьего и четвертого элементов И, при этом перЕ1Ый выход счетчика подключен к входу третьего дешифратора, первому входу четвертого дешифратора и входу п того дешифратора, выход которого подключен к второму входу первого триггера, а второй выход счетчика подклк чен к входу третьего триггера , выход которого подключен к второму входу четвертого дешифратора, выход третьего дешифратора подключен к первому входу.четвертого элемента И, -к второму входу которого подключен инверсный выход четвертого триггера, к второму входу которого, а также к второму входу первого элемента ИЛИ подключен выход второго э 1емента И, а к первому и второму входам третьего элемента И подключены соответственно выход второго дешифратора и пр мой выход четвертого триггера. На фиг.1 представлена структурна  электрическа  схема устройства, на фиг.2 и 3 - временные диаграммы последовательности импульсов.. Устройство синхронизации последовательности импульсов содержит первый и второй элементы И 1 И 2, первый элемент ИЛИ 3, первый триггер 4,формирователь 5 коротких импульсов, счетчик 6, BTQiJoa триггер 7, первый, второй, третий, четвертый и п тый дешифраторы 8-12, третий триггер 13, третий и четвертый элементы И 14 ;И 15, второй элемент ИЛИ 16, четвер|тый триггер 17, формирователь 18 вход1нЬй последовательности импульсов и генератор 19 тактовых импульсов. ycTpoiscTBo работает следующим образом . На вход формировател  18 входной последовательности импульсов (выполнен в виде усилител -ограничител  и  вл етс  входом устройства) поступает входна  последовательность импульсов , следующа  с периодом -I, (фиг.2), котора  на выходе формировател  18 входной последовательности импульсовThe invention relates to telecommunications and can be used in pulse technology, digital automation systems, data transmission systems. A pulse sequence synchronization device is known, the serially connected shaper of the input sequence, the first counter and the coincidence unit, with the other input of the first counter connected to the output of the clock pulse inverter, as well as the second and third counters and the trigger, while the output of the clock generator through serially connected the second counter and the trigger are connected to another input of the block of coincidence, the output of which through the third counter is connected to another input of the trigger, p and this output of the input sequence is connected to another input of the second counter rG). However, the device has low noise immunity. It is also known a device for synchronizing a pulse sequence containing successively connected driver of the input pulse sequence and first element I, as well as two decoder / driver of short pulses and serially connected clock generator and counter, to the second input of which the driver of short pulse generator is connected, and the first output of the counter is connected to the codec of the first and second decoders, while the input of the driver of the input pulse sequence is 2 are input devices. A disadvantage of the known device is low noise immunity. The purpose of the invention is to improve the noise immunity. The goal is achieved by the fact that, in a synchronization device, a sequence of pulses containing a serially connected shaper of an input pulse sequence and a first element AND, as well as two decoders, a shaper of short pulses and a serially connected clock generator and a counter, to the second input of which the output of the short pulse shaper is connected, and the first counter output is connected to the inputs of the first and second decoders, while the shaper input of the input sequence The pulse is the input of the device, the second, third and fourth elements AND, two elements OR, four triggers irepa, the third fourth and fifth distance meters are inserted, while the output of the driver of the input pulse sequence is connected to the first input of the second element And, to the second the input of which is connected to the inverse output of the first trigger, the direct output of which is connected to the second input of the first element AND, and the output of the first element AND is connected to the first input of the first element OR whose output is connected: to the first input of the second trigger Gera, the output of which is connected to the input of a short pulse pulses, to the second input of the second trigger, as well as to the first input of the first and fourth triggers, the output of the second element OR is connected to the first, second and third inputs of the fourth decoder, third and fourth elements And, at the same time, the first output of the counter is connected to the input of the third decoder, the first input of the fourth decoder and the input of the fifth decoder, the output of which is connected to the second input of the first trigger, and The second output of the counter is connected to the input of the third trigger, the output of which is connected to the second input of the fourth decoder, the output of the third decoder is connected to the first input of the fourth element, and, to the second input of which the inverse output of the fourth trigger is connected, to the second input of which, as well as the second input of the first AND element is connected to the second input of the OR element, and the output of the second decoder and the direct output of the fourth trigger are connected to the first and second inputs of the third element AND. Figure 1 shows the structural electrical circuit of the device, figures 2 and 3 show timing diagrams of a pulse sequence. The pulse sequence synchronization device contains the first and second elements AND 1 AND 2, the first element OR 3, the first trigger 4, the driver 5 short pulses. , counter 6, BTQiJoa trigger 7, first, second, third, fourth and fifth decoders 8-12, third trigger 13, third and fourth elements AND 14; And 15, second element OR 16, fourth trigger 17, driver 18 input pulse sequence and generator op 19 clock pulses. ycTpoiscTBo works as follows. The input of the pulse generator of the input pulse sequence (made in the form of an amplifier-limiter and is the device input) receives the input pulse sequence following the period -I, (figure 2), which is output by the generator 18 of the input pulse sequence

о амплитуде получаетс  пригодной Дл  альнейшей обработки. Входна  послеовательность поступает на первые входы первого и второго элементов И 1. и 2. По второму входу второй элеент И 2 закрыт нулевым потенциалом, приход щим с инверсного выхода первого триггера 4.amplitude is obtained suitable for further processing. The input sequence comes to the first inputs of the first and second elements I 1. and 2. On the second input the second element I 2 is closed with zero potential coming from the inverse output of the first trigger 4.

На второй вход первого элемента И 1 приходит разрешающий единичный потенциал с пр мого выхода первого Ю триггера 4. Входна  последовательность импульсов прохчэдит через первый элемент И 1 и далее через первый вход первого элемента ИЛИ 3 поступает на первый установочный вход вто- 15 рого триггера 7, перевод  его в нулевое состо ние. В момент перехода второго триггера 7 в нулевое состо ние формирователь 5 коротких импульсов (выполнен в виде ждущего мульти- 20 вибратора) формирует короткий импульс , который поступает на второй вход счетчика 6 с коэффициентом делени  на N , и устанавливает его в нулевое состо ние. На первый вход 25 счетчика 6 с кварцованного генератора 19 та1 товых импульсов поступают ш пульсы частотой 1ъ N-- , где i - частота генератора, N - емкость счетчика.At the second input of the first element I 1, a resolving unit potential arrives from the direct output of the first U of the trigger 4. The input pulse sequence passes through the first element I 1 and then through the first input of the first element OR 3 enters the first installation input of the second 15 trigger 7, its transfer to the zero state. At the moment the second trigger 7 goes to the zero state, the shaper 5 short pulses (made in the form of a waiting multi- 20 vibrator) generates a short pulse that arrives at the second input of the counter 6 with a division factor of N and sets it to the zero state. At the first input 25 of the counter 6 from the quartz oscillator of 19 oscillations, pulses are received with a frequency of 1– N–, where i is the generator frequency, N is the counter capacitance.

Импульсы с первого выхода счетчика 6 поступают на входы первого, второго , третьего, п того и на первый вход четвертого дешифраторов 8,9,10, 12,11. На выходе первого дешифратора Б по вл етс  засинхронизированна , с ошибкой дискретизации, определ емой частотой генератора 19 тактовых импульсов, входна  последовательность импульсов, свободна  от помех.The pulses from the first output of the counter 6 are fed to the inputs of the first, second, third, and fifth and to the first input of the fourth decoder 8,9,10, 12,11. At the output of the first decoder B, a synchronized, with a sampling error determined by the oscillator frequency of 19 clock pulses, the input pulse sequence free from interference appears.

На выходе второго дешифратора 9 в 40 момент времени 2 (1алый интервал времени запуска-) , большего времени i наличи  импульсов в последовательности , по вл етс  импульс, поступающий на первый вход третьего эле- 45 мента И 14, на второй вход которого поступает разрешающий потенциал с пр мого выхода четвертого триггера 17. С выхода третьего элемента И 14 через второй вход второго элемента м ИЛИ 16 в момент времени t поступает на второй вход второго 7 и первые входы, первого и четвертого триггеров 4 и 17, перевод  второй 7 триггер в единичное состо ние и под- ее |Твержда  единичное состо ние первого |и четвертого триггеров 4 и 17.At the output of the second decoder 9 at 40 time 2 (the first start-up time interval), the longer the time i has pulses in the sequence, a pulse arrives at the first input of the third element And 14, the second input of which allows the potential from the direct output of the fourth trigger 17. From the output of the third element I 14 through the second input of the second element m OR 16 at time t enters the second input of the second 7 and the first inputs of the first and fourth triggers 4 and 17, transferring the second 7 trigger to the unit one condition and by - its | con firmed first single state | and fourth flip-flops 4 and 17.

Если на вход формировател 18 входной последовательности импульсов первым придет не первый импульс серии , а любой другой (фиг.З), причем интервал времени от этого импульса в серии до первого импульса в последующей серии больше йнтервгша времени tj но меньше t (большой интервал времени.Зсшрета), то через врем  ty 65If the input of the imaging unit 18 of the input pulse sequence is not the first impulse of the series, but any other impulse (FIG. 3), the time interval from this impulse in the series to the first impulse in the subsequent series is more than interval time tj but less than t (large time interval. Spawn), then through time ty 65

первый импульс серии поступит на пёрвый вход элеме,нта.И 1, на второй вход которого поступает единичный потенциал с пр мого выхода первого триггера 4, и устройство сработает, как описано выше. , .the first impulse of the series goes to the first input element, nta.I 1, the second input of which receives the unit potential from the direct output of the first trigger 4, and the device will work as described above. ,

Если на первый вход первого элемента И 1 первым придет любой другой импульс (фиг.З), в том числе и первый , причем .интервсш времени от этого импульса в серии до первого импульса в последующей серии больше йнтервгша времени i , то на выходе третьего дешифратора 10 в момент времени t по витс  импульс, поступающий на первый вход четвертого элемента И 15, на. второй вход которого поступает нулевой потейциап с инверсного выходаjieТВертого триггера 17. If at the first input of the first element I 1 any other impulse comes first (FIG. 3), including the first one, and the interval from this impulse in the series to the first impulse in the subsequent series is greater than the interval time i, then at the output of the third decoder 10 at the moment of time t, according to Wits, the pulse arriving at the first input of the fourth element I 15, on. the second input of which enters the zero point from the inverse output of the inverse trigger 17.

Если на вход устройства первыгч придет любой другой импульс, кроме первого, то через врем  tg на первый вход первого элемента И 1 поступит первый импульс серии, на второй вход первого элемента И 1 поступит единичный потенциал с пр мого выхода первоготриггера 4, и устройство сработает, как описано выше, т.е. в любом случае устройство последовательно находит первый импульс в серии.If any other impulse besides the first impulse arrives at the input of the firstgame, then after time tg, the first impulse of the series arrives at the first input of the first element I 1, the unit potential of the direct output of the first trigger 4 arrives at the second input of the first element I 1, and the device will work as described above, i.e. in any case, the device consistently finds the first impulse in the series.

После момента времени t устройство продолжает работу следующим образом (фиг.2) .After time point t, the device continues to work as follows (FIG. 2).

В момент времени t4 на выходеAt time t4 output

.п того дешифратора 12 по вл етс  импульс , поступающий на второй вход первого триггера 4. Этот импульс переводит первый триггер 4 в нулевое состо ние. Нулевой потенциал с пр мого выхода первого триггера 4 поступает на. второй вход первого элемента И 1 и закрывает его, а единичный потенциал с инверсного выхода триггера4 поступает на второй вход второго элеглента И 2 и разрешает прохождение на его- выход импульсов входной последовательности , поступающих на пер;вый вход второго элемента И 2.At that decoder 12, a pulse arrives at the second input of the first flip-flop 4. This pulse shifts the first flip-flop 4 to the zero state. The zero potential from the direct output of the first trigger 4 goes to. the second input of the first element I 1 closes it, and the unit potential from the inverse output of the trigger 4 goes to the second input of the second element I 2 and allows the output sequence of the input sequence of the second element I 2 to pass to its output;

С выхода второго элемента И 2 в момент времени i-j импульс входной последовательности поступает на второй вход четвертого триггера 17, перевод  его в нулевое состо ние, и через второй вход первого элемента ИЛИ 3 - на первый вход второго тригГера 7, перевод - его в нулевое состо ние . Б этот момент формирователь 5 короткого импульса вырабатывает короткий импульс, который поступает на второй вход счетчика б, устанавлива  его на врем  действи  иглпульса в нулевое состо ние. В моменл: времени tj следующего периода последовательности на выходе второго дешифратора 9 по вл етс  импульс, поступающий наFrom the output of the second element I 2 at time ij, the pulse of the input sequence arrives at the second input of the fourth trigger 17, converting it to the zero state, and through the second input of the first element OR 3 to the first input of the second trigger 7, transferring it to the zero state the At this moment, the short pulse shaper 5 produces a short pulse, which is fed to the second input of the counter b, setting it for the duration of the needle pulse to the zero state. In Momenl: time tj of the next period of the sequence, the pulse arriving at the output of the second decoder 9 appears

.первый вход третьего элемента И 14, который закрыт по второму входу ну-The first input of the third element I 14, which is closed at the second input, is well-

левым потенцигиюм, поступающим с пр мого выхода четвертого триггера 17. В момент времени з с; выхода третьего дешифратора 10 шлпульс поступает на первый вход четвертного элемента И 15, который открыт по второму входу единичном шлпульсом с инверсного выхода четвертого триггера 17. С выхода четвертого элемента И 15 этот импульс Через третий вход второго элемента ИЛИ 16 поступает на . второй вход второго Триггера 7, на первые входы первого 4 и четвертого 17 триггеров, перевод  их в единичное состо ние. В момент времени t4 с выхода п того дешифратора. 12 им-, пульс поступает на второй вход первого триггера 4 и переводит его в нулевое состо ние. В момент времени 5 первый импульс следующей последователы рсти поступает на первый вход второго элемента И 2, и работа устройства повтор етс .left potentium, coming from the direct output of the fourth trigger 17. At time s; The output of the third decoder 10 shlpulse arrives at the first input of the fourth element And 15, which is open at the second input with a single shlpulse from the inverse output of the fourth trigger 17. From the output of the fourth element And 15 this pulse Through the third input of the second element OR 16 comes to. the second input of the second Trigger 7, to the first inputs of the first 4 and fourth 17 triggers, transferring them to one state. At time t4 from the output of the p decoder. 12 im, the pulse arrives at the second input of the first trigger 4 and translates it into the zero state. At time 5, the first pulse of the next sequence of signals is fed to the first input of the second element I 2, and the operation of the device is repeated.

Если в интервале времени i4 - б (строб опроса) на первый вход второфиг .1If in the time interval i4 - b (polling strobe) to the first input of the second figure .1

tsts

го элемента И 2 не поступит первый игшульс входной последовательности, то с выхода счетчика 6 на вход третьего триггера 13 поступит импульс, который далее последует на второй вход четвертого дешич р тора 11, ив момент време ни t на выходе четвертого дешифрс1тора 11 вырабатываетс  импульс, который поступает через первый вход второго элемента ИЛИ 16The first element of the input sequence will not arrive at the And 2 element, then a pulse will arrive from the output of counter 6 to the input of the third trigger 13, which will then follow to the second input of the fourth delay of the torus 11, and at the time t at the output of the fourth decoder 11 will generate a pulse that comes through the first input of the second element OR 16

0 на второй вход второго 7, на первые входы первого 4 и четвертого 17 триггеров, перевод  их в единичное состо ние, и устройство переходит в режим поискё1 первого импульса вход5 ной последовательности.0 to the second input of the second 7, to the first inputs of the first 4 and fourth 17 flip-flops, transfer them to the one state, and the device switches to the search mode1 of the first impulse of the input sequence.

Таким обраэом, автоматическое переключение после синхронизации с малого интервё1ла запрета на большой значительно увеличивает помехоустой0 чивость уст1Юйства, так как в течение большого интервала зсшрета не происходит рассинхрониэации устройства вследствие действи  импульсных помех на его входе.Thus, the automatic switching after synchronization from a small prohibition interval to a large one greatly increases the noise immunity of the device, since during a large interval, the device does not desynchronize due to the effect of impulse noise at its input.

ВыходOutput

Claims (1)

УСТРОЙСТВО СИНХРОНИЗАЦИИ ПОСЛЕДОВАТЕЛЬНОСТИ Ш4ПУЛЬСОВ, содержащее последовательно соединенные формирователь входной последовательности импульсов и первый элемент И, а также два дешифратора формирователь коротких импульсов и последовательно соединенные генератор тактовых импульсов и счетчик, к второму входу которого подключен выход формирователя коротких импульсов, а первый выход счетчика подключен к входам первого и второго дешифраторов, при этом вход формирователя входной последовательности импульсов является входом устройства, о тличающееся тем, что, с целью повышения помехозащищенности, введены второй, третий и четвертый элементы И, два элемента ИЛИ, четыре триггера, третий, четвертый и пятый дешифраторы, при этом выход формирователя входной последовательности импульсов подключен к первому входу второго элемента И, к 1зторому входу которого подключен инверсный выход первого триггера, прямой вход' которого подключен к второ:лу_ ,_и ., входу первого элемента И, а выход первого элемента И подключен к перво-, му входу первого элемента ИЛИ, выход которого подключен к первому входу второго триггера, выход которого подключен к входу формирователя коротких импульсов, к второму входу Второго триггера, а также к первым входам первого и четвёртого тригге ров подключен выход второго элемента ИЛИ, к первому, втррому и третьему входам которого подключены соответственно выходы четвертого дешифратора, третьего и четвертого элементов И, при этом первый вход счетчика подключен к входу третьего дешифратора, первому входу четвертого дешифратора и входу пятого дешифратора, выход которого подключен к второму входу первого триггера, а второй выход счетчика подключен к входу третьего триггера, выход которого подключен к второму входу четвертого дешифратора, выход третьего дешифратора подключен к первому входу четвертого элемента И, к второму входу которого подключен инверсный выход .четвертого триггера, к второму входу которого, а также к второму входу первого элемента ИЛИ подключен выход (Второго элемента И, а к первому и ’второму входам третьего элемента И подключены соответственно выход второго дешифратора и прямой выход четвертого триггера.SH4PULSE SEQUENCE SYNCHRONIZATION DEVICE, comprising a pulse shaper of the input pulse train and a first element And, as well as two decoders of a short pulse shaper and a serially connected clock pulse generator and counter, the second input of which has a short pulse shaper output, and the first counter output connected to the inputs the first and second decoders, while the input of the shaper of the input pulse sequence is the input of the devices , characterized in that, in order to increase the noise immunity, the second, third and fourth AND elements, two OR elements, four triggers, the third, fourth and fifth decoders are introduced, while the output of the input pulse generator is connected to the first input of the second AND element, to the 1st input of which the inverse output of the first trigger is connected, the direct input of which is connected to the second: lu_, _ and ., the input of the first AND element, and the output of the first AND element is connected to the first input of the first OR element, the output of which is connected to the first input of the second trigger, the output of which is connected to the input of the short pulse generator, to the second input of the Second trigger, as well as the first inputs of the first and fourth triggers, the output of the second OR element is connected, to the first, second and third inputs of which the outputs of the fourth decoder are connected, respectively the third and fourth elements AND, while the first input of the counter is connected to the input of the third decoder, the first input of the fourth decoder and the input of the fifth decoder, the output of which is connected to the second input the first trigger, and the second output of the counter is connected to the input of the third trigger, the output of which is connected to the second input of the fourth decoder, the output of the third decoder is connected to the first input of the fourth element And, the second input of which is connected to the inverse output of the fourth trigger, to the second input of which, and also, the output (of the second element AND is connected to the second input of the first OR element, and the output of the second decoder and the direct output of the fourth trigger are connected respectively to the first and 'second inputs of the third element AND).
SU823496745A 1982-10-01 1982-10-01 Device for synchronizing pulse sequence SU1058081A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823496745A SU1058081A1 (en) 1982-10-01 1982-10-01 Device for synchronizing pulse sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823496745A SU1058081A1 (en) 1982-10-01 1982-10-01 Device for synchronizing pulse sequence

Publications (1)

Publication Number Publication Date
SU1058081A1 true SU1058081A1 (en) 1983-11-30

Family

ID=21030925

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823496745A SU1058081A1 (en) 1982-10-01 1982-10-01 Device for synchronizing pulse sequence

Country Status (1)

Country Link
SU (1) SU1058081A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 656232, кл. И 04 L 7/04, 1977. 2, The Uecca Navigator Mark-21. Technical Notes. The Decoa Navigator Company. Limited. Teclinikal Publications Uepartamont, 247, Burlington Road, New Maiden, Surrey, England, Novemder, 1969 1) 1896/Wo Timer PC Board CCT (прототип). *

Similar Documents

Publication Publication Date Title
SU1058081A1 (en) Device for synchronizing pulse sequence
SU1363501A1 (en) Digital frequency demodulator
SU1293834A1 (en) Device for separating single pulse from pulse train
SU1522146A1 (en) Device for tying-in with precise time signals
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU1467777A1 (en) Device for transmitting and receiving digital signals
SU1172047A1 (en) Device for transmission and reception of digital signals
SU1355971A1 (en) Device for synchronizing reception of asynchronous signals
SU1148105A1 (en) Device for synchronizing pulses
SU1243113A1 (en) Device for synchronizing pulses
SU1356251A1 (en) Device for separating cycle synchronization signal
RU1811003C (en) Device for separating pulses
SU1211849A2 (en) Digital frequency discriminator
SU1651374A1 (en) Synchronous frequency divider
SU1651285A1 (en) Multichannel priority device
SU1119172A1 (en) Pulse distributor
SU1124437A1 (en) Device for phasing electronic telegraph receiver
SU876073A3 (en) Information decoding device
SU1156045A1 (en) Device for synchronizing information exchange system
SU960820A2 (en) Multi-channel device for priority-based pulse selection
SU945968A1 (en) Single pulse shaper
SU1083399A1 (en) Device for receiving binary data from selfsynchronizing information arrival
SU1345368A1 (en) Device for demodulation of phase-manipulated signals
SU1213434A1 (en) Digital phase shifter
SU1325719A1 (en) System of transmitting discrete information