SU1425823A1 - Pulsed phase detector - Google Patents

Pulsed phase detector Download PDF

Info

Publication number
SU1425823A1
SU1425823A1 SU864159532A SU4159532A SU1425823A1 SU 1425823 A1 SU1425823 A1 SU 1425823A1 SU 864159532 A SU864159532 A SU 864159532A SU 4159532 A SU4159532 A SU 4159532A SU 1425823 A1 SU1425823 A1 SU 1425823A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
flip
flop
detector
Prior art date
Application number
SU864159532A
Other languages
Russian (ru)
Inventor
Леонид Иванович Гунченко
Василий Иванович Удалов
Юрий Николаевич Яшкин
Original Assignee
Ленинградский Институт Точной Механики И Оптики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Институт Точной Механики И Оптики filed Critical Ленинградский Институт Точной Механики И Оптики
Priority to SU864159532A priority Critical patent/SU1425823A1/en
Application granted granted Critical
Publication of SU1425823A1 publication Critical patent/SU1425823A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах автоматического управлени , след щих электроприводах и системах синхронизации генератора. Изобретение повышает надежность детектировани  синхронных сигналов. Устройство содержит элемент ИЛИ I, JK-триггеры 2,3 и 4, элементы И-НЕ 5 и 6. Введение двух логических элементов И-НЕ исключает образование меандра на выходе детектора в момент поступлени  синхроимпульсов. Исключение меандра из выходного сигнала детектора при поступлении на его вход синхронных импульсов повышает надежность работы устройства, так как при этом исключаютс  выходные сигналы, соответствующие фазовому сдвигу, 2 ил. (ЛThe invention relates to a pulse technique and can be used in automatic control systems, following electric drives and generator synchronization systems. The invention improves the reliability of detecting synchronous signals. The device contains the element OR I, JK-triggers 2,3 and 4, the elements AND-NOT 5 and 6. The introduction of two logical elements AND-NOT eliminates the formation of a square wave at the output of the detector at the moment of arrival of the clock pulses. The exclusion of the meander from the output signal of the detector when synchronous pulses arrive at its input increases the reliability of operation of the device, since this excludes output signals corresponding to a phase shift of 2 Il. (L

Description

&wdt& wdt

Фиг.11

10ten

1515

1142582311425823

Изобретение относитс  к импульсной технике и может быть использовано в системах.автоматического управлени , след щих электроприводах и в системах синхронизации генераторов.The invention relates to a pulse technique and can be used in automatic control systems, following electric drives and in generator synchronization systems.

Цель изобретени  - повьшение надежности детектировани  синхронных сигналов.The purpose of the invention is to increase the reliability of detecting synchronous signals.

На фиг.1 приведена функциональна  схема импульсно-фазового детектора; на фиг.2 - временные диаграммы его работы.Figure 1 shows the functional diagram of the pulse-phase detector; figure 2 - timing charts of his work.

Импульсно-фазовый детектор содержит элемент ИЛИ 1, JK-триггеры 2-4 и элементы И-НЕ 5 и 6, при этом перва  входна  шина соединена с первым входом элемента ИЛИ 1 и первыми J-входами триггеров 2-4, втора  входна  шина соединена с вторым входом элемента ИЛИ 1 и первыми К-входами триггеров 2-4, синхронизирующие входы которых соединены с выходом элемента ИЛИ 1, пр мой выход триггера 2 соединен с вторыми J-входами триггеров 3 и 4 и первым входом элемента И-НЕ 5, второй вход которого соединен с пр мым вькодом триггера 3 и третьим J-входом триггера 4, а выход - С:первым входом элемента И-НЕ 6, второй вход которого соединен с инверсным выходом триггера 4 и вторыми К-входами триггеров 2 и 3, выход - с выходной шиной, а инверсный выход триггера 3-е третьим К-входом триггера 2.The pulse-phase detector contains an element OR 1, JK-triggers 2-4 and elements AND-NOT 5 and 6, while the first input bus is connected to the first input of the element OR 1 and the first J-inputs of the trigger 2-4, the second input bus is connected with the second input of the element OR 1 and the first K-inputs of the flip-flops 2-4, the synchronization inputs of which are connected to the output of the element OR 1, the direct output of the flip-flop 2 is connected to the second J-inputs of the flip-flops 3 and 4 and the first input of the AND-NOT 5 element, the second input of which is connected to the forward code of trigger 3 and the third J input of trigger 4, and the output is C: per th input of AND-NO element 6, a second input coupled to an inverted output of the second flip-flop 4 and K inputs of flip-flops 2 and 3, the output - to the output bus, and an inverse output of the third flip-flop third K-input of flip-flop 2.

Импульсно-фазовый детектор работает следующим образом.Pulse-phase detector works as follows.

2020

2525

30thirty

п н к о х в 45 а н м с п в х Оp n to about x to 45 and n m with p to x O

3535

Пусть, например, частота импульсов на первой входной шине Вх1 посто нна , а на второй входной шине Вх.2 постепенно увеличиваетс , но в начальный момент вр емени меньше частоты сигналов на первой входной шине, (фиг.2). В некоторый момент времени t фазовое рассогласование уменьшаетс  до наложени  импульсов на входах элемента ИЛИ 1 друг на друга во времени (t,,t,t5).Let, for example, the frequency of the pulses on the first input bus Vx1 be constant, and on the second input bus Vx.2 gradually increase, but at the initial moment the time is less than the frequency of the signals on the first input bus (figure 2). At some instant of time t, the phase mismatch decreases until the impulses on the inputs of the element OR 1 are superimposed over time (t ,, t, t5).

что эквивалентно синхронному следованию импульсов . Начина  с момента времени t триггеры 3 и 4 начинают в противо- фазе измен ть свои состо ни , а триггер 2 все врем  находитс  в единичном состо нии, так как дл  .того чтобы он перешел в нулевое состо ние необходимо, чтобы оба триггера 3 и 4 находились в нулевых состо ни х, аwhich is equivalent to the synchronous sequence of pulses. Starting from the moment of time t, the triggers 3 and 4 begin to change their states in counter phase, and the trigger 2 is always in the unit state, because for it to go to the zero state, it is necessary that both triggers 3 and 4 were in zero conditions, and

00

5five

00

5five

00

это возможно лишь при рассогласованном поступлении импульсов на входы детектора, когда триггер 4 посто нно находитс  в нулевом состо нии, а триггер 3 измен ет свои состо ни  . при поочередном поступлении импульсов на входные шины, т.е. когда триггер 3 находитс  в фазовом режиме.this is possible only with mismatched arrival of pulses at the detector inputs, when trigger 4 is constantly in the zero state, and trigger 3 changes its state. with the alternate arrival of pulses on the input bus, i.e. when trigger 3 is in phase mode.

Изменение частотного соотношени  поступающих на входы детектора импульсов сопровождаетс  об зательньш переходом триггера 3 в фазовый режим, так первый же одиночный импульс, поступающий на вход Вх.2 после пар синхронных импульсов (момент времени t) и свидетельствующий о том, что период импульсов на входе Вх.2 стал меньше периода импульсов на входе Вх.1, переводит оба триггера 3 и 4- в нулевое состо ние. Триггер 3 переходит в фазовый режим.The change in the frequency ratio of the pulses arriving at the detector inputs is accompanied by the necessary transition of trigger 3 to the phase mode, so the first single pulse arriving at input Bx 2 after pairs of synchronous pulses (time t) and indicating that the pulse period at input B .2 became less than the period of impulses at input B.1, translates both triggers 3 and 4 into the zero state. Trigger 3 goes into phase mode.

Claims (1)

Таким образом, введение двух логических элементов И-НЕ исключает образование меандра на выходе детектора в момент поступлени  синхронных импульсов, так как подключение элемента И-НЕ к выходам триггеров 2 и 3 исключает образование меандра на его выходе при противофазном изменении состо ний этих триггеров, а подключение второго элемента И-НЕ к выходу первого элемента И-НЕ и инверсному выходу триггера 4 исключает образование меандра на выходе второго элемента И-НЕ при противофазном изменении СОСТО.ЯНИЙ триггеров 3 и 4, так как выходной сигнал первого элемента И-НЕ при введении дополнительньк св з х между триггерами в это врем  соответствует сигналу на инверсном выходе триггера 3. При этом сигнал на выходе второго элемента И-НЕ находитс  в соответствии с разницей частот,- 5 а при равенстве частот и фазовом рассогласовании - в соответствии с состо нием триггера 3, т.е. с выходным сигналом детектора. Исключение меандра из выходного сигнала детектора при поступлении на его вход синхронных импульсов в свою очередь повьш1ает надежность работы устройства , так как при этом исключаютс  выходные сигналы, соответствующие фазовому сдвигу, в действительности ОТЦ1ХТС твующему. Формула изобретени Thus, the introduction of two logical elements IS-NOT eliminates the formation of a meander at the detector output at the time of the arrival of synchronous pulses, since connecting the element AND-NOT to the outputs of the trigger 2 and 3 eliminates the formation of the meander at its output when the phase change of these triggers, and connecting the second NAND element to the output of the first NAND element and the inverse output of trigger 4 eliminates the formation of a meander at the output of the second NAND element when the phase change of the CONSTITUTION IGN of triggers 3 and 4 occurs, since the output is At this time, the first element of the IS-NOT drive was driven by the introduction of additional connections between the triggers and corresponds to the signal at the inverse output of trigger 3. At the same time, the signal at the output of the second AND-NE element is in accordance with the frequency difference, 5 and with equal frequencies and phase mismatch - in accordance with the state of trigger 3, i.e. with detector output signal. The exclusion of the meander from the output signal of the detector, when synchronous pulses arrive at its input, in turn, increases the reliability of the device, since this excludes output signals corresponding to the phase shift, in reality. Invention Formula Импульсно-фазовый детектор, содер - жащий три JK-триггера и элемент ИЛИ,Pulse-phase detector containing three JK-flip-flops and an OR element, 5five 00 00 5five выход которого соединен с синхронизирующими входами всех JK-триггеров, первый вход - с первой входной шиной и первыми входами всех JK-триггеров, а второй вход - с второй входной шиной и первыми К-входами всех JK-триггеров , пр мой выход и второй К-вход первого JK-триггера соединены соответственно с вторым J-входом и инверсным выходом второго JK-триггера, пр мой выход и второй К-вход которого соединены соот ветственно с вторым J-входом и инверсным выходом третьего JK-триггера, отличающийс  тем, что, с целью повьшеthe output of which is connected to the synchronization inputs of all JK-flip-flops, the first input is connected to the first input bus and the first inputs of all JK-flip-flops, and the second input is connected to the second input bus and the first K-inputs of all JK-flip-flops, direct output and the second K The input of the first JK flip-flop is connected respectively to the second J-input and the inverse output of the second JK flip-flop, the direct output and the second K-input of which are connected respectively to the second J-input and the inverse output of the third JK flip-flop, characterized in that , with a view to more ни  надежности детектировани  синхронных импульсов, в него дополнительно введены два элемента И-НЕ,-при этом первый вход первого элемента . И-НЕ соединён с пр мым выходом первого JK-триггера и третьим J-входом третьего JK-триггера, второй вход с пр мым выходом второго JK-триггера , а выход - с первым входом второго элемента И-НЕ, второй вход которо го соединен с инверсным вьлодом тьего JK TpHrrepa и третьим К-входом первого JK-триггера, а выход - с выходной шиной.nor is the reliability of detecting synchronous pulses, it additionally introduces two NAND elements, the first input of the first element. The NAND is connected to the direct output of the first JK-flip-flop and the third J-input of the third JK-flip-flop, the second input to the direct output of the second JK-flip-flop, and the output to the first input of the second NAND element, the second input of which is connected with the inverse of the JK TpHrrepa and the third K-input of the first JK-flip-flop, and the output - with the output bus.
SU864159532A 1986-12-10 1986-12-10 Pulsed phase detector SU1425823A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864159532A SU1425823A1 (en) 1986-12-10 1986-12-10 Pulsed phase detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864159532A SU1425823A1 (en) 1986-12-10 1986-12-10 Pulsed phase detector

Publications (1)

Publication Number Publication Date
SU1425823A1 true SU1425823A1 (en) 1988-09-23

Family

ID=21272168

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864159532A SU1425823A1 (en) 1986-12-10 1986-12-10 Pulsed phase detector

Country Status (1)

Country Link
SU (1) SU1425823A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 379049, кл. Н 03 К 9/04, 30.11.70. Авторское свидетельство СССР 678661, кл. Н 03 К 9/04, 17.06.75. *

Similar Documents

Publication Publication Date Title
SU1425823A1 (en) Pulsed phase detector
US4242754A (en) Clock recovery system for data receiver
SU1243113A1 (en) Device for synchronizing pulses
SU1177879A1 (en) Frequency-phase comparator
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
SU1734199A1 (en) Pulse timing device
SU1330753A1 (en) Device for phasing the synchronous impulse sources with an arbitrary division ratio
SU1132368A1 (en) Versions of frequency divider with odd countown
SU970634A1 (en) Phase discriminator
SU1363432A1 (en) Frequency-phase discriminator
SU1256199A2 (en) Frequency divider with 3:1 countdown
SU1058081A1 (en) Device for synchronizing pulse sequence
SU853789A1 (en) Signal synchronizing device
SU1312743A1 (en) Device for decoding miller code
SU790120A1 (en) Pulse synchronizing device
SU1394416A1 (en) Pulse driver
SU1026283A1 (en) Phase discriminator
SU1441402A1 (en) Apparatus for majority selection of signals
SU822338A1 (en) Pulse train discriminator
SU1732297A1 (en) Device for control of voltage phase alternation of three- phase network
SU1531185A1 (en) Pulse synchronizing device
RU1791833C (en) Device for isolation of elements of images of mobile objects
SU1312748A1 (en) Device for reception of shift-difference bipulse signal
SU790212A1 (en) Pulse synchronizing device
SU1432751A1 (en) Phase synchronizer