SU1213537A1 - Универсальный логический модуль - Google Patents

Универсальный логический модуль Download PDF

Info

Publication number
SU1213537A1
SU1213537A1 SU843770156A SU3770156A SU1213537A1 SU 1213537 A1 SU1213537 A1 SU 1213537A1 SU 843770156 A SU843770156 A SU 843770156A SU 3770156 A SU3770156 A SU 3770156A SU 1213537 A1 SU1213537 A1 SU 1213537A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
equality
bus
buses
nand
Prior art date
Application number
SU843770156A
Other languages
English (en)
Inventor
Виктор Иосифович Бенкевич
Леонид Болеславович Авгуль
Валентин Александрович Мищенко
Сергей Николаевич Макареня
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Пво filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority to SU843770156A priority Critical patent/SU1213537A1/ru
Application granted granted Critical
Publication of SU1213537A1 publication Critical patent/SU1213537A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к импульсной , технике и предназначено дл  реализации всех логических функций двух переменных. Цель изобретени  - повышение надежности модул  и расширение области его применени . Это достигаетс  тем, что модуль имеет минимальное количество настроечных входов. Это определ ет простоту настройки и реализации блоков управлени . Модуль содержит информационные шины 1 и 2, шины настройки 3 и 4, выходные шины 5 и 6, трехвхо- довый логический элемент (ЛЭ) И-НЕ 7. В него дополнительно введены два двухвходовых элемента РАВНОЗНАЧНОСТЬ 8 и 9 и двухвходовой ЛЭ И-НЕ 10. Первый и второй ЛЭ И-НЕ образованы транзисторами 15 - 18 и 19 - 21 соответственно , элементы 8 и 9 - транзисторами 22-26 и 27-31 соответственно . Выходными шинами  вл ютс  шины 11 и 12. 1 ил. 00 ел со

Description

f
Изобретение относитс  к импульсной технике и предназначено дл  реализации всех логических функций двух переменных.
Цель изобретени  - повышение надежности и расширение области применени .
Поставленна  цель достигаетс  тем, что модуль имеет минимальное число настроечных входов, что определ ет простоту его настройки и реа лкзацАи блоков управлени  при построении на его основе автоматов с пам тью.
Кроме того, модуль обладает боле широкими схемотехническими возможност ми , так как имеет четыре выхода, на каждом из которых реализуютс  различные логические функции. Это значительно упрощает реализац ию на его основе шoгoвыxoдныx адаптивных вычислительных и управл ющих структур .
На чертеже представлена электрическа  принципиальна  схема универсального логического модул .
Универсальный логический модуль содержит первую I и вторую 2 информационные шины, первую 3 и вторую 4 шины настройки, первую 5 и вторую 6 выходные шины, первый трехвходовый элемент И-НЕ 7, два двухвходовых элемента 8 и 9 РАВНОЗНАЧНОСТЬ, второй двухвходовый элемент И-НЕ 10, перва  информационна  шина 1 подключена к первым входам первого и второго элементов И-НЕ 7 и 10, втора  информационна  шина 2 подключен к вторым входам первого элемента И-НЕ 7 и второго элемента 9 РАВНОЗНАЧНОСТЬ , перва  шина 3 настройки подключена к второму входу второго элемента И-НЕ 10, втора  шина 4 настройки подключена к третьему
Значени  сигналов на входах настройки
I
о
I
IоХ2Х2
XI/X2XI«ХаХ2- Х1Х2 ЛXI
ia XIXI ©х2Х1 Х2
Х1- Х2Х1ЛХ2XIV Х2XI I-Х2
213537
входу первого элемента И-НЕ 7, выходы элементов И-НЕ 7 и 10 подключены к входам первого элемента РАВНОЗНАЧНОСТЬ 8, инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ 9, пр мые и инверсные выходы элементов РАВНОЗНАЧНОСТЬ 8 и 9 соединены с выходными шинами 5,6,11 и 12.
Между шинами 13 и 14 питани  включены цепочки МОП-транзисторов, образующие первый 7 и второй 10 элементы И-НЕ (транзисторы 15-18, 19-21 соответственно) и первый 8 и второй 9 элементы РАВНОЗНАЧНОСТЬ 8 и 9 (транзисторы 22 - 26, 27 - 31 соответственно).
Первый элемент И-НЕ выполнен из трех переключательных 15-17 и одном нагрузочном 18 транзисторах, второй элемент И-НЕ 10 вьшолнен из двух переключательных 19 и 20 и нагрузочном 21 транзисторах. Первый 8 (второй 9) элемент РАВНОЗНАЧНОСТЬ состоит из последовательно включенного нагрузочного транзистора 28 и двух параллельно включенных ветвей, кажда  состоит из последовательно включенных переключательного и второго нагрузочного транзисторов (соответственно 23,26,28 и 31 дл  одной ветви и 24,25,29 и 30 дл  другой ветви).
Устройство работает следующим образом .
На информационные шины 1 и 2 поступают входные переменные XI и Х2 соответственно. Одновременно на шины 3 и 4 настройки подаютс  сигналы настройки И1 и И2 соответственно . При этом на выходных шинах 5,6, 11 и 12 устройства реализуютс  логические фукции в соответствии с приведенной таблицей.
Функции, реализуемые на выходах
1
11
i:i

Claims (1)

  1. Формула изобретени 
    Универсальный логический модуль, содержащий первую и вторую информа- 1Д1Онные шины, первую и вторую шины настройки, первую и вторую выходные шины, первый элемент И-НЕ, первый вход которого соедииен с первой информационной шиной, а третий - с второй настроечной шиной отличающийс  тем, что, с Целью расширени  области применени  и повышени  надежности, в иего введены два элемента РАВНОЗНАЧНОСТЬ и второй элемент И-НЕ, причем перва  информаСоставитель А. Кабанов .. Редактор О. Головач Техред Ж.Кастелевич Корректор Т,
    Заказ 786/61 Тираж 813 Подписное ВНИШШ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ШШ Патент, г. Ужгород, ул.- Проектна , А
    ционна  шина подключена к второму входу второго элемента И-НЕ, втора  информациоина  шина подключена к вторым входам первого элемента И-НЕ и второго элемента РАВНОЗНАЧНОСТЬ, перва  настроечна  шина подключена к второму входу второго элемента И-НЕ, выходы элементов И-НЕ подключены к входам первого элемента РАВНОЗНАЧНОСТЬ , инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ, пр мые и инверсные выходы элементов РАВНОЗНАЧНОСТЬ соединены с выходными шинами ,
SU843770156A 1984-07-23 1984-07-23 Универсальный логический модуль SU1213537A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843770156A SU1213537A1 (ru) 1984-07-23 1984-07-23 Универсальный логический модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843770156A SU1213537A1 (ru) 1984-07-23 1984-07-23 Универсальный логический модуль

Publications (1)

Publication Number Publication Date
SU1213537A1 true SU1213537A1 (ru) 1986-02-23

Family

ID=21130464

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843770156A SU1213537A1 (ru) 1984-07-23 1984-07-23 Универсальный логический модуль

Country Status (1)

Country Link
SU (1) SU1213537A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 898.618, кл. Н 03 К 19/00, 1980. *

Similar Documents

Publication Publication Date Title
RU2054801C1 (ru) Логическое устройство
US5045714A (en) Multiplexer with improved channel select circuitry
KR940017156A (ko) 제어 가능 지연 회로
US4749886A (en) Reduced parallel EXCLUSIVE or and EXCLUSIVE NOR gate
GB1393949A (en) Network of digitally controlled nodes
JP2871087B2 (ja) フリップフロップ回路
SU1213537A1 (ru) Универсальный логический модуль
SU1538246A1 (ru) Преобразователь уровней сигналов на МДП-транзисторах
KR930006875A (ko) 집적회로
JPS6059814A (ja) プログラマブル遅延回路およびこれを用いた半導体集積回路装置
EP0224841A2 (en) Logic arithmetic circuit
SU898618A1 (ru) Многофункциональный логический элемент
SU1274148A1 (ru) Многофункциональный логический модуль
SU890557A1 (ru) Многофункциональный модуль
FR2352449A1 (fr) Dispositif logique a trois etats en technologie mos complementaire
SU1476599A1 (ru) Формирователь импульсов
SU736377A1 (ru) Многофункциональный коньюктивно- инверсный логический элемент
SU1732462A1 (ru) Многофункциональный логический модуль
SU921052A1 (ru) Триггер на КМОП транзисторах
SU1491308A1 (ru) Импульсный ключ с запоминанием сигнала управлени
RU2275737C1 (ru) Многофункциональный логический элемент на кмдп транзисторах
SU1309302A1 (ru) Управл емый формирователь импульсов
SU1246354A1 (ru) Формирователь сигналов управлени
SU1742993A1 (ru) Логический элемент на полевых транзисторах с затвором Шотки ИСПЛ-типа
SU1182665A1 (ru) Элемент с трем состо ни ми