SU1136173A1 - Устройство дл ввода-вывода информации - Google Patents

Устройство дл ввода-вывода информации Download PDF

Info

Publication number
SU1136173A1
SU1136173A1 SU833643789A SU3643789A SU1136173A1 SU 1136173 A1 SU1136173 A1 SU 1136173A1 SU 833643789 A SU833643789 A SU 833643789A SU 3643789 A SU3643789 A SU 3643789A SU 1136173 A1 SU1136173 A1 SU 1136173A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
group
Prior art date
Application number
SU833643789A
Other languages
English (en)
Inventor
Юрий Константинович Абашин
Юрий Владимирович Крюков
Тамара Юрьевна Серова
Original Assignee
Предприятие П/Я Р-6510
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6510 filed Critical Предприятие П/Я Р-6510
Priority to SU833643789A priority Critical patent/SU1136173A1/ru
Application granted granted Critical
Publication of SU1136173A1 publication Critical patent/SU1136173A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВВОДАВЫВОДА ИНФОРМАЦИИ, содержащее первый и второй блоки управлени , счетчик , первый и второй регистры, первый и второй блоки ключей, блок пам ти, блок сопр жени , блок сравнени , первый мультиплексор , выходы которого соединены с входами первой группы блока пам ти, выходы группы которого соединены с входами группы первого блока ключей, выходы которого соединены с входами первой группы первого мультиплексора, входы второй группы которого и входы первой группы второго блока ключей соединены с выходами первого регистра, входы группы которого соединены с выходами первой группы второго регистра, первый вход которого соединен с входом первого блока управлени  и с первым входом счетчика, выходы которого соединены с входами группы второго блока управлени , первый выход которого соединен с входом третьего регистра, входы группы которого соединены с выходами второй группы второго регистра, выходы третьего регистра с входами второй группы второго блока ключей, выходы которого соединены с входами второй группы блока пам ти, первый вход которого соединен с первым входом первого мультиплексора и с первым входом второго блока управлени , второй выход которого соединен с входом первого регистра, третий выход второго блока управлени  соединен с первым входом блока сопр жени , первый выход которого соединен с входом первого блока ключей, второй выход блока сопр жени  соединен с входом второго блока ключей, выход первого блока управлени  соединен с вторым входом счетчика, выход блока пам ти соединен с вторым входом второго блока управлени , выходы третьего регистра соединены с входами первой группы блока сравнени , входы второй группы которого соединены с входами второй группы блока пам ти, вход первого блока управлени   вл етс  9инхровходом устройства, второй вход второго регистра  вл етс  информационным входом устройства, входы второй группы первого мультиплексора соединены с адресной шиной , входы второй группы блока пам ти соединены с информационной шиной, первый вход первого мультиплексора  вл етс  первым управл ющим входом устройства, входы-выходы блока сопр жени   вл ютс  входами-выходами устройства, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в него введены второй мультиплексор , блок элементов И и первый триггер , первый которого соединен с вторым выходом второго блока управлени , выход первого триггера соединен с вторым входом 00 a первого мультиплексора и с первым входом второго мультиплексора, выход которого соединен с вторым входом блока сопр жени , второй вход второго мультиплексора соеди нен с выходом блока сравнени , входы персо вой и второй групп которого соединены соответственно с входами первой и второй групп блока элементов И, выход которого соединен с третьим входом второго мультиплексора , второй вход первого триггера  вл етс  вторым управл ющим входом устройства . 2. Устройство по п. 1, отличающеес  тем, что первый блок управлени  содержит генератор импульсов и второй счетчик, первый вход которого соединен с выходом генератора импульсов, второй вход второго счетчика  вл етс  входом первого блока

Description

управлени , выход второго счетчика  вл етс  выходом первого блока управлени .
3.Устройство по п. 1, отличающеес  тем, что второй блок управлени  содержит дешифратор и первый элемент И, первый вход которого соединен с первым выходом дешифратора, входы дешифратора  вл ютс  входами группы второго блока управлени , второй и третий входы первого элемента И  вл ютс  соответственно первым и вторым входами второго блока управлени , первый и второй выходы дешифратора  вл ютс  первым и вторым выходами второго блока управлени , выход первого элемента И  вл етс  третьим выходом второго блока управлени .
4.Устройство по п. 1, отличающеес  тем, что блок сопр жени  содержит второй , третий, четвертый триггеры, элемент ИЛИ и второй элемент И, первый вход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым входом второго триггера, выход которого соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего триггера, второй вход которого соединен с первым входом четвертого триггера и  вл етс  первым входом блока , первый вход элемента ИЛИ  вл етс  вторым входом блока сопр жени , выход второго триггера  вл етс  первым выходом блока сопр жени , выход второго элемента И  вл етс  вторым выходом блока сопр жени , входы и выходы второго, третьего, четвертого триггеров  вл ютс .входами-выходами блока сопр жени .
1
Изобретение относитс  к области вычислительной техники, в частности к устройствам ввода-вывода.
Известно устройство ввода информации в ЭВМ, содержащее регистр сдвига, буферный регистр информации, буферный регистр служебных сигналов, счетчик, блок управлени  счетчиком, блок управлени  считыванием , мультиплексор и блок пам ти. Первые входы счетчика, регистра сдвига и вход блока управлени  счетчиком объединены и  вл ютс  первым входом устройства, второй вход регистра сдьига  вл етс  вторым входом устройства, первый вход мультиплексора  вл етс  третьим входом устройства, первые входы блока пам ти, блока управлени  считыванием и второй вход мультиплексора объединены и  вл ютс  четвертым входом устройства, второй вход блока пам ти  вл етс  п тым входом устройства, выход мультиплексора подключен к третьему входу блока пам ти, выход блока управлени  счетчиком соединен с вторым входом счетчика , выход которого подключен к второму входу блока управлени  считыванием, третий вход которого соединен с выходом блока пам ти, первый выход регистра сдвига соединен с первым входом буферного регистра информации, второй вход которого подключен к первому выходу блока управлени  считыванием , второй выход регистра сдвига соединен с первым входом буферного регистра служебных сигналов, второй вход которого подключен к второму выходу блока управлени  считыванием. Выход буферного регистра информации  вл етс  первым выходом устройства, выход буферного регистра
служебных сигналов подключен к третьему входу мультиплексора и объединен с вторым выходом устройства, третий выход блока управлени  считыванием  вл етс  третьим выходом устройства. В устройстве в блок
пам ти заранее записываютс  признаки необходимости приема в ЦВМ поступаюшей на вход устройства информации, при этом при вводе информаци  селектируетс , информаци , котора  не была запрограммирована , не принимаетс , нужна  информаци  пересылаетс  в ЦВМ 1.
Недостатком устройства  бл етс  малое быстродействие, так как в ЦВМ часто пересылаетс  информаци , не несуща  в себе новизны, т. е. информаци  текущего сеанса
ввода идентична информации предыдущего сеанса. На обработку этой информации бесполезно тратитс  врем  процессора ЦВМ. Наиболее близким к предлагаемому по технической сущности .и достигаемому результату  вл етс  устройство дл  ввода информации в ЭВМ, содержащее первый блок управлени , счетчик, регистр сдвига, первый регистр, второй регистр, второй блок управлени , мультиплексор,, блок пам ти , первый блок ключей, второй блок ключей, блок сравнени  и блок сопр жени . Вход первого блока управлени   вл етс  входом синхронизации устройства и соединен с входом счетчика и синхровходом регистра сдвига, информационный вход которого  вл етс  информационным входом устройства, а первый и второй выходы соединены с входами первого perHctpa и второго регистра соответственно. Выход первого блока управлени  подключен к сбросовому входу счетчика, выходы которого подключены к группе входов второго блока управлени , первый вход которого первый вход мультиплексора и управл ющий вход блока пам ти  вл ютс  управл ющим входом устройства, выходы мультиплексора подключены к адресным входам блока пам ти , первый информационный выход которого соединен с третьим входом второго блока управлени , первый и второй выходы которого подключены к синхронизирующим входам первого и второго регистров соответственно , выходы второго регистра соединены с второй группой входов мультиплексора . Первые входы блока сравнени  и второго блока ключей соединены с выходами первого регистра, вторые входы второго блока ключей соединены с выходами второго регистра, выходы второго блока ключей .соеднены с информационным входами блока пам ти,  вл ющимис  информационными входами-выходами устройства, и с вторыми входами блока сравнени , выход которого подключен к первому управл ющему входу блока сопр жени , второй управл ющий вход которого соединен с третьим выходом второго блока управлени . Первый выход блока сопр жени  подключен д управл ющему входу второго блока ключей, второй выход блока сопр жени  подключен к входу управлени  первого блока ключей, другой вход которого подключен к выходу блока пам ти,выходы первого блока ключей соединены с входами второй группы мультиплексора ,  вл ющимис  адресными входами-выходами устройства, выходы группы блока сопр жени   вл ютс  управл ющими входами-выходами устройства. В известном устройстве происходит анаЛИЗ принимаемой информации на новизну путем сравнени  информации текущего и предыдущего сеансов ввода, в пам ть ЦВМ пересылаетс  лишь нова  информаци  с приформированным битом новизны 2. Недостатком известного устройства  вл етс  то, что часто изменение вводимой информации  вл етс  незначимым, несущественным дл  ЦВМ, что приводит к лищним затратам времени на передачу ненужной информации. ЦеЗтью изобретени   вл етс  повыщение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство дл  ввода-вывода информации, содержащее первый и второй блоки управлени , счетчик, первый и второй регистры , первый и второй блоки ключей, блок пам ти, блок сопр жени , блок сравнени , первый мультиплексор, выходы которого соединены с входами первой группы 6j}fK.a пам ти , выходы группы которого соединены с входами группы первого блока ключей, выходы которого соединены с входами первой группы первого мультиплексора, входы второй группы которого и входы первой группы второго блока ключей соединены с выходами первого регистра, входы группы которого соединены с выходами первой группы второго регистра, первый вхоД которого соединен с входом первого блока управлени  и с первым входом счетчика, выходы которого соединены с входами группы второго блока управлени , первый выход которого соединен с входом третьего регистра, входы группы которого соединены с выходами второй группы второго регистра, выходы третьего регистра соединены с входами второй группы второго блока ключей, выходы которого соединены с входами второй группы блока пам ти, первый вход которого соединен , с первым входом первого мультиплексора и с первым входом второго блока управлени , второй выход которого соединен с входом первого регистра, третий выход второго блока управлени  соединен с первым входном блока сопр жени , первый выход которого соединен с входом первого блока ключей, второй выход блока сопр жени  соединен с входом второго блока ключей , выход первого блока управлени  соединен с вторым входом счетчика, выход блока пам ти соединен с вторым входом второго блока управлени , выходы третьего регистра соединены с входами первой группы блока сравнени , входы второй группы которого соединены с входами второй группы блока пам ти, вход первого блока управлени   вл етс  синхровходом устройства, второй вход второго регистра  вл етс  информационным входом устройства, входы второй группы первого мультиплексора соединены с адресной щиной, входы второй группы блока пам ти соединены с информационной щиной, первый вход первого мультиплексора  вл етс  первым управл ющим входом устройства, входы-выходы блока сопр жени   вл ютс  входами-выходами устройства, введены второй мультиплексор, блок элементов И и первый триггер, первый вход которого соединен с вторым выходом второго блока управлени , выход первого триггера соединен с вторым входом первого мультиплексора и с первым входом второго мультиплексора , выход которого соединен с вторым входом блока сопр жени , второй вход второго мультиплексора соединен с выходом блока сравнени , входы первой и второй группы которого соединены соответственно с входами первой и второй групп блока элементов И, выход которого соединен с третьим входом второго мультиплексора, второй вход.первого триггера  вл етс  вторым управл ющим входом устройства. Т1ервый. блок управлени  содержит генератор импульсов и второй счетчик, первый вход которого соединен с выходом генератора импульсов, второй вход второго счетчика  вл етс  входом первого блока управлени , выход второго счетчика  вл етс  выходом первого блока управлени .
Второй блок управлени  содержит дешифратор и первый элемент И, первый вход которого соединен с первым выходом дешифратора , входы дешифратора  вл ютс  входами группы второго блока управлени , второй и третий входы первого элемента И  вл ютс  соответственно первым и вторым входами второго блока управлени , первый и второй выходы дешифратора  вл ютс  первым и вторым выходами второго блока управлени , выход первого элемента И  вл етс  третьим выходом второго блока управлени .
Блок сопр жени  содержит второй, третий , четвертый триггеры, элемент ИЛИ, второй элемент И, первый вход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым входом второго триггера, выход которого соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего триггера, второй вход которого соединен с первым входом четвертого триггера и  вл етс  первым входом блока сопр жени , первый вход элемента ИЛИ  вл етс  вторым входом блока сопр жени , выход второго триггера  вл етс  первым выходом блока сопр жени , выход второго элемента И  вл етс  вторым выходом блока сопр жени , входы и выходы второго, третьего и четвертого триггеров  вл ютс  входами-выходами блока сопр жени .
В устройстве производитс  анализ поступаюш ,ей информации на значимость и только в случае значимости поступаюш,ей информации анализируетс  ее новизна. Еели информаци  значима  и нова , то-производитс  запись ее в ЗУ ЦВМ. Если вводима  информаци  не значима дл  ЦВМ, то приема ее в ЗУ ЦВМ не происходит.
Теперь в блок пам ти устройства записываетс  дополнительно дл  каждой информационной посылки адрес ЗУ ЦВМ, по которому хранитс  код значимости (маска) дл  данной информационной посылки.
Код значимости представл ет собой п-разр дное слово в двоичном коде, единица в J-M разр де определ ет значимость этого разр да вводимой информации.
Путем поразр дного логического умножени  информации и кода значимости (маски ) дл  нее определ етс , значима ли дл  ЦВМ поступающа  информаци . Если в поступающей информации содержитс  хот  бы один значащий разр д, равный «1, то информаци  признаетс  значимой и устройство ввода переходит к анализу ее новизны.
На фиг. 1 представлена структурна  элек трическа  схема устройства; на фиг. 2 - схема первого блока управлени  (счетчиком ) ; на фиг. 3 - схема второго блока управлени ; на фиг. 4 - схема блока сопр жени ; на фиг. 5 - структура входной информации; на фиг. 6 - схема блока элементов И.
Устройство дл  ввода информации в ЦВМ содержит первый блок 1 управлени  (счетчиком), счетчик 2, первый регистр 3 служебных символов, второй регистр 4 (сдвига), третий регистр 5 (информации), второй блок 6 управлени  (считыванием), первый мультиплексор 7, блок 8 пам ти, первый блок 9 ключей, второй блок 10 ключей, блок 11 сравнени , блок 12 сопр жени , блок 13 элементов И, второй мультиплексор 14, триггер 15, вход 16 синхронизирующий , информационный вход 17, адресна  шина 18 Ц,ВМ, первый управл ющий вход 19, информационна  шина 20 ЦВМ, сбросовый вход 21 счетчика, вход 22 регистра информации, вход 23 регистра служебных символов, адресный вход 24 блока пам ти , информационный выход 25 блока пам ти , выход 26 счетчика, синхронизирующий вход 27 регистра информации, синхронизирующий вход 28 регистра службеных символов , вход 29 блока сопр жени , выход 30 блока пам ти, выход 31 регистра информации , выход 32 регистра служебных символов , вход 33 первого блока ключей, вход 34 мультиплексора, второй вход 35 блока сопр жени , входы-выходы 36 блока сопр жени , первый 37 и второй 38 входы второго мультиплексора 14, вход 39 второго блока ключей, вход 40 пбрвого триггера.
Блок 1 управлени  (фиг. 2) состоит из второго счетчика 41 и генератора 42 импульсов . Блок 6 управлени  содержит в своем составе дешифратор 43, первый элемент И 44 (фиг. 3). Блок 12 сопр жени  содержит второй триггер 45 сигнала «Запрос, элемент ИЛИ 46, третий триггер 47 сигнала «Зан то, четвертый триггер 48 сигнала «Запись-Чтение, второй элемент И 49 (фиг. 4). Блок 13 элементов И содержит логические элементы И 50, логический элемент ИЛИ-НЕ 51 (фиг. 6).
Входна  информаци , поступающа  на информационный 17 и синхронизирующий 16 входы устройства ввода, имеет вид, приведенный на фиг. 5. Передача символов информации осуществл етс  со скоростью ( ) бод. Информационна  посылка начинаетс  с пропуска, представленного К символами . На интервале пропуска-отсутствуют синхроимпульсы. Затем на вход 17 поступают m служебных символов, с помощью которых закодирован номер информационной посылки. Следующие за ними п символов несут в себе непосредственное информационное содержание. Служебные и информационные символы сопровождаютс  синхроимпульсами на входе 16.
Работа устройства происходит в двух режимах. В первом режиме в блок 8 пам ти устройства записываетс  управл юща  информаци . Дл  i-й информационной посылки под управл ющую информацию отвод тс  две  чейки блока пам ти. В пер-, вую  чейку записываетс  признак необходимости приема данной информационной посылки (один бит) и адрес ЗУ ЦВМ, по которому хранитс  код значимости (маски) дл  данной информационной посылки (разр дность этой части f определ етс  разр дностью адресного пространства ЗУ ЦВМ). Во вторую  чейку записываетс  адрес ЗУ ЦВМ, по которому нужно прин ть информационную посылку (разр дность Е ). Разр дность номера информационной посылки ш. Таким образом, блок 8 пам ти содержит 2.... чеек разр дностью 8+1. Дл  i-й информационной посылки управл юща  информаци  записываетс  соответственно в  чейке блока пам ти с адресами i, .« , Во втором режиме происходит непосредственный прием информационной посылки в устройство, анализ на необходимость приема данной информационной посылки в соответствии с признаком необходимости, записанным в первом режиме в блок 8 пам ти, анализ прин той информации на значимость и в случае ее значимости, анализ прин той информации на новизну путем сравнени  информации текущего и предыдущего сеансов ввода. Если прин та  информаци   вл етс  необходимой , значимой и новой, происходит перезапись ее в ЗУ ЦВМ с приформированным битом новизны по адресу, заданному в первом режиме работы устройства. В противном случае запись информации в ЗУ ЦВМ не производитс . Процессор обрабатывает лишь ту информацию, в которой присутствует бит новизны, т. е. необходимую, значимую, новую. В первом режиме устройство работает следующим образом. На управл ющем входе 19 присутствует уровень логического «0. По этому сигналу , мультиплексор 7 коммутирует адресную шину 18 ЦВМ на адресный вход 24 блока 8 пам ти. Блок 8 пам ти работает в режиме «Запись, по информационной шине 20 ЦВМ на информационный вход блока 8 пам ти от процессора поступает управл юща  информаци . Таким образом осуществл етс  запись управл ющей информации дл  всех номе)ов информационных посылок в блок 8 пам ти устройства, Второй режим характеризуетс  уровнем логической «1 на управл ющем входе 19. По этому сигналу блок 8 пам ти переключаетс  в режим «Чтение, мультиплексор 7 коммутирует п разр дов адреса блока 8 пам ти на выход регистра 5 и (ш-|-1)-й разр д адреса блока 8 пам ти на выход триггера 15. Во врем  паузы (интервала пропуска поступающей информации) блок 1 управлени  формирует импульсы сброса дл  счетчика 2. На вход сброса счетчика 21 поступают синхронизирующие импульсы с входа 16 устройства. Генератор 42 формирует тактовые импульсы дл  счетчика 41 частотой f, в несколько раз превышающей частоту синхроимпульсов на входе 16. Таким образом, за врем  паузы счетчик 41 успевает хот  бы раз достичь такого состо ни , когда на его выходе (лини  21) по вл етс  логическа  «1, обнул юща  счетчик 2. По окончании интервала пропуска при по влении синхроимпульсов на входе 16 и информации на входе 17 начинает заполн тьс  регистр 3 сдвига, счетчик 2 начинает подсчет количества прин тых символов . Код со счетчика 2 поступает по линии 26 на блок 6 управлени . После того как будет прин то m служебных символов, на выходной код счетчика 2 срабатывает блок 6 управлени . На его выходе 28 по вл етс  импульс записи, по которому информаци  с выхода 23 регистра 4 сдвига переписываетс  в регистр 3 служебных символов. Аналогично при поступлении п информационных битов в регистр 4 сдвига в блоке 6 управлени  на выходе 27 фор- мируетс  импульс записи информации в регистр 5 информации. Таким образом, на выходе 31 по вл етс  п-разр дный код прин той информации, на выходе 32 - т-разр дный код номера прин той посылки. Мультиплексор 7 коммутирует т-разр дный код номера прин той посылки (лини  32) и дополнительный старший адресный разр д с триггера 15 (лини  34) на адресный вход блока 8 пам ти. Триггер 15 устанавливаетс  в нулевое состо ние сигналом 28 с выхода дешифратора 43 блока 6 управлени . Происходит считывание первой  чейки управл ющей информации дл  прин той информационной посылки из блока 8 пам ти. Признак необходимости приема данной информационной посылки по линии 30 поступает в блок 6 управлени  считыванием. Если в первом режиме работы устройства признак необходимости был зафиксирован в блоке 8 пам ти, происходит формирование сигнала на выходе 29, который подаетс  в блок 12 сопр жени . БЛОК 12 сопр жени  занимает магистраль ЦВМ, вырабатывает сигнал 33, открывающий ключи 9, через которые из блока 8 пам ти на адресную шину ЦВМ поступает адрес ЗУ ЦВМ, по которому хранитс  код значимости дл  данной информационной посылки и организует чтение из ЗУ ЦВМ кода значимости. Код значимости по магистрали данных ЦВМ поступает на вход 20 устройства и вход блока 13 элементов И, на другой вход которого по линии 31 подаетс  поступивша  информаци . Блок 13 предназначен дл  поразр дного логического умножени  вводимой информации и кода значимости (маски) дл  нее и содержит элементы И 50 и элемент ИЛИ- НЕ 51. Если поступающа  информаци  не значима дл  ЦВМ, на выходе блока 13 формируетс  единичный сигнал, через мультиплексор 14 поступает на вход блока 12 сопр жени . Блок 12 сопр жени  сбрасывает сигнал 33, открывающий ключи блока 9, сбрасывает сигналы захвата магистрали ЦВМ и тем самым незначима  информаци  не переписываетс  в ЗУ ЦВМ. Если в поступающей информации содержитс  хот  бы один значащий разр д (информаци  значима дл  ЦВМ), на выходе блока 3 формируетс  нулевой сигнал, блокирующий сброс сигналов захвата магистрали и управлени  ключами блока 9. Триггер 15 в конце обращени  в ЗУ ЦВМ по считыванию кода значимости устанавливаетс  в единичное состо ние сигналом 40 «Информаци  выдана. Второй мультиплексор 14 коммутирует щину 35 на выход блока 11 сравнени . На адресном входе блока 8 пам ти благодар  единичному состо нию триггера 15 формируетс  теперь адрес второй  чейки управл ющей информации дл  данной Информационной посылки . Происходит считывание из блока 8 пам ти адреса ЗУ в ЦВМ, куда необходимо прин ть данную информационную посылку. Этот адрес через ключи блока 9 поступает в адресную магистраль ЦВМ. Происходит считывание из ЗУ ЦВМ информации, прин той в предыдущем сеансе ввода. Эта информаци  по щине данных 20 ЦВМ поступает на вход устройства и первый вход блока 11 сравнени . На второй вход блока И сравнени  подаетс  вновь поступивша  информаци . Происходит сравнение вновь поступившей информации и информации предцдущего сеанса ввода. Если вновь поступивша  информаци  не  вл етс  новой, то на выходе 37 блока 11 сравнени  формируетс  сигнал сравнени  (уровень логической «1, по которому блок 12 сопр жени  сбрасывает сигнал на выходе 33, открывающий ключи блока 9, сбрасывает сигналы захвата магистрали ЦВМ, и информационна  посылка не переписываетс  в ЗУ ЦВМ. Если вновь поступающа  информаци   вл етс  новой, то на выходе блока 11 сравнени  вырабатываетс  сигнал несравнени  ( уровень логического «О), при этом блок 12 сопр жени  формирует на выходе 39 сигнал , открывающий ключи блока 10, и организует запись в ЗУ ЦВМ информации с приформированным битом новизны. Бит новизны формируетс  подключением на дополнительный вход блока 10ключей напр жени  -f9 В (уровень логической «1). (Сбрасываетс  бит новизны во введенной информации программно по окончании обработки ее процессором). На магистраль данных ЦВМ через ключи блока 10 поступает информаци  с линий 31, 32, а на адресную магистраль через ключи блока 9 поступает адрес ЗУ ЦВМ с выхода блока 8 пам ти. По окончании записи в ЗУ ЭВМ блок 12 сопр жени  сбрасывает на выходах 33 и 39 сигналы управлени  ключами блоков 9 и 10 и управл ющие сигналы на входе-выходе 36 захвата магистрали по ответному сигналу «Прин то (П) с управл ющей щины ЭВМ. Таким образом, в ЗУ ЭВМ записываетс  только необходима , нова  и значима  информаци . Это достигаетс  тем, что вводима  информаци  обрабатываетс  в устройстве ввода путем сравнени  вводимой информации со старым массивом, причем анализ информации на новизну выполн етс  только тогда, когда информаци   вл етс  значимой . Возможность разделени  информации на значимую и дополнительную имеетс  во всех управл ющих ЭВМ. К значимой информации относитс  така  информаци , как: запросы на обработку, готовность выполнить какую-либо операцию, аварийные сигналы, оповещающие сигналы (переполнение буфера , достижение какой-либо величины определенного значени ), и т. д. К дополнительной информации относ тс  текущие значени  каких-либо величин, номера и адреса устройств, требующих обработку со стороны процессора ЭВМ, и т. д. Анализ структур информации, например радиосв занных комплексов, показывает, что 60-70% информации относитс  к значимой информации, т. е. поддающейс  вышеизложенному алгоритму предварительной обработки. Учитыва , что вводима  значима  информаци -принимает единичное значение (т. е. событие произошло), в общем случае с веро тностью Р 1, вводима  информаци  будет обрабатыватьс  процессором ЭВМ дл  данного случа  в 1/р раз реже, чем в случае ввода информации известным устройством.
0we.5
ФигЛ Т

Claims (4)

1. УСТРОЙСТВО ДЛЯ ВВОДАВЫВОДА ИНФОРМАЦИИ, содержащее первый и второй блоки управления, счетчик, первый и второй регистры, первый и второй блоки ключей, блок памяти, блок сопряжения, блок сравнения, первый мультиплексор, выходы которого соединены с входами первой группы блока памяти, выходы группы которого соединены с входами группы первого блока ключей, выходы которого соединены с входами первой группы первого мультиплексора, входы второй группы которого и входы первой группы второго блока ключей соединены с выходами первого регистра, входы группы которого соединены с выходами первой группы второго регистра, первый вход которого соединен с входом первого блока управления и с первым входом счетчика, выходы которого соединены с входами группы второго блока управления, первый выход которого соединен с входом третьего регистра, входы группы которого соединены с выходами второй группы второго регистра, выходы третьего ч регистра соединены с входами второй группы второго блока ключей, выходы которого соединены с входами второй группы блока памяти, первый вход которого соединен с первым входом первого мультиплексора и с первым входом второго блока управления, второй выход которого соединен с входом первого регистра, третий выход второго блока управления соединен с первым входом блока сопряжения, первый выход которого соединен с входом первого блока ключей, второй выход блока сопряжения соединен с входом второго блока ключей, выход первого блока управления соединен с вторым входом счетчика, выход блока памяти соединен с вторым входом второго блока управления, выходы третьего регистра соединены с входами первой группы блока сравнения, входы второй группы которого соединены с входами второй группы блока памяти, вход первого блока управления является ςπΗχροвходом устройства, второй вход второго регистра является информационным входом устройства, входы второй группы первого мультиплексора соединены с адресной шиной, входы второй группы блока памяти соединены с информационной шиной, первый е вход первого мультиплексора является пер- ® вым управляющим входом устройства, вхо- М ды-выходы блока сопряжения являются вхо- IV дами-выходами устройства, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены второй муль- q типлексор, блок элементов И и первый триг- “ гер, первый вход которого соединен с вторым выходом второго блока управления, выход первого триггера соединен с вторым входом первого мультиплексора и с первым входом второго мультиплексора, выход которого соединен с вторым входом блока сопряжения, второй вход второго мультиплексора соединен с выходом блока сравнения, входы первой и второй групп которого соединены соответственно с входами первой и второй групп блока элементов И, выход которого соединен с третьим входом второго мультиплексора, второй вход первого триггера является вторым управляющим входом устройства.
2. Устройство по π. 1, отличающееся тем, что первый блок управления содержит генератор импульсов и второй счетчик, первый вход которого соединен с выходом генератора импульсов, второй вход второго счетчика является входом первого блока управления, выход второго счетчика является выходом первого блока управления.
3. Устройство по π. 1, отличающееся тем, что второй блок управления содержит дешифратор и первый элемент И, первый вход которого соединен с первым выходом дешифратора, входы дешифратора являются входами группы второго блока управления, второй и третий входы первого элемента И являются соответственно первым и вторым входами второго блока управления, первый и второй выходы дешифратора являются первым и вторым выходами второго блока управления, выход первого элемента И является третьим выходом второго блока управления.
4. Устройство по π. 1, отличающееся тем, что блок сопряжения содержит вто рой, третий, четвертый триггеры, элемент ИЛИ и второй элемент И, первый вход которого соединен с первым входом элемента ИЛИ,· выход которого соединен с первым входом второго триггера, выход которого соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего триггера, второй вход которого соединен с первым входом четвертого триггера и является первым входом блока, первый вход элемента ИЛИ является вторым входом блока сопряжения, выход второго триггера является первым выходом блока сопряжения, выход второго элемента И является вторым выходом блока сопряжения, входы и выходы второго, третьего, четвертого триггеров являются .входами-выходами блока сопряжения.
SU833643789A 1983-09-16 1983-09-16 Устройство дл ввода-вывода информации SU1136173A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833643789A SU1136173A1 (ru) 1983-09-16 1983-09-16 Устройство дл ввода-вывода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833643789A SU1136173A1 (ru) 1983-09-16 1983-09-16 Устройство дл ввода-вывода информации

Publications (1)

Publication Number Publication Date
SU1136173A1 true SU1136173A1 (ru) 1985-01-23

Family

ID=21082339

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833643789A SU1136173A1 (ru) 1983-09-16 1983-09-16 Устройство дл ввода-вывода информации

Country Status (1)

Country Link
SU (1) SU1136173A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 974365, кл. G 06 F 3/00, 1981. 2. Авторское свидетельство по за вке № 3417585/18-24, кл. G 01 F 3/04, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
SU1136173A1 (ru) Устройство дл ввода-вывода информации
CN1326345C (zh) 丢弃错误的逻辑传输单元的方法与装置
US4314368A (en) Receiver for pulse code multiplexed signals
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
SU1246103A2 (ru) Устройство дл ввода-вывода информации
SU1429169A1 (ru) Ассоциативное запоминающее устройство
RU1795446C (ru) Многоканальное устройство дл сравнени кодов
SU1583937A2 (ru) Устройство дл сопр жени ЭВМ с абонентами
RU2006920C1 (ru) Устройство приоритетных прерываний
RU2043652C1 (ru) Устройство для сопряжения эвм с каналом связи
SU1465836A1 (ru) Устройство дл функционального контрол цифровых узлов
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
RU1817114C (ru) Устройство дл распознавани образов
SU1392571A1 (ru) Устройство дл сопр жени вычислительной машины с телеграфными каналами св зи
SU1302266A1 (ru) Последовательное устройство ввода
SU610098A1 (ru) Устройство подготовки данных дл ввода в вычислительную машину
SU1088051A1 (ru) Устройство дл приема информации
SU572846A1 (ru) Блок управлени дл запоминающего устройства
SU1269274A1 (ru) Цифровой компенсатор выпадений телевизионного сигнала ркости
SU1022221A1 (ru) Буферное запоминающее устройство
SU1661781A1 (ru) Устройство дл сопр жени процессоров в распределенную вычислительную систему
SU1476434A1 (ru) Устройство дл программного управлени технологическим оборудованием
SU1264174A1 (ru) Устройство дл обслуживани запросов
SU1140112A1 (ru) Суммирующее устройство с контролем
SU1164763A2 (ru) Устройство дл сжати и накоплени графической информации