SU1087976A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1087976A1 SU1087976A1 SU833535228A SU3535228A SU1087976A1 SU 1087976 A1 SU1087976 A1 SU 1087976A1 SU 833535228 A SU833535228 A SU 833535228A SU 3535228 A SU3535228 A SU 3535228A SU 1087976 A1 SU1087976 A1 SU 1087976A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- outputs
- trigger
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее клавиатуру, элемент ИЛИ, элемент НЕ, первый тригге шифратор, выходы которого вл ютс информационными выходами устройства, выход элемента ИЛИ через элемент НЕ соединен с инверсным входом первого, триггера, отличаю1ф еес тем, что, с целью расширени области применени устройства путем синхронизации ввода информации, в него введены коммутатор, второй и третий триггеры, второй элемент НЕ, первый, второй, третий, четвертый, п тый и шестой элементы И,первые и вторые выходы клавиатуры соединены соответственно с первыми и вторыми информа-. ционными входами коммутатора, выходы которого соединены с входами шифрато ра и выходами элемента ИЛИ, выход которого соединен с третьим входом первого элемента И, вторые входы первого и второго элементов И соединены с выходом второго элемента НЕ, вход которого подключен к первым BxcL дам третьего и четвертого элементов И и вл етс входом синхросигнгшов устройства, инверсный и пр мой выходы первого триггера соединены соот-ветственно с первыми входами первого и второго элементов И, выходы которых соединены соответственно с пр мым и инверсным входами второго триггера , пр мой и инверсный выходы которого соединены соответственно с вторыми входами третьего и четвертого элементов И, выход четвертого элемента И вл етс выходом синхросигналов устройства, выход третьего элемента И соединен со счетным входом третье- § 9 го триггера и вторыми входами п того и шестого элементов И, инверсный выход третьего триггера соединен с вхо дами первой группы клавиатуры, с пер вым управл ющим входом коммутатора и вторым входом шестого элемента И, S пр мой выход третьего триггера соединен с входами второй группы клавис1туры , с вторым управл ющим входом коммутатрра и вторым входом п того 00 элемента И, выход которого соединен с пр мым входом первого триггера и вл ете вторым тактовым выходом со устройства,.выход шестого элемента И вл етс первым тактовым выходом устройства. а:
Description
Изобретение относитс к автоматике и вычислительной технике и предназначено дл ввода информации в циф ровое устройство с клавиатуры. Известно устройство дл ввода информации , содержащее матрицу коммутационных элементов, входы которых подключены к соответствующим выходам распределител импульсов, а выходы к входу первого элемента И, генератор импульсов, группу элементов И, первый шифратор, группу элементов пам ти, формирователь импульсов, вто рой шифратор, входы которого подключены к выходам коммутационных элементов матрицы, а выходы - к первым входам элементов пам ти первой группы , вторые входы которых соединены с первыми входами элементов пам ти второй группы, первым входам второго элемента И и выходом формировател импульсов, вход которого подключен к выходу первого элемента И и первым входам элементов И группы, вторые входы которых соединены с соответствующими выходами первого шифратора , а выходы - с вторыми входами элементов пам ти второй группы, выход генератора импульсов подключен к второму входу второго элемента И, выход которого соединен ,с вторым вхо дом распределител импульсов, выходы которого подключены к входам первого шифратора tilНедостатками данного устройства вл ютс его сложность, низкое быстродействие (требуетс -N тактов синхронизации дл ввода информации) и отсутствие синхронизации ввода инфор мации . Наиболее близким к изобретению по технической сущности вл етй устрой ство дл ввода информации, содержащее матрицу коммутационных элементо вертикальные шины которой соединены с входами первого шифратора и с выхо дами разв зывающих элементов первой группы, входы которых объединены и соединены с первым выходом триггера, второй шифратор регистр, инвертор, вторую группу разв зывающих элементов , первый и второй элементы ИЛИ, выход второго элемента ИЛИ соединен с первым входом триггера, второй вход которого соединен с выходом инвертора , вход которого соединен с выходом первого элемента ИЛИ, второй выход триггера - с объединенными вхо дами разв зывающих элементов второй группы, выходы которых соединены с горизонтальными шинами матрицы комму тационных элементов, соединенными с группой входов регистра, выходы кото рого соединены с входами второго эле мента ИЛИ и с входами второго шифратора , первый выход триггера соединен с входом регистра, входы первого шифратора соединены с входами первого элемента ИЛИ 2. Недостатком известного устройства вл етс отсутствие синхронизации ввода данных с коммутационной матрицы что требует при реалиГзации аппаратуры дополнительных затрат оборудовани дл ввода информации в какоелибо цифровое устройство. Цель изобретени - расширение области применени устройства путем синхронизации ввода информации. Поставленна цель достигаетс тем, что в устройство дл ввода информации , содержащее клавиатуру, элемент , ИЛИ, элемент НЕ, первый триггер, шиф ратор, тзыходы которого вл ютс информационными выходами устройства, выход элемента ИЛИ через элемент НЕ соединен с инверсным входом первого триггера, дополнительно введены коммутатор, второй и третий триггеры , второй элемент НЕ, первый, второй , третий, четвертый, п тый и шестой элементы И, первые и вторые выходы клавиатуры соединены соответственно с первыми и вторыми информационными входами ком татора, выходы которого соединены с входами шифратора и входами элемента ИЛИ,, выход которого соединен с третьим входом первого элемента И, вторые входы первого и второго элементов И соединены с выходом второго элемента НЕ, вход которого подключен к первым входам третьего и четвертого элементов И и вл етс входом синхросигналов устройства , инверсный и пр мой выходы первого триггера соединены соответственно с первыми входами первого и второго элементов И,выходы которых соединены соответственно с пр мым и инверсньлм входами второго триггеру пр мой и инверсный выходы которого соединены соответственно с вторыми входами третьего и четвертого элементов И, выход четвертого элемента И вл етс выходом синхросигналов устройства , выход третьего элемента И соединен с счетнымвходом третьего триггера и вторыми входами п того И шестого элементов И, инверсный выход третьего триггера соединен с входами первой группы клавиатуры, с первым управл ющим входом коммутатора и вторым входом шестого элемента И, пр мой выход третьего триггера соединен с входами второй группы клавиатуры, с вторым управл ющим входом коммутатора и вторым входом п того элемента И, выход которого соединен с пр мым входом первого триггера и вл етс :вторым тактовым выходом устройства, выход шестого элемента И вл етс первым тактовым выходом устройства. На фиг. 1 представлена блок-схема устройства; на.фиг. 2 - временна
диаграмма, по сн юща работу устройства .
Устройство содержит клавиатуру 1, в состав которой вход т перва и втора группы разв зывающих элементов 2 и 3, коммутатор 4, шифратор 5, элемент ИЛИ 6, элементы НЕ 7 и 8, триггеры 9-11, элементы И 12-17, вход 18 и выход 19 синхросигналов, первый 20 и второй 21 тактовые и информационные 22 выходы.
Устройство работает следующим образом . .
В исходном состо нии все .коммута-. ционные элементы клавиатуры 1. разомкнуты , триггеры 9-11 наход тс в исходном нулевом состо нии. Образуетс цепь сквозного переноса импульсов синхросигналов с входа 18 через элемент И 15 на выход 19. На входах первой и второй группы разв зывающих элементов 2 и 3, первых и вторых управл ющих входах коммутатора 4 и первых входах шестого и п того элементов И присутствует соответственно высокий (1) и низкий (О) потенциалы с инверсного и пр мого выходов триггера 11. На горизонтальных шинах клавиатуры 1 и на первых информационных входах коммутатора 4 наход тс низкие потенциалы , а на вертикальных шинах клавиатуры и вторых информационных входах коммут-атора 4 - высокие потенциалы, т.е. на выходах коммутатора 4 находитс нулева информаци , поступающа на входы шифратора 5 и входы схемы ИЛИ б. Низкий потенциал на выходе элемента ИЛИ 6 вл етс запрещающим дл элемента И 12, а через элемент НЕ 7.- разрешающим дл инверсного входа триггера 9. При замыкании коммутационного элёмента клавиатуры 1 произойдет выборка соответствующего элемента клавиатуры 1 с горизонтальных шин и на соответствующем выходе коммутатора 4 произойдет переход потенциала из О в 1. Если замыкание пройзошло в момент времени t (в паузу - до импульса синхросерии или после него)/ то в паузу через элемент И 12 произойдет установ триггера 10 в единич ное состо ние, который подготавливает к открытию элемент И 14 и блокирует элемент И 15. Далее первый импульс синхросигнала поступает на выход элемента И 14, счетный вход трйг гера 11 (который срабатывает по заднему фронту импульса и выходы элементов И 16 и 17. На выходе 20 элемента И 17 по витс первый импульс синхросигнала, который вл етс тактовым (стробирующим I сигналом дл двоичного кода информации, наход щегос на информационных выходах 22. По окончании первого импульса синхросерии триггер 11 изменит свое состо ние 1из исходного - нулевого установитс в единичное) и произойдет выборка вертикальных шин клавиатуры 1 на выходы коммутатора 4, а на информационных выходах 22 сформируетс новый двоичный код информации. После паузы синхросигнала на выходе элемента И 16 - втором тактовым выходе 21 по витс второй импульс синхросе ,рии, который, как и первый импульс, вл етс тактовым (стробирующим ) сигналом дл двоичного кода, присутствующего на информационных выходах 22 :По окончании действи второго импульса синхросерии триггер 11 устанавливаетс в исходное нулевое состо ние , а триггер 9 - в единичное состо ние , блокиру элемент И 12 и подготавлива элемент И 13. г
В паузу синхронизации произойдет установ триггера 10 в исходное нулевое состо ние и третий и последующие за ним импульсы синхросигнала по в тс на- выходе 19 в качестве синхронизирующего сигнала, который отличаетс от входного (вход 18 отсутствием лишь двух импульсов, селектированных на первый 20 и второй 21 тактовые выходы устройства.
При размыкании коммутационного элемента клавиатуры 1 на выходах коммутато ра 4 установ тс низкие потенциалы , следовательно, на выходе элемента ИЛИ 6 и элемента НЕ 7 установ тс соответственно низкий (О) и высокий (1) потенциалы, в результате чего блокируетс элемент И 12, а триггер 9 устанавливаетс в исходное нулевое состо ние. Устройство устанавливаетс в состо ние готовым к работе. При нажатии следующего коммутационного элемента клавиатуры 1 картина повтор етс аналогично рассмотренной.
Таким образом, предложенное устройство позвол ет расширить функциональные возможности устройства: прив зать асинхронный процесс ввода информации к синхросерии, что дает возможность непосредственно, без каких-либо дополнительных аппаратурных затрат примен ть его в синхронных цифровых системах, использу основную тактовую частоту работы (управлени ) без потери быстродействи , ввиду того что дл ввода информации с матрицы коммутационных элементов требуетс пренебрежимо мало машинного времени (всего лишь два такта) периода тактовой частоты.
Предложенное устройство вл етс быстродействующим, максимальное быстродействие которого находитс в пр мой зависимости, от основной тактовой частоты (синхросерии)и времени задерки срабатывани шифратора.
20 2/
9
22
/в 10
,оп
21
Claims (1)
- . УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее клавиатуру, элемент ИЛИ, элемент НЕ, первый триггер шифратор, выходы которого являются информационными выходами устройства, выход элемента ИЛИ через элемент НЕ соединен с инверсным входом первого, триггера, отличающееся тем, что, с целью расширения областиприменения устройства путем синхронизации ввода информации, в него введены коммутатор, второй и третий триггеры, второй элемент НЕ, первый, второй, третий, четвертый, пятый и шестой элементы И,первые и вторые выходы клавиатуры соединены соответственно с первыми и вторыми информационными входами коммутатора, выходы которого соединены с входами шифратора и выходами элемента ИЛИ, выход которого соединен с третьим входом первого элемента И, вторые входы первого и второго элементов И соединены с выходом второго элемента НЕ, вход которого подключен к первым входам третьего и четвертого элементов И и является входом синхросигналов устройства, инверсный и прямой выходы первого триггера соединены соответственно с первыми входами первого и второго элементов И, выходы которых соединены соответственно с прямым и инверсным входами второго триггера, прямой и инверсный выходы которого соединены соответственно с вторыми входами третьего и четвертого элементов И, выход четвертого элемента И является выходом синхросигналов устройства, выход третьего элемента И соединен со счетным входом третье- § го триггера и вторыми входами пятого ι и шестого элементов И, инверсный вы- IQ ход третьего триггера соединен с вхо-1'j дами первой группы клавиатуры, с пер-IQ вым управляющим входом коммутатора I и вторым входом шестого элемента И, 2 прямой выход третьего триггера соединен с входами второй группы клавиатуры, с вторым управляющим входом коммутатора и вторым входом пятого элемента И, выход которого соединен с прямым входом первого триггера и являете^ вторым тактовым выходом устройства, выход шестого элемента И является первым тактовым выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833535228A SU1087976A1 (ru) | 1983-01-06 | 1983-01-06 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833535228A SU1087976A1 (ru) | 1983-01-06 | 1983-01-06 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1087976A1 true SU1087976A1 (ru) | 1984-04-23 |
Family
ID=21043803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833535228A SU1087976A1 (ru) | 1983-01-06 | 1983-01-06 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1087976A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006043285A1 (en) * | 2004-10-18 | 2006-04-27 | Rajneesh Bhandari | Process of preparation of synthetic fire opal |
-
1983
- 1983-01-06 SU SU833535228A patent/SU1087976A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР 746485, кл. G 06 F 3/02, 1980. 2. Авторское свидетельство СССР № 938274, кл. G 06 F 3/02, 1982 (прототип). . * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006043285A1 (en) * | 2004-10-18 | 2006-04-27 | Rajneesh Bhandari | Process of preparation of synthetic fire opal |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1087976A1 (ru) | Устройство дл ввода информации | |
SU1267401A1 (ru) | Устройство дл ввода информации | |
SU1621062A1 (ru) | Устройство дл считывани графической информации | |
SU1509957A1 (ru) | Устройство дл селекции признаков изображени объектов | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU746912A1 (ru) | Цифровой дифференциальный врем - импульсный модул тор | |
SU1566368A1 (ru) | Цифровой коррел тор | |
SU1410014A1 (ru) | Устройство дл ввода информации | |
SU696441A1 (ru) | Устройство дл сравнени и преобразовани двоичных чисел | |
SU1711205A1 (ru) | Устройство дл преобразовани изображений объектов | |
SU684710A1 (ru) | Фазоимпульсный преобразователь | |
RU1807561C (ru) | Устройство дл преобразовани двоичной последовательности в балансный троичный код | |
SU1689953A1 (ru) | Устройство дл резервировани генератора | |
SU1357914A1 (ru) | Устройство дл измерени временных интервалов | |
SU1547050A1 (ru) | Умножитель частоты следовани импульсов | |
SU1295393A1 (ru) | Микропрограммное устройство управлени | |
SU1345182A1 (ru) | Устройство дл ввода информации | |
SU1381715A1 (ru) | Дельта-кодер | |
SU544121A1 (ru) | Устройство контрол импульсных последовательностей | |
SU1347162A1 (ru) | Генератор импульсной последовательности | |
SU1709294A1 (ru) | Устройство дл ввода информации | |
SU660290A1 (ru) | Устройство дл синхронихации импульсных последовательснотей | |
SU756632A1 (ru) | Преобразователь двоичного кода во временной интервал 1 | |
SU957436A1 (ru) | Счетное устройство | |
SU1695389A1 (ru) | Устройство дл сдвига импульсов |