SU1410014A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1410014A1 SU1410014A1 SU864119069A SU4119069A SU1410014A1 SU 1410014 A1 SU1410014 A1 SU 1410014A1 SU 864119069 A SU864119069 A SU 864119069A SU 4119069 A SU4119069 A SU 4119069A SU 1410014 A1 SU1410014 A1 SU 1410014A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- outputs
- switch
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение может быть использовано в автоматике и вычислительной технике дл ввода информации в цифровые устройства. Цель изобретени - повышение надежности и упрощение устройства. Устройство содержит генератор тактовых импульсов 1, сканирующий счетчик 2, дешифратор 3, коммутатор 4, матрицу коммутационных элементов 5, узел управлени сканирующим счетчиком 6, элемент И 7, триггер 8 и элемент з.адержки 9. 1 ил.
Description
Изобретение относитс к автоматике и вычислительной технике и предназначено дл ввода информации в циф ровые устройства.
Цель изобретени - повышение надежности и упрощение устройства
На чертеже изображена, блок-схема устройства дл ввода информации.
Устройство содержит генератор 1 тактовых импульсов, сканирующий счетчик 2, дешифратор 3, коммутатор 4, матрицу 5 коммутационных элементов, узел 6 управлени сканирующим счетчиком , включающий элемент И 7,триггер. 8 и цифровой элемент 9 задержки. При этом первый выход счетчика 2 подключен к адресным входам коммутатора 4, второй выход счетчика 2 подключен.к адресным входам дешифратора 3, выходы дешифратора 3 подключены к входам матрицы 5 коммутационных элементов, выходы которой подключены к информационным входам коммутатора 4, выходо подключенного к D-входу триггера 8 и установочному входу элемента 9 задержки , выход которого подключен к R-входу триггера 8, выходом подклю- чечного к S-входу и к второму входу элемента И 7, Первый вход элемента И 7 и синхро-входы триггера 8 и элемента 9 задержки подключены к выходу генератора 1, а счетный вход счетчи- ка 2 - к вьпсоду элемента И 7,
Устройство работает следующим об- разом.
I В исходном состо нии все коммутационные элементы матрицы 5 разомкнуты , при этом на информационных вхо- дах коммутатора 4 сигналы отсутствуют и на выходе коммутатора 4 вырабатываетс сигнал низкого уровн .Этот сигнал по установочному входу R разблокирует элемент 9 задержки, разреша работать ему от тактовых импульсов по синхровходуо Через интервал сигнал с выходс1 переполнени элемента 9 задержки устанавливает по R-входу триггер 8 в О. Уровневый сигна с первого выхода триггера 8 поступает на вход элемента И 7 и разрешает прохождение через него тактовых импульсов от генератора I на синхро- вход сканирующего счетчика 2, измен ющего свое состо ние, например, по отрицательному перепаду этих импуль- |сов. Счетчик 2 последовательно мен ет свои состо ни , управл по адресным входам работой дешифратора
30
Q s 0 5
д
5
0
0
5
3 и Коммутатора 4, производ щих после- довательный опрос состо ни коммутационных элементов матрицы 5.
При замыкании одного из коммутационных элементов замыкаютс между собой соответствующие вертикальна и горизонтальна шины матрицы 5, на перенесений которых находитс этот элемент. Через образовавшуюс св зь в соответствующий момент времени (при соответствующем состо нии счетчика 2 по вторым его выходам) сигнал с одного из выходов дешифратора 3 поступает на один из входов коммутатора 4. Коммутатор 4, осуществл ющий сканирующий опрос вертикальных шин матрицы 5, определ ет замкнутую шину и вырабатывает на своём выходе сигнал уровн 1, который устанавливает в О элемент 9 задержки и, следовательно, разблокирует по R- входу триггер 8, а также подготавливает его по D-входу дл установки в 1. Установка триггера 8 в I наступает по положительному перепаду импульса от генератора 1 о С установкой регистра в 1 триггер 8 сигналом уровн О с первого выхода по S- входу защелкиваетс в этом состо нии и закрывает элемент И 7 дл прохождени тактовых импульсов на вход счетчика 2, фиксиру состо ние этого счетчика. Выходными сигналами устройства в этом состо нии вл етс сигнал Готовность с второго выхода регистра 8 и код замкнутого коммута-. ционного элемента в виде комбинации сигналов с разр.йдных вькодов счетчика 2.
С отжатием коммутационного элемента возврат устройства в исходное состо ние наступает через интервал
t после последнего единичного дре- безгового выброса сигнала на выходе коммутатора, где С 2-3 мс и определ етс емкостью элемента 9 задержки , т.е. числом периодов частоты тактирующих импульсов от генератора 1«
. В реальном устройстве с клавиату- , рой ввода информации дл получени кодов 7-элёментной кодовой таблицы КОИ-7, имеющем 78 клавиш, период импульсов от генератора тактов равен 128 мс, врем цикла сканировани составл ет около 8 мс, емкость элемента задержки составл ет 16 Т 2 мс. .
3 . ,41 Применение предлагаемого устройства повышает быстродействие за счет ускоренного прохождени пол незамкнутых коммутационньгх элементов матрицы с остановом сканирующего счетчика при обнаружении замкнутого коммутационного элемента на все врем замыкани этого элемента с перекрытием зон дребезга механического контакта дл предотвращени ложного срабатьюани устройства.
Увеличение скорости сканировани матрицы достигаетс увеличением частоты тактовых импульсов генератора, например, в 10-20 раз, а перекрытие зон дребезга контакта обеспечиваетс запоминанием-Т факта обнаружени замкнутого коммутационного элемента с остановом сканирующего счетчика и задержкой на ( U 2-3 мс),опусканием этого останова после окончани последнего выброса от дребезга размыкаемого контакта.
Claims (1)
- Формула изобретениУстройство дл ввода информации,садержащее генератор импульсов, счетчик , дешифратор, коммутатор, матрицукоммутационных элементов, элемент И, триггер и элемент задержки, выход генератора импульсов соединен с первым входом элемента И, второй вход которого соединен с инверсным выходом триггера, а выход элемента И соединен и со счетным входом счетчика,,выходы первой группы которого подключены квходам дешифратора, а выходы второй группы подключены к адресным входам коммутатора, выходы первой и второй групп счетчика вл ютс информационными выходами устройства, выходы дешифратора подключены к входам матри- . цы коммутационных элементов, выходы которой соединены с. инфо рмационными входами коммутатора, пр мой выход .триггера вл етс выходом готовностиустройства, отличающеес тем, что, с целью повышени надежности и упрощени устройства выход коммутатора соединен с D-входом триггера и установочным входом элементазадержки, выход элемента .задержки соединен с R-входом триггера, S-вход которого соединен с его инверсным выходом, синхро-входы триггера и элемента задержки соединены с выходомгенератора импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864119069A SU1410014A1 (ru) | 1986-09-16 | 1986-09-16 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864119069A SU1410014A1 (ru) | 1986-09-16 | 1986-09-16 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1410014A1 true SU1410014A1 (ru) | 1988-07-15 |
Family
ID=21257154
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864119069A SU1410014A1 (ru) | 1986-09-16 | 1986-09-16 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1410014A1 (ru) |
-
1986
- 1986-09-16 SU SU864119069A patent/SU1410014A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 634261, кл. G 06 F 3/02, 1978. Авторское свидетельство СССР № 1-206768, кл. G 06 F 3/02, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3651463A (en) | Switch coding circuitry | |
SU1410014A1 (ru) | Устройство дл ввода информации | |
SU1087976A1 (ru) | Устройство дл ввода информации | |
SU1605208A1 (ru) | Устройство дл формировани контрольных тестов | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1068922A1 (ru) | Устройство дл ввода информации | |
SU1367169A1 (ru) | Устройство фазового пуска | |
SU1529293A1 (ru) | Устройство дл формировани тестовой последовательности | |
SU1267401A1 (ru) | Устройство дл ввода информации | |
SU1208548A1 (ru) | Устройство дл ввода информации | |
SU1451675A1 (ru) | Устройство дл ввода информации | |
SU1591025A1 (ru) | Устройство для управления выборкой блоков памяти | |
SU1374262A1 (ru) | Устройство дл регистрации простоев оборудовани | |
SU1499359A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1277087A1 (ru) | Устройство дл сравнени чисел | |
SU1496014A1 (ru) | Устройство избирательного вызова | |
SU922706A2 (ru) | Датчик времени | |
SU1552117A1 (ru) | Анализатор спектра | |
SU1702368A1 (ru) | Устройство приоритета | |
SU1381474A2 (ru) | Устройство дл ввода информации | |
SU734662A1 (ru) | Устройство дл приема информации | |
SU1270771A2 (ru) | Генератор случайных последовательностей | |
SU1552190A2 (ru) | Устройство дл отладки программ | |
SU1531100A1 (ru) | Устройство дл контрол радиоэлектронных блоков | |
SU1005031A1 (ru) | Устройство дл сравнени чисел |