SU1451675A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1451675A1
SU1451675A1 SU874261391A SU4261391A SU1451675A1 SU 1451675 A1 SU1451675 A1 SU 1451675A1 SU 874261391 A SU874261391 A SU 874261391A SU 4261391 A SU4261391 A SU 4261391A SU 1451675 A1 SU1451675 A1 SU 1451675A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
output
outputs
inputs
Prior art date
Application number
SU874261391A
Other languages
English (en)
Inventor
Александр Иванович Ерыгин
Виктор Михайлович Рыбин
Виктор Александрович Сафоненко
Евгений Викторович Филипчук
Original Assignee
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Инженерно-Физический Институт filed Critical Московский Инженерно-Физический Институт
Priority to SU874261391A priority Critical patent/SU1451675A1/ru
Application granted granted Critical
Publication of SU1451675A1 publication Critical patent/SU1451675A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в многоканальных информахщонно-измерительных системах сбора информации. Целью изобретени   вл етс  повышение достоверности вводимой информации. Устройство содержит коммутаторы 2 и 17, счетчики 11 и 12, генератор импульсов 9, делитель частоты 10, элементы И 7,8 и 15, дешифратор 14, ключи 3, блок пам ти 16, аналого-цифровой преобразователь АЦП 5, элемент задержки 13, триггер 6. Предлагаемое устройство позвол ет автоматически определ ть частоту опроса информационных входов в зависимости от частотных характеристик входных сигналов. Указанное преимущество достигаетс  тем, что в двухпороговом дискриминаторе 4 происходит сравнение значени  вводимого сигнала со значением , которое он принимал в момент предьщущего аналого-цифрового преобразовани . В случае равенства оцифровка сигнала не производитс  и устройство переходит к анализу входного сигнала следующего информационного входа, если же значение вводимого сигнала изменилось, то происходит его оцифровка в АЦП 5. 1 ил.

Description

Изобретение относится к вычислительной технике и автоматике и может быть использовано в многоканальных информационно-измерительных системах, , входные аналоговые сигналы которых имеют нестационарно импульсную форму или требуют существенно различных частот опроса»
Цель изобретения - повышение достоверности вводимой информации за счет определения частоты опроса информационных входов„
На чертеже изображена структурная схема устройства» 15
Устройство содержит входные информационные шины 1, первый коммутатор 2, ключи 3, двухпороговый дискриминатор 4Э АЦП 5, триггер 6, первый 7 и второй 8 элементы И, генератор 9 20 импульсов, делитель 10 частоты, первый 11 и второй 12 счетчики, элемент 13, задержки, дешифратор 14, элементы И группы 15, блок 16-памяти, второй коммутатор 17, а также входы и вы- 25 ходы 18-22 устройства.
Устройство работает следующим об разом.
В исходном состоянии на входе 22, на выходах 18 вывода информации, вы- jq ходах 19 адреса и выходах 20 информация отсутствует. На входах 1 присутствует аналоговая информация. Ключи 3 находятся в разомкнутом состояние» На прямом выходе триггера 6 присутствует высокий уровень
По входу 22 подается импульс на запуск устройства, который запускает генератор 9 импульсов. После этого на выходах генератора 9 импульсов и дд делителя 10 частоты формируется последовательность импульсов соответственно высокой и низкой частоты.
С выхода генератора 9 импульсов первый импульс поступает на вход д^ первого элемента И 7, проходит через него (поскольку на другом входе первого элемента Й 7 высокий уровень поддерживает триггер 6) и поступает на управляющие входы первого 2 и второго 17 коммутаторов, вызывая- их сра батывание; первый из входов 1 подклю чается к первому входу дискриминатора 4, а первый элемент из блока 16 памяти - к второму входу двухпорогового дискриминатора 4. Импульс', вызвавший переключение коммутаторов, !поступает также на вход второго счет'чика 12 и через элемент задержки 13 на управляющий вход дискриминатора
4. По строб-импульсу дискриминатор 4 сравнивает значения сигналов, в данном случае он сравнивает значение на первом входе 1 и значение, хранящееся в первой ячейке блока 16 памяти (которое разряжено). В случае несовпадения сравниваемых сигналов (т.е. если сигнал на первом входе 1 отличен от нуля) на выходе двухпорогового дискриминатора 4 появляется высокий ' уровень (1), который опрокидывает триггер 6 (на прямом выходе триггера низкий уровень). Второй счетчик 12, который считает импульсы, поступающие с выхода первого элемента И 7, определяет номер коммутируемого информационного канала и выдает эту информацию на выходы 19 и на входы дешифратора 14. Первый счетчик 11, который считает импульсы, поступающие с выхода генератора импульсов 9., определяет время подключения информационного канала к АЦП 5 и выдает эту информацию на выходы 20. Триггер 6 запирает первый элемент И 7 и запрещает прохождение импульсов от генератора импульсов 9 на управляющие входы коммутаторов 2 и 17 и двухпорогового дискриминатора 4. На инверсном выходе триггера 6, который соединен, с входом второго элемента И 8, в это время поддерживается высокий уровень, благодаря чему второй элемент И 8 пропускает импульсы с. делителя 10 частоты. На первом выходе дешифратора 14 в это время поддерживается высокий уровень, поскольку второй счетчик 12 подает на дешифратор 14 информацию о том, что опрашивается первый информационный вход. Поскольку на инверсном выходе триггера 6 имеется высокий уровень, то и на выходе первой И группы 15 также присутствует высокий уровень, первый ключ 3 замыкается, первый элемент блока-16 памяти подключается к первому входу 1 и запоминает значение этого сигнала. Импульсы с генератора 9 импульсов попадают только на вход делителя 10 частоты и на вход первого счетчика
11. Это продолжается до появления на выходе делителя 10 частоты первого импульса, который проходит через второй элемент И 8 изапускает АЦП 5. К входу АЦЙ 5 в этот момент подключен первый информационный вход, по •5 синхроимпульсу с делителя 10 частоты начинается оцифровка информации. После того, как АЦП 5 завершит работу, преобразованная информация с выхода АЦП 5 поступает на выходы 18 информации. Импульс с делителя 10 частоты попадает также на вход триггера 6, после чего на прямом выходе триггера 6 устанавливается сигнал вы-^д сокого уровня (t) и импульсы с генератора 9 импульсов снова могут проходить через первый элемент И 7. На инверсном выходе триггера 6 устанавливается сигнал низкого уровня (О), вследствие чего на выходе первого из элементов И группы 15 также устаключ 3 размыячейку бловхода 1. генератора 9 импульса с '20 навливается 0, первый кается, отключая первую ка памяти 16 от первого
Очередной импульс с импульсов (первый после делителя 10 частоты) проходит через первый элемент И 7 и переключает каналы первого 2 и второго 17 коммутаторов (к выходу первого коммутатора подключен второй вход 1). На выходе второго коммутатора появляется значение выходного сигнала во второй ячейке блока 16 памяти (этот элемент пока еще не заряжен). Этот же импульс с генератора 9 импульсов проходит через элемент 13 задержки на ;управляющий вход двухпорогового дис'криминатора 4. По строб-импульсу двух• пороговый дискриминатор 4 сравнивает значения сигналов на выходах аналоговых коммутаторов. При совпадении сравниваемых значений (если на втором входе 1 сигнал отсутствует) на выходе двухпорогового дискриминатора 4 остается сигнал низкого уровня (0), на прямом выходе триггера 6 сохраняется сигнал высокого уровня (1), (на инверсном выходе триггера 6 присутствует сигнал низкого уровня, поэтому вторая ячейка из блока памяти 16 не подключается к второму входу 1). Следующий импульс с генератора 9 импульсов проходит через первый элемент И 7 и подключает очередные (третьи) каналы первого и второго аналоговых коммутаторов, попадает на второй 12 счетчик, а также через элемент 13 задержки запускает двухпороговый дискриминатор 4.
Аналогичным образом устройство работает до тех пор, пока не будут олпошены все входы 1, после чего в
1451675 4 блоке 16 памяти хранятся значения сигналов,'полученные при первом спросе.
После опроса всех входов 1 следующий импульс с генератора 9 импульсов снова подключает к выходам аналоговых коммутаторов первые каналы.
Далее устройство работает так же, как и в первом цикле, за исключением того, что в двухпороговом дискриминаторе 4 значения сигналов с входов 1 сравниваются со значениями, полученными в предыдущем цикле работы.
Аналогичные процессы в устройстве происходят до поступления по входу 22 сигнала на окончание работы.
Путем сравнения настоящих и предыдущих значений вводимых сигналов устройство для ввода информации обеспечивает сжатие поступающей информации. Кроме того, устройство позволяет с большей частотой проводить ввод более высокочастотных сигналов, что повышает достоверность экспериментальных данных автоматически выбирать частоту опроса входов аналоговой информации в зависимости от частотных характеристик аналоговых сигналов, а также снизить требования к внешним регистрируемым устройствам по объему памяти, используемой для хранения результатов измерений.

Claims (1)

  1. Устройство для содержащее первый ры, генератор импульсов, частоты, дешифратор, вой преобразователь, элемент задержки, первый счетчик, триггер, выход генератора импульсов соединен с входом делителя частоты, информационные входы первого коммутатора являются информационными входами устройства, выход первого коммутатора соединен с информационным входом аналого-цифрового преобразователя, выходы которого являются информационными выходами первой группы устройства, о т л ичаю.щееся тем, что, с целью повышения достоверности вводимой информации за счет определения частоты опроса информационных входов, в него введены блок памяти, ключи, группа элементов И, первый и второй элементы И, второй счетчик, дискриминатор, вход, генератора импульсов является
    5 145 входом запуска устройства, выход генератора импульсов соединен с первым входом первого элемента И и счетным входом первого счетчика, выходы которого являются информационными выхода- ® ми второй группы устройства, выход первого элемента И соединен с тактовыми входами коммутаторов, счетным входом второго счетчика и через элемент задержки с управляющим входом дискриминатора, выход которого соединен с входом установки в О триггера, прямой выход которого соединен · с вторым входом первого элемента И и является управляющим выходом устройства, инверсный выход триггера соединен с первым входом второго элемента И и входами первой группы элементов И группы, выходы которых сое- 2θ динены с соответствующими управляю
    675 6 щими входами ключей, выходы которых соединены с входами блока памяти, выходы которого соединены с информационными входами второго коммутатора, выходы коммутаторов соединены с соответствующими информационными входами дискриминатора, выходы второго счетчика соединены с входами дешифратора и являются адресными выходами устройства, выходы дешифратора соединены с входами второй группы элементов И группы, информационные входы ключей объединены с информационными входами первого коммутатора, выход делителя частоты соединен с. входом установки в ’’1 триггера и вторым входом второго элемента И, выход которого соединен с входом запуска аналого-цифрового преобразователя.
SU874261391A 1987-06-15 1987-06-15 Устройство дл ввода информации SU1451675A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874261391A SU1451675A1 (ru) 1987-06-15 1987-06-15 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874261391A SU1451675A1 (ru) 1987-06-15 1987-06-15 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1451675A1 true SU1451675A1 (ru) 1989-01-15

Family

ID=21310619

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874261391A SU1451675A1 (ru) 1987-06-15 1987-06-15 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1451675A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1290284, кл. G 06 F 3/00, 1985. Авторское свидетельство СССР 1062683, кл. G 06 F 3/05, 1982. *

Similar Documents

Publication Publication Date Title
SU1451675A1 (ru) Устройство дл ввода информации
WO1991004552A1 (en) Information compressing device
SU1667044A1 (ru) Устройство дл ввода информации
RU1837288C (ru) Устройство динамического приоритета
SU1410014A1 (ru) Устройство дл ввода информации
SU1533021A2 (ru) Устройство дл автоматического поиска канала св зи
SU1367169A1 (ru) Устройство фазового пуска
SU1453414A1 (ru) Цифровой коррел тор дл обнаружени эхосигналов
SU1238241A1 (ru) Преобразователь код-временной интервал
SU1013903A1 (ru) Регламентатор времени
SU1191920A1 (ru) Устройство дл текущей оценки уровн сигнала
SU1467518A1 (ru) Устройство индикации канала с экстремальным уровнем сигнала
SU1425850A1 (ru) Устройство защиты от импульсных помех
SU1552117A1 (ru) Анализатор спектра
SU980301A1 (ru) Резервированный генератор
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU1200272A1 (ru) Устройство дл ввода информации
SU1425632A1 (ru) Устройство дл задержки цифровой информации с уплотнением
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU1539674A1 (ru) Цифровой измеритель отношений напр жений
SU1033989A1 (ru) Цифровой измеритель времени нарастани электрического сигнала
SU1459456A1 (ru) Устройство дл селектировани сигналов измен ющейс амплитуды по времени нарастани
SU476526A1 (ru) Способ регистрации каскадных переходов
SU1096658A1 (ru) Цифрова контрольно-измерительна система
SU1765831A1 (ru) Устройство дл определени плотности веро тности случайного процесса