RU2670027C1 - Управляющие схемы жидкокристаллической панели и жидкокристаллических устройств - Google Patents

Управляющие схемы жидкокристаллической панели и жидкокристаллических устройств Download PDF

Info

Publication number
RU2670027C1
RU2670027C1 RU2017125470A RU2017125470A RU2670027C1 RU 2670027 C1 RU2670027 C1 RU 2670027C1 RU 2017125470 A RU2017125470 A RU 2017125470A RU 2017125470 A RU2017125470 A RU 2017125470A RU 2670027 C1 RU2670027 C1 RU 2670027C1
Authority
RU
Russia
Prior art keywords
liquid crystal
pixel
output end
control
crystal panel
Prior art date
Application number
RU2017125470A
Other languages
English (en)
Inventor
Чаньпэн ГО
Цзехуэй ЦИНЬ
Сяопин Тань
Original Assignee
Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. filed Critical Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Application granted granted Critical
Publication of RU2670027C1 publication Critical patent/RU2670027C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

Группа изобретений относится к жидкокристаллическим устройствам. Технический результат – снижение энергопотребления генератора управляющих сигналов источника управляющей схемы жидкокристаллических устройств. Для этого создана управляющая схема для жидкокристаллических панелей и жидкокристаллических устройств. Управляющая схема содержит генератор управляющих сигналов источника и как минимум одну схему выбора. Количество схем выбора совпадает с количеством строк субпиксельных ячеек. Каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входным концом одной схемы выбора. Первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке. Второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке. Субпиксельные ячейки соединяют с первым входным концом и располагают в одной комбинации пиксельных строк одного цвета. 3 н. и 17 з.п. ф-лы, 5 ил.

Description

УРОВЕНЬ ТЕХНИКИ
1. ОБЛАСТЬ ТЕХНИКИ
[0001] Настоящее изобретение относится к области технологии жидких кристаллов и конкретно к управляющей схеме жидкокристаллических панелей и жидкокристаллических устройств.
2. ОПИСАНИЕ УРОВНЯ ТЕХНИКИ
[0002] В отношении жидкокристаллических дисплеев с тонкопленочными транзисторами (TFT) жидкокристаллические панели контролируются инверсией полярности с целью увеличить жизненный цикл жидкого кристалла. Наиболее популярными методами инверсии полярности являются пиксельная точечная инверсия и пиксельная столбцовая инверсия. При использовании пиксельной точечной инверсии полярность соседних субпиксельных ячеек инвертируется. При использовании пиксельной столбцовой инверсии инвертируется полярность соседних пиксельных ячеек.
[0003] Однако при использовании вышеописанного метода инверсии полярности уровень каждой из информационных шин должен чередоваться между положительной полярностью и отрицательной полярностью очень часто под контролем генератора управляющих сигналов источника жидкокристаллической панели. Таким образом, генератор управляющих сигналов источника потребляет огромное количество энергии.
СУЩНОСТЬ ИЗОБРЕТЕНИЯ
[0004] В соответствии с настоящим изобретением предложена управляющая схема для жидкокристаллических панелей и жидкокристаллических устройств для снижения энергопотребления генератора управляющих сигналов источника в управляющей схеме.
[0005] В одном аспекте настоящего изобретения жидкокристаллическое устройство содержит: жидкокристаллическую панель и управляющую схему для управления жидкокристаллической панелью, причем жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки; когда жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк; управляющая схема содержит генератор управляющих сигналов источника, контрольную схему и как минимум одну схему выбора, количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входными концами одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, причем субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета, причем контрольная схема соединена с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня на управляющий конец схемы выбора, при этом в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня; при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
[0006] Схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, а входной конец первого переключателя соединяют с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, при этом выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
[0007] В качестве первого переключателя используется N-канальный МОП-транзистор (металл-оксид-полупроводник), а в качестве второго переключателя - Р-канальный МОП-транзистор.
[0008] При этом управляющие концы всех схем выбора соединены с одним и тем же выходным концом контрольной схемы.
[0009] В другом аспекте настоящего изобретения управляющая схема жидкокристаллических панелей содержит: жидкокристаллическую панель под управлением пиксельной точечной инверсией или пиксельной столбцовой инверсией, причем жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки; когда жидкокристаллическая панель контролируется пиксельной точечной инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк; когда жидкокристаллическая панель контролируется пиксельной столбцовой инверсией, каждые два ряда пиксельных ячеек жидкокристаллической панели, имеющие противоположную полярность, объединяются в одну комбинацию пиксельных строк, причем управляющая схема содержит генератор управляющих сигналов источника, как минимум одну схему выбора, причем количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входными концами одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, при этом субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета; при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
[0010] При этом схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, причем входной конец первого переключателя соединен с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, причем выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
[0011] В качестве первого переключателя используется N-канальный МОП-транзистор (металл-оксид-полупроводник), а в качестве второго переключателя - Р-канальный МОП-транзистор.
[0012] При этом жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк.
[0013] При этом жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк.
[0014] При этом жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк.
[0015] При этом управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами все схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
[0016] При этом управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
[0017] При этом управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
[0018] При этом управляющие концы всех схем выбора соединены с одним и тем же выходным концом контрольной схемы.
[0019] В другом аспекте настоящего изобретения жидкокристаллическое устройство содержит: жидкокристаллическую панель и управляющую схему для управления жидкокристаллической панелью, контролируемой пиксельной точечной инверсией или пиксельной столбцовой инверсией, причем жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки; когда жидкокристаллическая панель контролируется пиксельной точечной инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк; когда жидкокристаллическая панель контролируется пиксельной столбцовой инверсией, каждые два ряда пиксельных ячеек жидкокристаллической панели, имеющие противоположную полярность, объединяются в одну комбинацию пиксельных строк, причем управляющая схема содержит генератор управляющих сигналов источника, как минимум одну схему выбора, при этом количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входными концами одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, причем субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета; при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
[0020] Схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, при этом входной конец первого переключателя соединен с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, причем выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
[0021] При этом жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк.
[0022] При этом жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединяются в одну комбинацию пиксельных строк.
[0023] При этом управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
[0024] При этом управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
[0025] С учетом вышеизложенного схема 122 выбора расположена между выходным концом 1212 буферных данных управляющей схемы и субпиксельными ячейками. Первый и второй выходные концы схемы выбора соответственно соединяют с субпиксельными ячейками в двух рядах внутри комбинации пиксельных строк, имеющих один и тот же цвет. Таким образом, выходной конец 1212 буферных данных выполнен с возможностью выборочного соединения с субпиксельными ячейками в двух рядах внутри комбинации пиксельных строк, имеющих один и тот же цвет. В пределах одной и той же комбинации пиксельных строк, независимо от того, контролируется ли она пиксельной точечной инверсией или пиксельной столбцовой инверсией, полярность субпиксельных ячеек в двух рядах, имеющих один и тот же цвет, инвертируется. Таким образом, полярность субпиксельных ячеек в строке, которую соединяют с выходным концом буферных данных, может оставаться неизменной за счет ввода сигналов соответствующего уровня в управляющий конец схемы выбора. Таким образом, полярность информационных сигналов, выдаваемых выходным концом буферных данных, может оставаться неизменной за счет ввода сигналов соответствующего уровня в управляющий конец схемы выбора. Это не только уменьшает разницу в напряжении генератора управляющих сигналов затвора управляющей схемы, но и снижает потребление энергии и температуру управляющей схемы затвора.
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
[0026] ФИГ. 1 представляет собой схематический вид жидкокристаллического устройства в соответствии с одним вариантом осуществления.
[0027] ФИГ. 2 представляет собой схематический вид жидкокристаллической панели, контролируемой пиксельной точечной инверсией, в соответствии с одним вариантом осуществления.
[0028] ФИГ. 3 представляет собой схематический вид жидкокристаллической панели, контролируемой пиксельной столбцовой инверсией, в соответствии с одним вариантом осуществления.
[0029] ФИГ. 4 представляет собой первый схематический вид управляющих сигналов, выдаваемых контрольной схемой управляющей схемы, изображенной на ФИГ. 1.
[0030] ФИГ. 5 представляет собой второй схематический вид управляющих сигналов, выдаваемых контрольной схемой управляющей схемы, изображенной на ФИГ. 1.
ПОДРОБНОЕ ОПИСАНИЕ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ
[0031] Варианты осуществления настоящего изобретения будут описаны более подробно далее со ссылкой на прилагаемые чертежи, на которых показаны варианты осуществления настоящего изобретения.
[0032] ФИГ. 1 представляет собой схематический вид жидкокристаллического устройства в соответствии с одним вариантом осуществления. Жидкокристаллическое устройство 100 содержит жидкокристаллическую панель 110 и управляющую схему 120 для управления жидкокристаллической панелью 110.
[0033] В варианте осуществления жидкокристаллическая панель 110 содержит множество пиксельных ячеек 111, информационную шину 112 и сканирующую шину 113. Каждая из пиксельных ячеек 111 содержит три субпиксельные ячейки 1111, соответственно, красного, зеленого и синего цветов. В варианте осуществления субпиксельные ячейки контролируются тонкопленочными транзисторами. Каждая из информационных шин 112 расположена вдоль направления столбца и электрически соединена с субпиксельными ячейками 1111 в пределах того же столбца для подачи информационных сигналов из управляющей схемы 120 в субпиксельные ячейки 1111. Каждая из сканирующих шин ИЗ расположена вдоль направления строки и электрически соединена с субпиксельными ячейками 1111 в пределах той же строки для подачи сканирующих сигналов из управляющей схемы 120 в субпиксельные ячейки 1111.
[0034] В варианте осуществления жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией. Что касается пиксельной точечной инверсии, полярность соседних субпиксельных ячеек 1111 жидкокристаллической панели 110 различна, как показано на ФИГ. 2. Что касается пиксельной столбцовой инверсии, полярность соседних пиксельных ячеек 111 жидкокристаллической панели 110 различна, как показано на ФИГ. 3.
[0035] Жидкокристаллическая панель 110 разделена на множество комбинаций 114 пиксельных строк. Когда жидкокристаллическая панель 110 контролируется пиксельной точечной инверсией, любые две строки пиксельных ячеек 111 формируют комбинацию 114 пиксельных строк, и каждая из пиксельных ячеек 111 содержит субпиксельные ячейки 1111, расположенные в трех столбцах. В одном примере каждые две соседние строки пиксельных ячеек 111 объединены в одну комбинацию 114 пиксельных строк: пиксельные ячейки в n-й строке и в (n+1)-й строке. В другом одном примере каждые две соседние нечетные строки или четные строки пиксельных ячеек 111 объединены в одну комбинацию 114 пиксельных строк: пиксельные ячейки в n-й строке и в (n++2)-й строке.
[0036] Когда жидкокристаллическая панель 110 контролируется пиксельной столбцовой инверсией, две соседние строки пиксельных ячеек, имеющие противоположную полярность, объединены в одну комбинацию 114 пиксельных строк. В одном примере каждые две соседние строки пиксельных ячеек 111 жидкокристалической панели 110 объединены в одну комбинацию 114 пиксельных строк: пиксельные ячейки в n-й строке и в (n+1)-й строке. В другом примере произвольная нечетная строка и произвольная четная строка пиксельных ячеек 111 объединены в одну комбинацию 114 пиксельных строк.
[0037] Управляющая схема 120 содержит генератор 121 управляющих сигналов источника, контрольную схему 123 и как минимум одну схему 122 выбора. Количество схем 122 выбора совпадает с количеством строк субпиксельных ячеек 1111.
[0038] Генератор 121 управляющих сигналов источника выполнен с возможностью подачи информационных сигналов для пиксельных ячеек 111 жидкокристаллической панели 110. В примере генератор 121 управляющих сигналов источника содержит множество буферных элементов 1211 для соответственно сохраненных информационных сигналов субпиксельных ячеек 1111. Кроме того, выходные концы 1212 буферов 1211 выполнены с возможностью вывода информационных сигналов на входной конец 1221 схемы 122 выбора.
[0039] Контрольная схема 123 выполнена с возможностью вывода первого уровня или второго уровня для выбора первого выходного конца или второго выходного конца схемы выбора. В примере выходной конец контрольной схемы 123 соединен с управляющими концами 1224 всех схем 122 выбора. Следует понимать, что контрольную схему 123 можно соединить с управляющими концами всех схем 122 выбора через один выходной конец, как показано на ФИГ. 1. В качестве альтернативы, контрольную схему 123 можно соединить с управляющим концом 1224 другой схемы выбора через другой выходной конец. Таким образом, соединение между контрольной схемой 123 и управляющим концом 1224 схемы выбора не ограничено настоящим описанием.
[0040] Первый выходной конец и второй выходной конец схемы 122 выбора соединены с субпиксельными ячейками 1111, расположенными в два ряда и контролируемыми контрольной схемой 123. Таким образом, информационные сигналы, поступающие из генератора 121 управляющих сигналов источника, могут быть выведены в субпиксельные ячейки 1111 первого выходного конца или второго выходного конца. В варианте осуществления первый выходной конец 1222 каждой из схемы 122 выбора соединен, соответственно, с одной информационной шиной 112 жидкокристаллической панели 110 для соединения с субпиксельными ячейками 1111 одной строки по информационной шине 112. Второй выходной конец 1223 каждой из схемы 122 выбора соединен с другой информационной шиной 112 жидкокристаллической панели 110. Таким образом, первый выходной конец и второй выходной конец каждой из схемы 122 выбора выполнены с возможностью соединения субпиксельных ячеек 1111, расположенных в двух рядах внутри одной и той же комбинации 114 пиксельных строк одного цвета.
[0041] В варианте осуществления схема 122 выбора содержит первый переключатель 1225 и второй переключатель 1226. Управляющий конец первого переключателя 1225 соединен с управляющим концом второго переключателя 1226, чтобы выполнять функцию управляющего конца 1224 схемы 122 выбора. Входной конец первого переключателя 1225 соединен с входным концом второго переключателя 1226, чтобы выполнять функцию входного конца 1221 схемы 122 выбора. Выходной конец первого переключателя 1225 может работать как первый выходной конец 1222 схемы 122 выбора. Выходной конец второго переключателя 1226 может работать как второй выходной конец 1223 схемы 122 выбора. Первый переключатель 1225 и второй переключатель 1226 могут включаться в ответ на различные условия. Когда включается первый переключатель 1225, второй переключатель 1226 не включается. Когда включается второй переключатель 1226, первый переключатель 1225 не включается. В частности, первый переключатель 1225 может быть N-канальным МОП-транзистором (металл-оксид-полупроводник). Второй переключатель 1226 может представлять собой Р-канальный МОП-транзистор.
[0042] Как показано на ФИГ. 1, каждые две соседние строки пиксельных ячеек 111 жидкокристаллической панели 110 образуют комбинацию 114 пиксельных строк. Если рассматривать в качестве примера комбинацию 114 пиксельных строк, сформированную пиксельными ячейками 111 в первой строке и во второй строке, каждая из комбинаций 114 пиксельных строк соединяется с соответственно шестью схемами 122 выбора. Каждая из схем 122 выбора подключается к выходному концу 1212 буферных данных. Первые выходные концы трех схем 122 выбора, соответствующие пиксельным ячейкам 111 в первом ряду, соответственно соединяются с информационной шиной (S1, S2, S3) субпиксельных ячеек RGB в первой строке. Вторые выходные концы трех схем 122 выбора, соответствующих пиксельным ячейкам 111 во втором ряду, соответственно соединяются с информационной шиной (S4, S5, S6) субпиксельных ячеек RGB во второй строке.
[0043] В варианте осуществления контрольная схема 123 выполнена с возможностью вывода управляющих сигналов, имеющих периодический первый уровень (А) и периодический второй уровень (В) и показанных как сигналы выбора на ФИГ. 4. Сканирующие тактовые сигналы, подаваемые на жидкокристаллическую панель 110, показаны как Тактовые сигналы на ФИГ. 4. Период (Т) сканирующих тактовых сигналов равен периоду (t1) для вывода первого уровня (А) и периода (t2) для вывода второго уровня (В) контрольной схемой 123. Таким образом, частота сканирования субпиксельных ячеек в каждом столбце по существу равна частоте переключения субпиксельных ячеек, расположенных в двух рядах, соединенных с первым выходным концом и вторым выходным концом.
[0044] Когда контрольная схема 123 вводит первый уровень в управляющий конец 1224 схемы 122 выбора, входной конец 1221 схемы 122 выбора и первый выходной конец 1222 соединяются. Кроме того, второй выходной конец 1223 входного конца 1221 не подключен. В этот момент выходной конец 1212 буферных данных, соединенный с входным концом 1221 схемы 122 выбора, соединяется с первым выходным концом для вывода информационных сигналов буфера в информационной шине, соединенной с первым выходным концом. В этот момент выходной конец 1212 буферных данных соединяется с первым выходным концом 1222 схемы 122 выбора, и, таким образом, выходной конец 1212 буферных данных выводит информационные сигналы субпиксельных ячеек 1111, соединяющихся с соответствующим первым выходным концом 1222 схемы 122 выбора. В примере, когда субпиксельные ячейки в n-й строке соединяются с первым выходным концом 1222 схемы 122 выбора, субпиксельные ячейки в m-й строке включаются сканирующими сигналами. Информационные сигналы, соответствующие субпиксельным ячейкам, являются информационными сигналами субпиксельных ячеек 1111 в n-й строке и m-м столбце.
[0045] Когда контрольная схема 123 вводит второй уровень в управляющий конец 1224 схемы 122 выбора, входной конец 1221 схемы 122 выбора и первый выходной конец 1222 соединяются. Кроме того, входной конец 1221 и первый выходной конец 1222 не соединены. В этот момент выходной конец 1212 буферных данных, соединенный с входным концом 1221 схемы 122 выбора, соединяется со вторым выходным концом схемы 122 выбора для вывода информационных сигналов буфера в информационной шине, соединенной со вторым выходным концом. В этот момент выходной конец 1212 буферных данных соединяется со вторым выходным концом 1223 схемы 122 выбора, и, таким образом, выходной конец 1212 буферных данных выводит информационные сигналы соответствующих субпиксельных ячеек 1111, соединенных со вторым выходным концом 1223 схемы 122 выбора. В примере второй выходной конец 1223 схемы 122 выбора соединяется с субпиксельными ячейками в k-й строке, субпиксельные ячейки в m-м столбце включаются сканирующими сигналами. Информационные сигналы, соответствующие субпиксельным ячейкам, являются информационными сигналами субпиксельных ячеек 1111 в k-й строке и m-м столбце.
[0046] Как показано на ФИГ. 1, когда контрольная схема 123 вводит первый уровень, выходные концы буферных данных первой и второй комбинаций 114 пиксельных строк соответственно соединяются с информационной шиной S1, S2, S3, S4, S5 и S6. Когда контрольная схема 123 вводит второй уровень, выходные концы буферных данных первой и второй комбинаций 114 пиксельных строк соответственно соединяются с информационной шиной S4, S5, S6, S1, S2 и S3. Информационные сигналы, выводимые выходными концами 1212 для хранения данных слева направо, показаны на ФИГ. 5. Когда контрольная схема 123 вводит первый уровень, сканирующая схема включает субпиксельные ячейки 1111, расположенные в n-й строке. Выходной конец 1212 для хранения данных слева направо соответственно выводит информационные сигналы, включая Rn1, Gn1, Bn1, Rn2, Gn2, Bn2, Rn3, Gn3, Bn3, Rn4, Gn4, Bn4 и т.д. Когда контрольная схема 123 вводит первый уровень, субпиксельные ячейки 1111 расположены в k-й строке. Выходной конец 1212 для хранения данных слева направо соответственно выводит информационные сигналы, включая Rk2, Gk2, Bk2, Rk1, Gk1, Bk1, Rk4, Gk4, Bk4, Rk3, Gk3, Bk3 и т.д.
[0047] В варианте осуществления, поскольку жидкокристаллическая панель может контролироваться пиксельной точечной инверсией или пиксельной столбцовой инверсией, полярность субпиксельных ячеек, имеющих один и тот же цвет в одной и той же комбинации пиксельных строк, инвертируется. Ссылаясь на ФИГ. 1, когда R11 имеет положительную полярность, R12 имеет отрицательную полярность, R21 имеет отрицательную полярность, R22 имеет положительную полярность, R31 имеет положительную полярность, R32 имеет отрицательную полярность, и полярность других субпиксельных ячеек может быть определена аналогичным образом. Как показано на ФИГ. 5, при использовании вышеуказанной управляющей схемы три выходных конца буферных данных, соединенные с пиксельными ячейками в первой строке, последовательно выдают информационные сигналы R11G11B11, R22G22B22, R31G31B31, R42G42B42. Информационные сигналы имеют одинаковую полярность. Три выходных конца буферных данных, соединенные с пиксельными ячейками во второй строке, последовательно выдают информационные сигналы R12G12B12, R21G21B21, R32G32B32, R41G41B41. Информационные сигналы имеют одинаковую полярность. Таким образом, каждый из выходных концов буферных данных управляющей схемы выполнен с возможностью вывода информационных сигналов одинаковой полярности (положительной или отрицательной) при движении. Таким образом, разность напряжений генератора управляющих сигналов источника уменьшается, тем самым сокращая потребление энергии и температуру генератора управляющих сигналов источника.
[0048] В соответствии с настоящим изобретением жидкокристаллическая панель включает вышеописанную управляющую схему, как показано на ФИГ. 1.
[0049] С учетом вышеизложенного схема 122 выбора расположена между выходным концом 1212 буферных данных управляющей схемы и субпиксельными ячейками. Первый и второй выходные концы схемы выбора соответственно соединяют с субпиксельными ячейками в двух рядах внутри комбинации пиксельных строк, имеющих один и тот же цвет. Таким образом, выходной конец 1212 буферных данных выполнен с возможностью выборочного соединения с субпиксельными ячейками в двух рядах внутри комбинации пиксельных строк, имеющих один и тот же цвет. В пределах одной и той же комбинации пиксельных строк, независимо от того, контролируется ли она пиксельной точечной инверсией или пиксельной столбцовой инверсией, полярность субпиксельных ячеек в двух рядах, имеющих один и тот же цвет, инвертируется. Таким образом, полярность субпиксельных ячеек в строке, которую соединяют с выходным концом буферных данных, может оставаться неизменной за счет ввода сигналов соответствующего уровня в управляющий конец схемы выбора. Таким образом, полярность информационных сигналов, выдаваемых выходным концом буферных данных, может оставаться неизменной за счет ввода сигналов соответствующего уровня в управляющий конец схемы выбора. Это не только уменьшает разницу в напряжении генератора управляющих сигналов затвора управляющей схемы, но и снижает потребление энергии и температуру управляющей схемы затвора.
[0050] Следует понимать, что в системы, устройства и способы, описанные в приведенных примерах, могут быть реализованы другими способами. Например, описанные выше варианты осуществления системы только иллюстрируют разделение модулей или блоков. Существуют и другие способы разделения фактической реализации. Например, множество блоков или компонентов может быть объединено или интегрировано в другую систему, а некоторые функции могут быть опущены или не реализованы. Кроме того, устройства или компоненты могут быть связаны, напрямую соединены, а также могут взаимодействовать друг с другом через интерфейсы. Устройства и блоки могут быть соединены электрическим, механическим или другими способами.
[0051] Устройство, описанное как отдельные компоненты, может быть как разделено, так и не разделено физически, поскольку компонент блока отображения может либо являться физической единицей, либо не являться таковой. Другими словами, компонент блока отображения может быть расположен в одном месте или распределен по множеству сетевых блоков. Часть или все блоки могут быть выбраны так, чтобы обеспечить технические характеристики заявленного изобретения.
[0052] Кроме того, в этом варианте осуществления каждый из функциональных блоков может быть интегрирован в различные варианты осуществления настоящего изобретения, в одном блоке обработки, причем каждый блок может быть отдельной физической единицей, либо два или несколько блоков могут быть интегрированы в одну единицу. Интегрированные модули могут быть реализованы с помощью аппаратных средств или программных функциональных модулей.
[0053] Считается, что настоящие варианты осуществления и их преимущества будут понятны из вышеприведенного описания и будет очевидно, что изменение настоящего изобретения допустимо при условии, что изменения вносятся без отступления от сущности и объема изобретения, а также без нанесения ущерба материальными преимуществами настоящего изобретения. Примеры, описанные выше, являются предпочтительными и примерными вариантами осуществления изобретения.

Claims (35)

1. Жидкокристаллическое устройство, содержащее:
жидкокристаллическую панель и управляющую схему для управления жидкокристаллической панелью, контролируемой пиксельной точечной инверсией или пиксельной столбцовой инверсией, причем жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки;
при этом, когда жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк;
управляющая схема содержит генератор управляющих сигналов источника, контрольную схему и как минимум одну схему выбора, количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входными концами одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, причем субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета, причем контрольная схема соединена с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня на управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня;
при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; а также
при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
2. Жидкокристаллическое устройство по п. 1, отличающееся тем, что схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, причем входной конец первого переключателя соединен с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, причем выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
3. Жидкокристаллическое устройство по п. 2, отличающееся тем, что в качестве первого переключателя используют N-канальный МОП-транзистор (металл-окисел-полупроводник), а в качестве второго переключателя используют Р-канальный МОП-транзистор.
4. Жидкокристаллическое устройство по п. 1, отличающееся тем, что управляющие концы всех схем выбора соединены с одним и тем же выходным концом контрольной схемы.
5. Управляющая схема для жидкокристаллических панелей, содержащая:
жидкокристаллическую панель, контролируемую пиксельной точечной инверсией или пиксельной столбцовой инверсией, причем жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки;
когда жидкокристаллическая панель контролируется пиксельной точечной инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк; а когда жидкокристаллическая панель контролируется пиксельной столбцовой инверсией, каждые два ряда пиксельных ячеек жидкокристаллической панели, имеющие противоположную полярность, объединены в одну комбинацию пиксельных строк,
управляющая схема содержит генератор управляющих сигналов источника и как минимум одну схему выбора, количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входным концом одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, причем субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета;
при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; а также
при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
6. Управляющая схема по п. 5, отличающаяся тем, что схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, причем входной конец первого переключателя соединен с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, причем выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
7. Управляющая схема по п. 6, отличающаяся тем, что в качестве первого переключателя используют N-канальный МОП-транзистор (металл-оксид-полупроводник), а в качестве второго переключателя используют Р-канальный МОП-транзистор.
8. Управляющая схема по п. 5, отличающаяся тем, что жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк.
9. Управляющая схема по п. 6, отличающаяся тем, что жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк.
10. Управляющая схема по п. 7, отличающаяся тем, что жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк.
11. Управляющая схема по п. 5, отличающаяся тем, что управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
12. Управляющая схема по п. 6, отличающаяся тем, что управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
13. Управляющая схема по п. 7, отличающаяся тем, что управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
14. Управляющая схема по п. 1, отличающаяся тем, что управляющие концы всех схем выбора соединены с одним и тем же выходным концом контрольной схемы.
15. Жидкокристаллические устройства, содержащие:
жидкокристаллическую панель и управляющую схему для управления жидкокристаллической панелью, контролируемой пиксельной точечной инверсией или пиксельной столбцовой инверсией, причем жидкокристаллическая панель содержит множество пиксельных ячеек, каждая из которых содержит три субпиксельные ячейки;
когда жидкокристаллическая панель контролируется пиксельной точечной инверсией, каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк; а когда жидкокристаллическая панель контролируется пиксельной столбцовой инверсией, каждые два ряда пиксельных ячеек жидкокристаллической панели, имеющие противоположную полярность, объединены в одну комбинацию пиксельных строк,
управляющая схема содержит генератор управляющих сигналов источника и как минимум одну схему выбора, количество схем выбора совпадает с количеством строк субпиксельных ячеек, каждый из выходных концов буферных данных генератора управляющих сигналов источника соответственно соединяют с входным концом одной схемы выбора, первый выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в одной строке, второй выходной конец каждой из схем выбора соединяют с субпиксельными ячейками в другой строке, причем субпиксельные ячейки соединены с первым входным концом и находятся в одной и той же комбинации пиксельных строк одного цвета;
при вводе управляющего конца схемы выбора с первым уровнем входной конец схемы выбора и первый выходной конец соединены, входной конец и второй выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему первому выходному концу схемы выбора; а также
при вводе управляющего конца схемы выбора со вторым уровнем, входной конец схемы выбора и второй выходной конец соединены, входной конец и первый выходной конец не соединены, а выходной конец буферных данных выполнен с возможностью вывода информационных сигналов субпиксельных ячеек, подключенных к соответствующему второму выходному концу схемы выбора.
16. Жидкокристаллическое устройство по п. 15, отличающееся тем, что схема выбора содержит первый переключатель и второй переключатель, причем управляющий конец первого переключателя соединяют с управляющим концом второго переключателя для того, чтобы он мог выполнять функцию управляющего конца схемы выбора, причем входной конец первого переключателя соединен с входным концом второго переключателя для того, чтобы он мог выполнять функцию входного конца схемы выбора, причем выходной конец первого переключателя выполнен как первый выходной конец схемы выбора, а выходной конец второго переключателя выполнен как второй выходной конец схемы выбора.
17. Жидкокристаллическое устройство по п. 15, отличающееся тем, что жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк.
18. Жидкокристаллическое устройство по п. 16, отличающееся тем, что жидкокристаллическая панель контролируется пиксельной точечной инверсией или пиксельной столбцовой инверсией, и каждые две соседние строки пиксельных ячеек жидкокристаллической панели объединены в одну комбинацию пиксельных строк.
19. Жидкокристаллическое устройство по п. 15, отличающееся тем, что управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
20. Жидкокристаллическое устройство по п. 16, отличающееся тем, что управляющая схема дополнительно содержит контрольную схему, соединенную с управляющими концами всех схем выбора для периодического ввода первого уровня и второго уровня в управляющий конец схемы выбора, причем в течение каждого периода продолжительность сканирующих тактовых сигналов жидкокристаллической панели равна периоду первого уровня и периоду второго уровня.
RU2017125470A 2014-12-24 2014-12-30 Управляющие схемы жидкокристаллической панели и жидкокристаллических устройств RU2670027C1 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410818002.1A CN104505038B (zh) 2014-12-24 2014-12-24 一种液晶面板的驱动电路及液晶显示装置
CN201410818002.1 2014-12-24
PCT/CN2014/095568 WO2016101309A1 (zh) 2014-12-24 2014-12-30 液晶面板的驱动电路及液晶显示装置

Publications (1)

Publication Number Publication Date
RU2670027C1 true RU2670027C1 (ru) 2018-10-17

Family

ID=52946706

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017125470A RU2670027C1 (ru) 2014-12-24 2014-12-30 Управляющие схемы жидкокристаллической панели и жидкокристаллических устройств

Country Status (7)

Country Link
US (1) US9672776B2 (ru)
JP (1) JP6518769B2 (ru)
KR (1) KR102043532B1 (ru)
CN (1) CN104505038B (ru)
GB (1) GB2547576B (ru)
RU (1) RU2670027C1 (ru)
WO (1) WO2016101309A1 (ru)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102350392B1 (ko) * 2015-04-30 2022-01-17 엘지디스플레이 주식회사 표시장치
CN105469765B (zh) * 2016-01-04 2018-03-30 武汉华星光电技术有限公司 多路复用型显示驱动电路
CN105957491A (zh) * 2016-07-14 2016-09-21 深圳市华星光电技术有限公司 I2c传输电路及显示装置
CN106128388B (zh) * 2016-08-29 2018-12-11 武汉华星光电技术有限公司 一种驱动电路及液晶显示面板
CN106940992A (zh) * 2017-04-28 2017-07-11 武汉华星光电技术有限公司 一种显示面板驱动电路及其驱动方法
JP2018189778A (ja) * 2017-05-01 2018-11-29 株式会社ジャパンディスプレイ 表示装置
CN107680535B (zh) * 2017-09-29 2019-10-25 深圳市华星光电半导体显示技术有限公司 Amoled显示面板的扫描驱动系统
US10431174B2 (en) * 2017-11-30 2019-10-01 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving structure, display panel and display device
CN108154863B (zh) * 2018-02-28 2019-09-17 深圳市华星光电技术有限公司 像素驱动电路、像素驱动方法和液晶显示装置
US20190304383A1 (en) * 2018-04-02 2019-10-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Liquid crystal display
CN114519965A (zh) * 2020-11-20 2022-05-20 京东方科技集团股份有限公司 显示面板的驱动方法、显示面板及显示装置
WO2023183645A1 (en) * 2022-03-25 2023-09-28 Meta Platforms Technologies, Llc Grouped demultiplexing for foveated-resolution display
WO2023236012A1 (zh) * 2022-06-06 2023-12-14 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6702407B2 (en) * 2000-01-31 2004-03-09 Semiconductor Energy Laboratory Co., Ltd. Color image display device, method of driving the same, and electronic equipment
WO2005069064A1 (en) * 2004-01-19 2005-07-28 Sharp Kabushiki Kaisha Display apparatus and display element
US20100013864A1 (en) * 2005-12-16 2010-01-21 Nxp B.V. Apparatus and method for color shift compensation in displays
RU2487424C1 (ru) * 2009-06-17 2013-07-10 Шарп Кабусики Кайся Схема возбуждения дисплея, дисплейная панель и устройство отображения

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100204794B1 (ko) * 1996-12-28 1999-06-15 구본준 박막트랜지스터 액정표시장치
KR100212289B1 (ko) * 1997-03-07 1999-08-02 윤종용 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로
JP2001255857A (ja) * 2000-03-09 2001-09-21 Texas Instr Japan Ltd 駆動回路
KR100367010B1 (ko) * 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP4472155B2 (ja) * 2000-10-31 2010-06-02 富士通マイクロエレクトロニクス株式会社 液晶表示装置用データドライバ
JP2005141169A (ja) * 2003-11-10 2005-06-02 Nec Yamagata Ltd 液晶表示装置及びその駆動方法
GB0403308D0 (en) * 2004-02-14 2004-03-17 Koninkl Philips Electronics Nv Active matrix display devices
JP4584131B2 (ja) * 2005-04-18 2010-11-17 ルネサスエレクトロニクス株式会社 液晶表示装置及びその駆動回路
JP2007310234A (ja) * 2006-05-19 2007-11-29 Nec Electronics Corp データ線駆動回路、表示装置、及びデータ線駆動方法
JP5391519B2 (ja) * 2007-02-06 2014-01-15 三菱電機株式会社 画像表示装置
JP2009192923A (ja) * 2008-02-15 2009-08-27 Nec Electronics Corp データ線駆動回路、表示装置及びデータ線駆動方法
JP2010226591A (ja) * 2009-03-25 2010-10-07 Renesas Electronics Corp 表示装置駆動回路
JP2011128477A (ja) * 2009-12-21 2011-06-30 Oki Semiconductor Co Ltd 液晶パネルのソースドライバ
TWI517119B (zh) * 2010-12-17 2016-01-11 友達光電股份有限公司 源極驅動電路、顯示器與其操作方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6702407B2 (en) * 2000-01-31 2004-03-09 Semiconductor Energy Laboratory Co., Ltd. Color image display device, method of driving the same, and electronic equipment
WO2005069064A1 (en) * 2004-01-19 2005-07-28 Sharp Kabushiki Kaisha Display apparatus and display element
US20100013864A1 (en) * 2005-12-16 2010-01-21 Nxp B.V. Apparatus and method for color shift compensation in displays
RU2487424C1 (ru) * 2009-06-17 2013-07-10 Шарп Кабусики Кайся Схема возбуждения дисплея, дисплейная панель и устройство отображения

Also Published As

Publication number Publication date
JP6518769B2 (ja) 2019-05-22
GB201706900D0 (en) 2017-06-14
US9672776B2 (en) 2017-06-06
GB2547576B (en) 2021-08-18
WO2016101309A1 (zh) 2016-06-30
US20160189640A1 (en) 2016-06-30
CN104505038A (zh) 2015-04-08
JP2018501516A (ja) 2018-01-18
KR20170098272A (ko) 2017-08-29
CN104505038B (zh) 2017-07-07
GB2547576A (en) 2017-08-23
KR102043532B1 (ko) 2019-12-05

Similar Documents

Publication Publication Date Title
RU2670027C1 (ru) Управляющие схемы жидкокристаллической панели и жидкокристаллических устройств
US10074330B2 (en) Scan driver and display panel using the same
KR102275693B1 (ko) 선택회로 및 이를 구비한 표시장치
US9530520B2 (en) Shift register unit, GOA circuit, array substrate and display device
US10643516B2 (en) Data line demultiplexer, display substrate, display panel and display device
KR102156769B1 (ko) 표시장치와 그의 게이트 쉬프트 레지스터 초기화방법
CN108231031B (zh) 显示面板及其驱动方法、显示装置
US10134353B2 (en) Gate driving circuit, display panel and display apparatus having the same, and driving method thereof
KR102230370B1 (ko) 표시장치
US20190057638A1 (en) Shift-buffer circuit, gate driving circuit, display panel and driving method
US20180226043A1 (en) Driver circuit
WO2013084813A1 (ja) 表示装置および電子機器
US10262607B2 (en) Driving circuits of liquid crystal panels and liquid crystal displays
US20170200408A1 (en) Gate driver on array (goa) circuit cell, driver circuit and display panel
US9368083B2 (en) Liquid crystal display device adapted to partial display
KR20150043863A (ko) 주사 구동부 및 그 구동 방법
US20160155403A1 (en) Liquid crystal display and test circuit thereof
CN111610676A (zh) 一种显示面板、其驱动方法及显示装置
US8319760B2 (en) Display device, driving method of the same and electronic equipment incorporating the same
CN103021366B (zh) 液晶显示面板的极性反转驱动方法、装置及液晶显示器
US9412323B2 (en) Power saving method and related waveform-shaping circuit
US9443480B2 (en) Bistable display panel and data driving circuit thereof
JP4591664B2 (ja) 液晶表示装置
CN116229872A (zh) 显示面板及其驱动方法、计算机可读存储介质
KR20130017608A (ko) 게이트 드라이브 ic와 이를 이용한 표시장치