KR20170098272A - 액정 패널의 구동 회로 및 액정 디스플레이 장치 - Google Patents

액정 패널의 구동 회로 및 액정 디스플레이 장치 Download PDF

Info

Publication number
KR20170098272A
KR20170098272A KR1020177020164A KR20177020164A KR20170098272A KR 20170098272 A KR20170098272 A KR 20170098272A KR 1020177020164 A KR1020177020164 A KR 1020177020164A KR 20177020164 A KR20177020164 A KR 20177020164A KR 20170098272 A KR20170098272 A KR 20170098272A
Authority
KR
South Korea
Prior art keywords
liquid crystal
crystal panel
output terminal
selection circuit
pixel
Prior art date
Application number
KR1020177020164A
Other languages
English (en)
Other versions
KR102043532B1 (ko
Inventor
춘펑 구어
제후이 친
쇼우핑 탄
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20170098272A publication Critical patent/KR20170098272A/ko
Application granted granted Critical
Publication of KR102043532B1 publication Critical patent/KR102043532B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

액정 패널의 구동 회로(120) 및 액정 디스플레이 장치(100)는, 구동 회로(120) 중의 소스 전극 드라이버(121)의 전력 소모를 감소시킬 수 있다. 구동 회로(120)는 소스 전극 드라이버(121) 및 갯수가 서브 픽셀 유닛(1111)의 칼럼 수와 동일한 선택 회로(122)를 포함하고, 소스 전극 드라이버(121)의 각 하나의 캐시 데이터 출력단(1212)은 각각 선택 회로(122)의 입력단(1221)과 연결되며, 각 하나의 선택 회로(122)의 제1 출력단(1222)은 액정 패널(110)의 하나의 칼럼의 서브 픽셀 유닛(1111)에 연결되고, 각 하나의 선택 회로(122)의 제2 출력단(1223)은 제1 입력단과 연결되는 서브 픽셀 유닛(1111)이 동일한 픽셀 칼럼 조합(114)에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛(1111)에 연결된다.

Description

액정 패널의 구동 회로 및 액정 디스플레이 장치{DRIVE CIRCUIT OF LIQUID CRYSTAL PANEL AND LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 디스플레이 기술 분야에 관한 것으로서, 특히는 액정 패널의 구동 회로 및 액정 디스플레이 장치에 관한 것이다.
박막 트랜지스터(영문: Thin Film Transistor, 약칭: TFT) 액정 디스플레이에 있어서, 액정의 사용 수명을 연장하기 위해, 통상적으로 액정 패널은 극성 반전의 방식을 사용하여 구동하는 바, 여기서 사용되는 가장 보편적인 것은 도트 반전 및 픽셀을 단위로 하는 라인 반전이다. 도트 반전은 즉 서로 인접한 서브 픽셀 유닛의 극성이 상반되는 것이다. 픽셀은 유닛으로 하는 라인 반전은 즉 서로 인접한 픽셀 유닛의 극성이 상반되는 것이다.
그러나, 상기 극성 반전 방식을 사용할 경우, 액정 패널의 소스 전극 드라이버는 각 하나의 데이터 라인의 전기 레벨을 양극 극성과 음극 극성 사이에서 모두 빈번하게 변화시켜야 하는데, 이는 소스 전극 드라이버의 전력 소모가 비교적 큰 것을 초래하게 된다.
본 발명은 액정 패널의 구동 회로 및 액정 디스플레이 장치를 제공하고, 구동 회로 중의 소스 전극 드라이버의 전력 소모를 감소시킬 수 있다.
본 발명의 제1 양태에 따르면 액정 디스플레이 장치를 제공하는 바, 여기서, 액정 패널 및 상기 액정 패널을 구동하기 위한 구동 회로를 포함하고, 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며, 상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하고, 상기 구동 회로는 소스 전극 드라이버, 제어 회로 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하며, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일하며, 상기 선택 회로의 제어단이 상기 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고; 상기 선택 회로의 제어단이 상기 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력한다.
여기서, 상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용된다.
여기서, 상기 제1 스위치 소자는 NMOS 트랜지스터이고, 상기 제2 스위치 소자는 PMOS 트랜지스터이다.
여기서, 모든 상기 선택 회로의 제어단은 모두 상기 제어 회로의 동일한 출력단과 연결된다.
본 발명의 제2 양태에 따르면 액정 패널의 구동 회로를 제공하는 바, 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며, 상기 액정 패널이 도트 반전 구동을 사용할 경우, 상기 액정 패널의 각 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하고, 상기 액정 패널이 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 각 하나의 극성이 상반되는 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하며, 상기 구동 회로는 소스 전극 드라이버 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하고, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며, 상기 선택 회로의 제어단이 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고; 상기 선택 회로의 제어단이 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력한다.
여기서, 상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용된다.
여기서, 상기 제1 스위치 소자는 NMOS 트랜지스터이고, 상기 제2 스위치 소자는 PMOS 트랜지스터이다.
여기서, 상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성한다.
여기서, 제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일하다.
여기서, 모든 상기 선택 회로의 제어단은 모두 상기 제어 회로의 동일한 출력단과 연결된다.
본 발명의 제3 양태에 따르면 액정 디스플레이 장치를 제공하는 바, 액정 패널 및 상기 액정 패널을 구동하기 위한 구동 회로를 포함하고, 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며, 상기 액정 패널이 도트 반전 구동을 사용할 경우, 상기 액정 패널의 각 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하고, 상기 액정 패널이 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 각 하나의 극성이 상반되는 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하며, 상기 구동 회로는 소스 전극 드라이버 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하고, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며, 상기 선택 회로의 제어단이 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고; 상기 선택 회로의 제어단이 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력한다.
여기서, 상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용된다.
여기서, 상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성한다.
여기서, 상기 구동 회로는 제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일하다.
상기 해결수단에 있어서, 구동 회로의 캐시 데이터 출력단과 서브 픽셀 유닛 사이에 선택 회로를 설치하고, 상기 선택 회로의 제1, 제2 출력단은 각각 동일한 픽셀 칼럼 조합 중의 동일한 색상의 두 개 칼럼의 서브 픽셀 유닛에 연결되어, 캐시 데이터 출력단과 동일한 픽셀 칼럼 조합 중의 색상이 동일한 두 개 칼럼의 서브 픽셀 유닛의 선택적인 연결을 실현하였고, 여기서, 도트 반전 또는 픽셀을 유닛으로 하는 라인 반전의 동일한 픽셀 칼럼 조합 중 색상이 동일한 두 개 칼럼의 서브 픽셀 유닛의 극성은 상반되며, 선택 회로의 제어단에 대응되는 전기 레벨 신호를 입력하는 것을 통해, 캐시 데이터 출력단에 연결되는 서브 픽셀 유닛 칼럼의 극성이 불변하도록 하며, 즉 상기 캐시 데이터 출력단이 출력하는 데이터 신호의 극성은 동일하기에, 구동 회로 중의 그리드 드라이버의 압력 차이를 감소하였고, 그리드 구동 회로의 전력 소모를 감소하였다.
도 1은 본 발명의 액정 디스플레이 장치의 일 실시예의 구조도이다.
도 2는 본 발명의 액정 디스플레이 장치의 액정 패널이 도트 반전 구동인 일 실시예의 구조도이다.
도 3은 본 발명의 액정 디스플레이 장치의 액정 패널이 픽셀을 단위로 하는 라인 반전 구동인 다른 일 실시예의 구조도이다.
도 4는 도 1에 도시된 구동 회로의 제어 회로가 출력하는 제어 신호의 제1 모식도이다.
도 5는 도 1에 도시된 구동 회로의 제어 회로가 출력하는 제어 신호의 제2 모식도이다.
하기의 서술에 있어서, 한정하기 위한 것이 아님을 설명하기 위해, 예컨대 특정된 시스템 구조, 인터페이스, 기술과 같은 구체적인 절차를 제출하여, 본 발명을 철저하게 이해하는데 편의를 제공한다. 그러나, 본 기술분야의 통상의 기술자는, 이러한 구체적인 절차가 없는 기타 실시예에서 본 발명을 실현할 수 있다. 기타 상황에 있어서, 주지된 장치, 회로 및 방법에 대한 상세한 설명을 생략하여, 불필요한 절차가 본 발명의 서술에 방해되는 것을 방지한다.
도 1을 참조하면, 도 1은 본 발명의 액정 디스플레이 장치의 일 실시예의 구조도이다. 본 실시예에 있어서, 액정 디스플레이 장치(100)는 액정 패널(110) 및 액정 패널(110)을 구동하기 위한 구동 회로(120)를 포함한다.
구체적으로는, 액정 패널(110)은 다수의 픽셀 유닛(111), 데이터 라인(112) 및 스캐닝 라인(113)을 포함하고, 각 하나의 픽셀 유닛(111)은 3개의 서브 픽셀 유닛(1111)을 포함하며, 각각 적, 녹, 남 삼원색을 표시하고, 본 실시예에 있어서, 서브 픽셀 유닛은 TFT으로 구동된다. 각 하나의 데이터 라인(112)은 칼럼으로 설치되고, 각각 하나의 칼럼의 서브 픽셀 유닛(1111)과 연결되어, 구동 회로(120)가 제공하는 데이터 신호를 상기 칼럼의 서브 픽셀 유닛(1111)에 전송한다. 각 하나의 스캐닝 라인(113)은 행으로 설치되고, 각각 하나의 서브 픽셀 유닛(1111)과 연결되어, 구동 회로(120)가 제공하는 스캐닝 신호를 상기 행의 서브 픽셀 유닛(1111)에 전송한다.
본 실시예의 액정 패널은 도트 반전 또는 픽셀을 유닛으로 하는 라인 반전 방식을 사용하여 구동한다. 도 2에 도시된 바와 같이, 상기 도트 반전은 즉 액정 패널(110)의 서로 인접한 서브 픽셀 유닛(1111)의 극성이 모두 상이하다. 도 3에 도시된 바와 같이 상기 픽셀을 유닛으로 하는 라인 반전은 즉 액정 패널(110)의 서로 인접한 픽셀 유닛(111)의 극성이 모두 상이하다.
액정 패널(110)을 다수의 픽셀 칼럼 조합(114)으로 분할한다. 여기서,
상기 액정 패널(110)이 도트 반전 구동을 사용할 경우, 액정 패널(110)의 각 임의의 두 개 칼럼의 픽셀 유닛(111)(세 개 칼럼의 서브 픽셀 유닛(1111)을 포함함)은 하나의 픽셀 칼럼 조합(114)을 구성한다. 예를 들면, 액정 패널(110)은 서로 인접한 두 개 칼럼의 픽셀 유닛(111)이 하나의 픽셀 칼럼 조합(114)을 구성하거나(예컨대 제n 칼럼 픽셀 유닛과 제n+1 칼럼 픽셀 유닛이 픽셀 칼럼 조합을 구성함), 또는 각 서로 인접한 두 개의 홀수/짝수 칼럼의 픽셀 유닛(111)이 하나의 픽셀 칼럼 조합(114)(예컨대 제n 칼럼 픽셀 유닛과 제n+2 칼럼 픽셀 유닛이 픽셀 칼럼 조합을 구성함)을 구성하는 등이다.
상기 액정 패널이 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 액정 패널(110)의 각 하나의 극성이 상반되는 두 개 칼럼의 픽셀 유닛(111)은 하나의 픽셀 칼럼 조합(114)을 구성한다. 예를 들면, 액정 패널(110)은 서로 인접한 두 개 칼럼의 픽셀 유닛(111)이 하나의 픽셀 칼럼 조합(114)(예컨대 제n 칼럼 픽셀 유닛과 제n+1 칼럼 픽셀 유닛이 픽셀 칼럼 조합을 구성함)을 구성하거나, 또는 각 임의의 하나의 홀수 칼럼과 임의의 하나의 짝수 칼럼 픽셀 유닛(111)이 하나의 픽셀 칼럼 조합(114)을 구성하는 등이다.
구동 회로(120)는 소스 전극 드라이버(121), 제어 회로(123) 및 갯수가 서브 픽셀 유닛(1111)의 칼럼 수와 동일한 선택 회로(122)를 포함한다.
소스 전극 드라이버(121)는 액정 패널(110)의 서브 픽셀 유닛(111)에 데이터 신호를 제공하기 위한 것이다. 구체적으로는, 소스 전극 드라이버(121)는 다수의 레지스터(1211)를 포함하고, 각 하나의 레지스터(1211)는 서브 픽셀 유닛(1111)의 데이터 신호를 버퍼링하며, 캐시 데이터 출력단(1212)을 통해 선택 회로(122)의 입력단(1221)에 출력하기 위한 것이다.
제어 회로(123)는 제1 전기 레벨 또는 제2 전기 레벨을 출력하여, 선택 회로의 제1, 제2 출력단의 선택을 제어하기 위한 것이다. 구체적으로는, 제어 회로(123)의 출력단은 모든 선택 회로(122)의 제어단(1224)과 연결된다. 이해할 수 있는 것은, 제어 회로(123)는 하나의 출력단을 통해 모든 선택 회로(122)의 제어단(1224)과 연결될 수 있고, 도 1에 도시된 바와 같이, 또는 제어 회로(123)는 상이한 출력단을 통해 상이한 선택 회로의 제어단(1224)과 연결될 수 있기에, 제어 회로(123)와 선택 회로의 제어단(1224) 사이의 구체적인 연결은 더 한정하지 않는다.
선택 회로(122)의 제1, 제2 출력단은 두 개 칼럼의 서브 픽셀 유닛(1111)과 연결되고, 제어 회로(123)의 제어를 받기 위한 것이며, 소스 전극 드라이버(121)의 데이터 신호를 제1 또는 제2 출력단의 서브 픽셀 유닛(1111)에 출력하도록 선택한다. 구체적으로는, 각 하나의 선택 회로(122)의 제1 출력단(1222)은 액정 패널(110) 중의 데이터 라인(112)에 연결되어, 상기 데이터 라인(112)을 통해 하나의 칼럼의 서브 픽셀 유닛(1111)과 연결된다. 각 하나의 상기 선택 회로(122)의 제2 출력단(1223)은 액정 패널(110) 중의 다른 일 데이터 라인(112)에 연결되어, 상기 다른 일 데이터 라인(112)을 통해 제1 출력단(1222)과 연결되는 서브 픽셀 유닛(1111)이 동일한 픽셀 칼럼 조합(114)에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛(1111)에 연결된다. 즉 각 하나의 선택 회로(122)의 제1, 제2 출력 회로는 동일한 픽셀 칼럼 조합(114) 중 색상이 동일한 두 개 칼럼의 서브 픽셀 유닛(1111)을 연결하기 위한 것이다.
본 실시예에 있어서, 선택 회로(122)는 제1 스위치 소자(1225) 및 제2 스위치 소자(1226)를 포함하고, 제1 스위치 소자(1225)의 제어단과 제2 스위치 소자(1226)의 제어단은 연결되어 상기 선택 회로의 제어단(1224)으로 사용되며, 상기 제1 스위치 소자(1225)의 입력단과 제2 스위치 소자(1226)의 입력단은 연결되어 상기 선택 회로의 입력단(1221)으로 사용되고, 상기 제1 스위치 소자(1225)의 출력단은 상기 선택 회로의 제1 출력단(1222)이며, 상기 제2 스위치 소자(1226)의 출력단은 상기 선택 회로의 제2 출력단(1223)이다. 여기서, 제1, 제2 스위치 소자의 도통 조건은 상이한 바, 제1 스위치 소자(1225)가 도통될 경우, 제2 스위치 소자(1226)는 도통되지 않고, 제2 스위치 소자(1226)가 도통될 경우, 제1 스위치 소자(1225)는 도통되지 않으며, 구체적으로는, 제1 스위치 소자는 N타입 금속-산화물-반도체(영문: negative channel-metal-oxide-semiconductor, 약칭: NMOS ) 트랜지스터이고, 제2 스위치 소자는 P타입 금속-산화물-반도체(영문: positive channel metal oxide semiconductor, 약칭: PMOS ) 트랜지스터이다.
도 1에 도시된 바와 같이, 액정 패널(110)은 서로 인접한 두 개 칼럼의 픽셀 유닛(111)이 하나의 픽셀 칼럼 조합(114)을 구성한다. 도시된 제1 칼럼의 픽셀 유닛(111)과 제2 칼럼의 픽셀 유닛(111)이 구성하는 픽셀 칼럼 조합(114)을 예로 들면, 각 하나의 픽셀 칼럼 조합(114)에서 6개의 선택 회로(122)가 대응 연결되어 있고, 여기서, 각 하나의 선택 회로(122)는 캐시 데이터 출력단(1212)과 연결된다. 제1 칼럼의 픽셀 유닛(111)과 대응되는 3개의 선택 회로(122)의 제1 출력단은 각각 제1 칼럼의 픽셀 유닛에 대응되게 연결되는 적, 녹, 남 세 개의 서브 픽셀 유닛 칼럼의 데이터 라인(S1, S2, S3)과 연결되고, 제2 출력단은 각각 제2 칼럼의 픽셀 유닛에 대응되게 연결되는 적, 녹, 남 세 개의 서브 픽셀 유닛 칼럼의 데이터 라인(S4, S5, S6)과 연결된다. 제2 칼럼 픽셀 유닛(111)과 3개의 선택 회로(122)가 대응되는 제1 출력단은 각각 제2 칼럼 픽셀 유닛에 대응되게 연결되는 적, 녹, 남 세 개의 서브 픽셀 유닛 칼럼의 데이터 라인(S4, S5, S6)과 연결되고, 제2 출력단은 각각 제1 칼럼 픽셀 유닛에 대응되게 연결되는 적, 녹, 남 세 개의 서브 픽셀 유닛 칼럼의 데이터 라인(S1, S2, S3)과 연결된다.
본 실시예에 있어서, 제어 회로(123)는 제어 신호를 출력하고, 상기 제어 신호는 주기적으로 제1 전기 레벨(A) 및 제2 전기 레벨(B)로 구성되며, 도 4에 도시된 Select 신호이다. 여기서, 액정 패널(110)에 제공되는 스캐닝 클록 신호는 도 4에 도시된 Clock 신호이고, 제어 회로(123)가 한차례 제1 전기 레벨(A)을 출력하는 시간 t1과 한차례 제2 전기 레벨(B)을 출력하는 시간 t2는 모두 상기 스캐닝 클록 신호의 주기 T와 동일하여, 각 행의 서브 픽셀 유닛의 스캐닝 주파수와 선택 회로가 제1, 제2 출력단에 대해 연결한 두 개 칼럼의 서브 픽셀 유닛의 변환 주파수가 동일한 것을 보장한다.
제어 회로(123)가 선택 회로(122)의 제어단(1224)에 제1 전기 레벨을 출력할 경우, 선택 회로(122)의 입력단(1221)은 상기 제1 출력단(1222)과 도통하고, 상기 입력단(1221)은 상기 제2 출력단(1223)과 도통하지 않으며, 이때, 선택 회로(122)의 입력단(1221)과 연결되는 캐시 데이터 출력단은 상기 선택 회로의 제1 출력단과 연결되어, 버퍼링된 데이터 신호를 제1 출력단에 연결된 데이터 라인에 출력한다. 이때, 캐시 데이터 출력단(1212)이 선택 회로의 제1 출력단(1222)과 연결되기에, 캐시 데이터 출력단(1212)은 연결된 선택 회로(122)의 제1 출력단(1222)과 연결되는 상응한 서브 픽셀 유닛(1111)과 연결되는 데이터 신호를 출력하고, 연결된 선택 회로(122)의 제1 출력단(1222)에 연결된 제n 칼럼의 서브 픽셀 유닛은, 현재 스캐닝 신호가 제m 행 서브 픽셀 유닛을 열고, 상기 상응한 서브 픽셀 유닛의 데이터 신호는 즉 제n 칼럼 제m 행 서브 픽셀 유닛(1111)의 데이터 신호이다.
제어 회로(123)가 선택 회로(122)의 제어단(1224)에 제2 전기 레벨을 입력할 경우, 선택 회로(122)의 입력단(1221)은 상기 제2 출력단(1223)과 도통하고, 상기 입력단(1221)은 상기 제1 출력단(1222)과 도통하지 않으며, 이때, 선택 회로(122)의 입력단(1221)과 연결되는 캐시 데이터 출력단은 상기 선택 회로의 제2 출력단과 연결되어, 버퍼링된 데이터 신호를 제2 출력단에 연결된 데이터 라인에 출력한다. 이때, 캐시 데이터 출력단(1212)이 선택 회로의 제2 출력단(1223)과 연결되기에, 캐시 데이터 출력단(1212)은 연결된 선택 회로(122)의 제2 출력단(1223)과 연결되는 상응한 서브 픽셀 유닛(1111)의 데이터 신호를 출력하고, 연결된 선택 회로(122)의 제2 출력단(1223)이 연결된 제k 칼럼의 서브 픽셀 유닛은, 현재 스캐닝 신호가 제m 행 서브 픽셀 유닛을 열고, 상기 상응한 서브 픽셀 유닛의 데이터 신호는 즉 제k 칼럼 제m 행 서브 픽셀 유닛(1111)의 데이터 신호이다.
구체적으로는 도 1에 도시된 바와 같이, 제어 회로(123)가 제1 전기 레벨을 입력할 경우, 제1, 제2 칼럼 픽셀 칼럼 조합(114) 중의 캐시 데이터 출력단은 좌측으로부터 우측으로 순차적으로 데이터 라인(S1, S2, S3, S4, S5, S6)과 연결된다. 제어 회로(123)가 제2 전기 레벨을 입력할 경우, 제1, 제2 칼럼 픽셀 칼럼 조합(114) 중의 캐시 데이터 출력단은 좌측으로부터 우측으로 순차적으로 데이터 라인(S4, S5, S6, S1, S2, S3)과 연결된다. 소스 전극 드라이버(121)의 좌측으로부터 우측으로의 캐시 데이터 출력단(1212)이 출력하는 데이터 신호는 도 5에 도시된 바와 같고, 즉 제어 회로(123)가 제1 전기 레벨을 입력할 경우, 이때 스캐닝 회로는 제n 행의 서브 픽셀 유닛(1111)을 열고, 소스 전극 드라이버(121)의 좌측으로부터 우측으로의 캐시 데이터 출력단(1212)은 대응되게 Rn1, Gn1, Bn1, Rn2, Gn2, Bn2, Rn3, Gn3, Bn3, Rn4, Gn4, Bn4...의 데이터 신호를 출력하며, 제어 회로(123)가 제1 전기 레벨을 입력할 때, 이때 스캐닝 회로는 제k 행의 서브 픽셀 유닛(1111)을 열고, 소스 전극 드라이버(121)의 좌측으로부터 우측으로의 캐시 데이터 출력단(1212)은 대응되게 Rk2, Gk2, Bk2, Rk1, Gk1, Bk1, Rk4, Gk4, Bk4, Rk3, Gk3, Bk3...의 데이터 신호를 출력한다.
본 실시예는 액정 패널이 도트 반전 또는 픽셀을 유닛으로 하는 라인 반전을 사용하였기에, 동일한 픽셀 칼럼 조합 중의 두 개의 색상이 동일한 서브 픽셀 유닛의 극성은 반드시 상반되는 바, 즉 도 1에 도시된 픽셀 칼럼 조합에 있어서, R11은 양극 극성일 경우, R12는 음극 극성이고, R21은 음극 극성이며, R22는 양극 극성이고, R31이 양극 극성일 경우, R32는 음극 극성이고, 기타 서브 픽셀 유닛은 이로써 유추된다. 도 5에 도시된 바와 같이, 본 실시예의 구동 회로를 사용한 후, 제1 칼럼 픽셀 유닛과 연결되는 3개의 캐시 데이터 출력단이 시퀀스에 따라 출력한 데이터 신호는 R11G11B11, R22G22B22, R31G31B31, R42G42B42......이고, 상기 데이터 신호는 모두 동일한 극성이다. 제2 칼럼 픽셀 유닛과 연결되는 3개의 캐시 데이터 출력단이 시퀀스에 따라 출력한 데이터 신호는 R12G12B12, R21G21B21, R32G32B32, R41G41B41......이며, 상기 데이터 신호도 모두 동일한 극성이기에, 구동 회로의 각 하나의 캐시 데이터 출력단이 구동 과정에서 모두 동일한 극성(예컨대 양극 극성 또는 음극 극성)의 데이터 신호를 출력하므로, 소스 전극 드라이버의 압력 차이를 감소하였고, 나아가 소스 전극 드라이버의 전력 소모와 온도를 감소하였다.
본 발명은 액정 패널의 구동 회로를 더 제공하였고, 상기 구동 회로는 도 1과 상기 실시예에 도시된 구동 회로와 같다.
상기 해결수단에 있어서, 구동 회로의 캐시 데이터 출력단과 서브 픽셀 유닛 사이에 선택 회로를 설치하고, 상기 선택 회로의 제1, 제2 출력단은 각각 동일한 픽셀 칼럼 조합 중의 동일한 색상의 두 개 칼럼의 서브 픽셀 유닛에 연결되어, 캐시 데이터 출력단과 동일한 픽셀 칼럼 조합 중의 색상이 동일한 두 개 칼럼의 서브 픽셀 유닛의 선택적인 연결을 실현하였고, 여기서, 도트 반전 또는 픽셀을 유닛으로 하는 라인 반전의 동일한 픽셀 칼럼 조합 중 색상이 동일한 두 개 칼럼의 서브 픽셀 유닛의 극성은 상반되며, 선택 회로의 제어단에 대응되는 전기 레벨 신호를 입력하는 것을 통해, 캐시 데이터 출력단에 연결되는 서브 픽셀 유닛 칼럼의 극성이 불변하도록 하며, 즉 상기 캐시 데이터 출력단이 출력하는 데이터 신호의 극성은 동일하기에, 구동 회로 중의 그리드 드라이버의 압력 차이를 감소하였고, 그리드 구동 회로의 전력 소모를 감소하였으며, 아울러 그리드 구동 회로의 온도를 감소시켰다.
본 발명에서 제공하는 다수의 실시예에 있어서, 상기로부터 이해해야 하는 바, 게시된 시스템, 장치 및 방법은 기타 방식을 통해 실현될 수 있다. 예를 들면, 상기 서술된 장치 실시예는 단지 예시적인 것으로서, 예를 들면, 상기 모듈 또는 유닛의 분할은 단지 논리적인 기능의 분할이며, 실제 실현할 경우 이 외의 분할 방식이 존재할 수 있으며, 예를 들면 다수의 유닛 또는 부재는 다른 일 시스템에 결합 또는 집적될 수 있거나, 또는 일부 특징은 생략할 수 있거나, 또는 수행하지 않는다. 다른 한편으로는, 표시 또는 토론되는 상호 지간의 커플링 또는 직접적인 커플링 또는 통신 연결은 일부 인터페이스를 통할 수 있고, 장치 또는 유닛의 간접적인 커플링 또는 통신 연결은 전기적, 기계적 또는 기타의 형식일 수 있다.
분리 부재로서 설명되는 상기 유닛은 물리적으로 분리된 것일 수도 있고 아닐 수도 있으며, 유닛으로서 디스플레이되는 부재는 물리적인 유닛일 수도 있고 아닐 수도 있으며, 즉 한 곳에 위치할 수 있거나, 또는 다수의 네트워크 유닛에 분포될 수 있다. 실질적인 수요에 따라 그 중의 부분 또는 전부의 유닛을 선택하여 본 실시예 수단의 목적을 실현할 수 있다.
이밖에, 본 발명의 각각의 실시예 중의 각 기능 유닛은 하나의 처리 유닛에 집적될 수 있고, 각각 유닛이 단독적으로 물리적으로 존재할 수도 있으며, 두 개 또는 두 개 이상의 유닛이 하나의 유닛에 집적될 수 있다. 상기 집적된 유닛은 하드웨어의 형식으로 실현될 수 있고, 소프트웨어 기능 유닛의 형식으로 실현될 수도 있다.

Claims (20)

  1. 액정 패널 및 상기 액정 패널을 구동하기 위한 구동 회로를 포함하고, 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하고, 상기 구동 회로는 소스 전극 드라이버, 제어 회로 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하며, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일하며, 상기 선택 회로의 제어단이 상기 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고;
    상기 선택 회로의 제어단이 상기 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력하는 것을 특징으로 하는 액정 디스플레이 장치.
  2. 제 1항에 있어서,
    상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용되는 것을 특징으로 하는 액정 디스플레이 장치.
  3. 제 2항에 있어서,
    상기 제1 스위치 소자는 NMOS 트랜지스터이고, 상기 제2 스위치 소자는 PMOS 트랜지스터인 것을 특징으로 하는 액정 디스플레이 장치.
  4. 제 1항에 있어서,
    모든 상기 선택 회로의 제어단은 모두 상기 제어 회로의 동일한 출력단과 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  5. 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며,
    상기 액정 패널이 도트 반전 구동을 사용할 경우, 상기 액정 패널의 각 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하고, 상기 액정 패널이 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 각 하나의 극성이 상반되는 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하며,
    상기 구동 회로는 소스 전극 드라이버 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하고, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며,
    상기 선택 회로의 제어단이 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고;
    상기 선택 회로의 제어단이 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력하는 것을 특징으로 하는 액정 패널의 구동 회로.
  6. 제 5항에 있어서,
    상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용되는 것을 특징으로 하는 액정 패널의 구동 회로.
  7. 제 6항에 있어서,
    상기 제1 스위치 소자는 NMOS 트랜지스터이고, 상기 제2 스위치 소자는 PMOS 트랜지스터인 것을 특징으로 하는 액정 패널의 구동 회로.
  8. 제 5항에 있어서,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하는 것을 특징으로 하는 액정 패널의 구동 회로.
  9. 제 6항에 있어서,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하는 것을 특징으로 하는 액정 패널의 구동 회로.
  10. 제 7항에 있어서,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하는 것을 특징으로 하는 액정 패널의 구동 회로.
  11. 제 5항에 있어서,
    제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일한 것을 특징으로 하는 액정 패널의 구동 회로.
  12. 제 6항에 있어서,
    제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일한 것을 특징으로 하는 액정 패널의 구동 회로.
  13. 제 7항에 있어서,
    제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일한 것을 특징으로 하는 액정 패널의 구동 회로.
  14. 제 1항에 있어서,
    모든 상기 선택 회로의 제어단은 모두 상기 제어 회로의 동일한 출력단과 연결되는 것을 특징으로 하는 액정 패널의 구동 회로.
  15. 액정 패널 및 상기 액정 패널을 구동하기 위한 구동 회로를 포함하고, 상기 액정 패널은 도트 반전 또는 픽셀을 단위로 하는 라인 반전 구동을 사용하며, 상기 액정 패널은 다수의 픽셀 유닛을 포함하고, 각 하나의 상기 픽셀 유닛은 3개의 서브 픽셀 유닛을 포함하며,
    상기 액정 패널이 도트 반전 구동을 사용할 경우, 상기 액정 패널의 각 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하고, 상기 액정 패널이 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 각 하나의 극성이 상반되는 두 칼럼의 픽셀 유닛은 하나의 픽셀 칼럼 조합을 구성하며,
    상기 구동 회로는 소스 전극 드라이버 및 갯수가 서브 픽셀 유닛의 칼럼 수와 동일한 선택 회로를 포함하고, 상기 소스 전극 드라이버의 각 하나의 캐시 데이터 출력단은 각각 상기 선택 회로의 입력단과 연결되고, 각 하나의 상기 선택 회로의 제1 출력단은 하나의 칼럼의 서브 픽셀 유닛에 연결되며, 각 하나의 상기 선택 회로의 제2 출력단은 상기 제1 입력단과 연결되는 서브 픽셀 유닛이 동일한 픽셀 칼럼 조합에 위치하고 색상이 동일한 다른 한 칼럼의 서브 픽셀 유닛에 연결되며,
    상기 선택 회로의 제어단이 제1 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제1 출력단과 도통하고, 상기 입력단은 상기 제2 출력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제1 출력단과 연결되는 상응한 서브 픽셀 유닛의 데이터 신호를 출력하고;
    상기 선택 회로의 제어단이 제2 전기 레벨을 입력할 경우, 상기 선택 회로의 입력단은 상기 제2 출력단과 도통하고, 상기 입력단은 상기 제1 입력단과 도통하지 않으며, 상기 캐시 데이터 출력단은 연결된 선택 회로의 제2 출력단과 연결된 상응한 서브 픽셀 유닛의 데이터를 출력하는 것을 특징으로 하는 액정 디스플레이 장치.
  16. 제 15항에 있어서,
    상기 선택 회로는 제1 스위치 소자 및 제2 스위치 소자를 포함하고, 상기 제1 스위치 소자의 제어단과 제2 스위치 소자의 제어단은 연결되어 상기 선택 회로의 제어단으로 사용되며, 상기 제1 스위치 소자의 입력단과 제2 스위치 소자의 입력단은 연결되어 상기 선택 회로의 입력단으로 사용되고, 상기 제1 스위치 소자의 출력단은 상기 선택 회로의 제1 출력단으로 사용되며, 상기 제2 스위치 소자의 출력단은 상기 선택 회로의 제2 출력단으로 사용되는 것을 특징으로 하는 액정 디스플레이 장치.
  17. 제 15항에 있어서,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하는 것을 특징으로 하는 액정 디스플레이 장치.
  18. 제 16항에 있어서,
    상기 액정 패널이 도트 반전 구동 또는 픽셀을 단위로 하는 라인 반전 구동을 사용할 경우, 상기 액정 패널의 서로 인접한 두 칼럼의 픽셀 유닛은 하나의 상기 픽셀 칼럼 조합을 구성하는 것을 특징으로 하는 액정 디스플레이 장치.
  19. 제 15항에 있어서,
    상기 구동 회로는 제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일한 것을 특징으로 하는 액정 디스플레이 장치.
  20. 제 16항에 있어서,
    상기 구동 회로는 제어 회로를 더 포함하고, 상기 제어 회로는 모든 선택 회로의 제어단에 연결되어, 상기 선택 회로의 제어단에 상기 제1 전기 레벨 및 제2 전기 레벨을 주기적으로 입력하고, 여기서, 각 하나의 주기 중의 상기 제1 전기 레벨의 지속 시간 및 제2 전기 레벨의 지속 시간은 모두 상기 액정 패널에 제공되는 스캐닝 클록 신호의 주기와 동일한 것을 특징으로 하는 액정 디스플레이 장치.
KR1020177020164A 2014-12-24 2014-12-30 액정 패널의 구동 회로 및 액정 디스플레이 장치 KR102043532B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410818002.1 2014-12-24
CN201410818002.1A CN104505038B (zh) 2014-12-24 2014-12-24 一种液晶面板的驱动电路及液晶显示装置
PCT/CN2014/095568 WO2016101309A1 (zh) 2014-12-24 2014-12-30 液晶面板的驱动电路及液晶显示装置

Publications (2)

Publication Number Publication Date
KR20170098272A true KR20170098272A (ko) 2017-08-29
KR102043532B1 KR102043532B1 (ko) 2019-12-05

Family

ID=52946706

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177020164A KR102043532B1 (ko) 2014-12-24 2014-12-30 액정 패널의 구동 회로 및 액정 디스플레이 장치

Country Status (7)

Country Link
US (1) US9672776B2 (ko)
JP (1) JP6518769B2 (ko)
KR (1) KR102043532B1 (ko)
CN (1) CN104505038B (ko)
GB (1) GB2547576B (ko)
RU (1) RU2670027C1 (ko)
WO (1) WO2016101309A1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102350392B1 (ko) * 2015-04-30 2022-01-17 엘지디스플레이 주식회사 표시장치
CN105469765B (zh) * 2016-01-04 2018-03-30 武汉华星光电技术有限公司 多路复用型显示驱动电路
CN105957491A (zh) * 2016-07-14 2016-09-21 深圳市华星光电技术有限公司 I2c传输电路及显示装置
CN106128388B (zh) * 2016-08-29 2018-12-11 武汉华星光电技术有限公司 一种驱动电路及液晶显示面板
CN106940992A (zh) * 2017-04-28 2017-07-11 武汉华星光电技术有限公司 一种显示面板驱动电路及其驱动方法
JP2018189778A (ja) * 2017-05-01 2018-11-29 株式会社ジャパンディスプレイ 表示装置
CN107680535B (zh) 2017-09-29 2019-10-25 深圳市华星光电半导体显示技术有限公司 Amoled显示面板的扫描驱动系统
US10431174B2 (en) * 2017-11-30 2019-10-01 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving structure, display panel and display device
CN108154863B (zh) * 2018-02-28 2019-09-17 深圳市华星光电技术有限公司 像素驱动电路、像素驱动方法和液晶显示装置
US20190304383A1 (en) * 2018-04-02 2019-10-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Liquid crystal display
CN114519965A (zh) * 2020-11-20 2022-05-20 京东方科技集团股份有限公司 显示面板的驱动方法、显示面板及显示装置
WO2023183645A1 (en) * 2022-03-25 2023-09-28 Meta Platforms Technologies, Llc Grouped demultiplexing for foveated-resolution display
WO2023236012A1 (zh) * 2022-06-06 2023-12-14 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10197889A (ja) * 1996-12-28 1998-07-31 Lg Semicon Co Ltd 薄膜トランジスタ液晶表示装置と駆動方法及び駆動装置
KR19980072745A (ko) * 1997-03-07 1998-11-05 김광호 라인 반전(line inversion)구동이나 도트 반전(dot inversion)구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로
JP2006323341A (ja) * 2005-04-18 2006-11-30 Nec Electronics Corp 液晶表示装置及びその駆動回路

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6702407B2 (en) * 2000-01-31 2004-03-09 Semiconductor Energy Laboratory Co., Ltd. Color image display device, method of driving the same, and electronic equipment
JP2001255857A (ja) * 2000-03-09 2001-09-21 Texas Instr Japan Ltd 駆動回路
KR100367010B1 (ko) * 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP4472155B2 (ja) * 2000-10-31 2010-06-02 富士通マイクロエレクトロニクス株式会社 液晶表示装置用データドライバ
JP2005141169A (ja) * 2003-11-10 2005-06-02 Nec Yamagata Ltd 液晶表示装置及びその駆動方法
WO2005069064A1 (en) * 2004-01-19 2005-07-28 Sharp Kabushiki Kaisha Display apparatus and display element
GB0403308D0 (en) * 2004-02-14 2004-03-17 Koninkl Philips Electronics Nv Active matrix display devices
EP1964100B1 (en) * 2005-12-16 2011-04-20 Trident Microsystems (Far East) Ltd. Apparatus and method for color shift compensation in displays
JP2007310234A (ja) * 2006-05-19 2007-11-29 Nec Electronics Corp データ線駆動回路、表示装置、及びデータ線駆動方法
JP5391519B2 (ja) * 2007-02-06 2014-01-15 三菱電機株式会社 画像表示装置
JP2009192923A (ja) * 2008-02-15 2009-08-27 Nec Electronics Corp データ線駆動回路、表示装置及びデータ線駆動方法
JP2010226591A (ja) * 2009-03-25 2010-10-07 Renesas Electronics Corp 表示装置駆動回路
JP5459726B2 (ja) * 2009-06-17 2014-04-02 シャープ株式会社 表示駆動回路、表示パネル、表示装置
JP2011128477A (ja) * 2009-12-21 2011-06-30 Oki Semiconductor Co Ltd 液晶パネルのソースドライバ
TWI517119B (zh) * 2010-12-17 2016-01-11 友達光電股份有限公司 源極驅動電路、顯示器與其操作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10197889A (ja) * 1996-12-28 1998-07-31 Lg Semicon Co Ltd 薄膜トランジスタ液晶表示装置と駆動方法及び駆動装置
KR19980072745A (ko) * 1997-03-07 1998-11-05 김광호 라인 반전(line inversion)구동이나 도트 반전(dot inversion)구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로
JP2006323341A (ja) * 2005-04-18 2006-11-30 Nec Electronics Corp 液晶表示装置及びその駆動回路

Also Published As

Publication number Publication date
JP2018501516A (ja) 2018-01-18
GB201706900D0 (en) 2017-06-14
CN104505038A (zh) 2015-04-08
GB2547576B (en) 2021-08-18
RU2670027C1 (ru) 2018-10-17
WO2016101309A1 (zh) 2016-06-30
CN104505038B (zh) 2017-07-07
KR102043532B1 (ko) 2019-12-05
GB2547576A (en) 2017-08-23
US20160189640A1 (en) 2016-06-30
JP6518769B2 (ja) 2019-05-22
US9672776B2 (en) 2017-06-06

Similar Documents

Publication Publication Date Title
KR102043532B1 (ko) 액정 패널의 구동 회로 및 액정 디스플레이 장치
EP3288015B1 (en) Display panel, driving method and display device
US9721491B2 (en) Display and method of transmitting signals therein
US8427596B2 (en) TFT-LCD array substrate and driving method thereof
US10510315B2 (en) Display panel, driving method thereof and display device
US20150213772A1 (en) Display panel and driving method thereof
US10936130B1 (en) Touch display panel and display apparatus
CN107942556B (zh) 阵列基板、液晶显示面板及其驱动方法
US9847049B2 (en) Multipath selection circuit and display device
US20190012947A1 (en) Data line demultiplexer, display substrate, display panel and display device
US10971091B2 (en) Array substrate, display panel and driving method thereof, and display device
US10262607B2 (en) Driving circuits of liquid crystal panels and liquid crystal displays
CN105118470A (zh) 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板
CN111223463A (zh) 显示面板及其驱动方法和显示装置
CN107909973B (zh) 液晶显示装置
US8531377B2 (en) Liquid crystal display device having drive circuits with master/slave control
US9576515B2 (en) Bright dot detection method and display panel
CN114267293B (zh) 显示装置及其显示方法
CN103021366B (zh) 液晶显示面板的极性反转驱动方法、装置及液晶显示器
US8743103B2 (en) Source driver utilizing multiplexing device and switching device
KR20170046789A (ko) 화소 및 디스플레이 장치
CN111223464A (zh) 显示面板及其驱动方法和显示装置
US8594270B2 (en) Display panel drive device
US10607558B2 (en) Gate driving circuit
CN116665616A (zh) 显示驱动电路和显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant