KR19980072745A - 라인 반전(line inversion)구동이나 도트 반전(dot inversion)구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로 - Google Patents

라인 반전(line inversion)구동이나 도트 반전(dot inversion)구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로 Download PDF

Info

Publication number
KR19980072745A
KR19980072745A KR1019970007695A KR19970007695A KR19980072745A KR 19980072745 A KR19980072745 A KR 19980072745A KR 1019970007695 A KR1019970007695 A KR 1019970007695A KR 19970007695 A KR19970007695 A KR 19970007695A KR 19980072745 A KR19980072745 A KR 19980072745A
Authority
KR
South Korea
Prior art keywords
circuit
liquid crystal
output
inversion
voltage
Prior art date
Application number
KR1019970007695A
Other languages
English (en)
Other versions
KR100212289B1 (ko
Inventor
차기석
오정민
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019970007695A priority Critical patent/KR100212289B1/ko
Publication of KR19980072745A publication Critical patent/KR19980072745A/ko
Application granted granted Critical
Publication of KR100212289B1 publication Critical patent/KR100212289B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

이 발명은 박막 트랜지스터 액정 표시 장치(TFT LCD)의 데이터 구동 회로에 관한 것으로서, 종래의 싱글 뱅크(single bank) 도트 반전(dot inversion) 구동 회로에 반전 선택 회로를 포함시켜 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동을 선택할 수 있는 구동 회로의 구성에 관한 것이다.
또한 상기의 구동 회로를 듀얼 뱅크(dual bank)용 액정 표시 장치에 적용하는 경우에, 반전 선택 신호를 라인 반전으로 선택하고 상측 구동 회로와 하측 구동 회로의 출력 전압의 극성을 반대로 하여 패널(panel)에 인가함으로써 도트 반전 구동의 듀얼 뱅크용 액정 표시 장치를 실현할 수 있다.
상기한 구동 회로는 다수의 구동 방식을 적용할 수 있으므로 사용 범위가 확대되고, 개개의 구동 회로를 별도로 개발하는 것에 비하여 비용 절감의 효과가 있다.

Description

라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동 중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로
이 발명은 박막 트랜지스터 액정 표시 장치(TFT LCD)의 구동 회로에 관한 것으로서, 특히 데이터 구동 출력단 구성에 관한 것이다.
액정 표시 장치의 데이터 구동 방식은 화소 전압의 대향 전극 전압에 대한 상대적인 극성 변화에 따라 프레임 반전(frame rate inversion), 수평 라인 반전(line rate inversion), 도트 반전 등으로 구분할 수 있는데, 잔상이나 플리커(flicker) 현상을 억제하기 쉬운 도트 반전 구동 방식이 주로 적용되고 있다. 또한 데이터 구동 회로의 배치 방법은 대부분의 구동 회로를 패널의 상하에 배치하여 신호선의 상측과 하측에서 서로 교차되게 구성하는 듀얼 뱅크 방식과 구동 회로를 패널의 한 쪽에만 부착하여 구동하는 싱글 뱅크 방식으로 구분한다. 듀얼 뱅크 구동 방식은 신호의 동작 주파수를 낮추어 전자파 간섭(EMI) 및 잡음(noise)에 강한 장점이 있으며 싱글 뱅크 방식은 동작 주파수가 높아지는 단점은 있으나 구동 회로가 차지하는 면적을 줄임으로서 소형화가 용이한 장점이 있다.
도 1은 종래의 5 볼트(volt) 수평 라인 반전 구동 회로를 도시하고 있다. 디지털 화상 신호는 쉬프트 클럭(shift clock)(도시하지 않음)에 동기 하여 쉬프트 레지스터(shift register)(11)로 입력된 후, 고전압 구동을 위해 레벨 쉬프터(level shifter)(12)로 출력된다. 아날로그(analog) 전압(V(+), V(-))은 버스 라인(bus line)(L1, L2)을 통하여 인가된다. 아날로그 전압 선택 신호(VSL)는 인버터(inverter)(G1)와 버퍼(G2)의 출력 레벨에 따라 스위치(switch) S1과 S2를 온(on) 또는 오프(off)시킴으로써, 아날로그 전압 V(+) 또는 V(-) 중에 하나가 선택되어 변환 스위치단(13)으로 인가된다. 변환 스위치단(13)에서는 레벨 쉬프터(12)에서 출력된 디지털 화상 신호를 해당하는 아날로그 전압으로 변환하여 출력한다. 상기의 선택된 아날로그 전압은 출력 회로(14)에서 출력 제어 신호(OE)에 의해 제어되면서 각각의 출력 전압(O1, O2,O2... On)으로 변환되어 패널을 구동한다. 출력 제어 신호(OE)는 라인 L3을 통해 인가된다.
여기서, 아날로그 전압(V(+), V(-))은 수평 동기 신호에 의해 한 게이트 라인(gate line) 주기로 극성이 반전하여 버스 라인(L1, L2)에 인가된다. 따라서 이웃하는 게이트 라인에 해당하는 화소 인가 전압의 극성은 서로 다르게 인가된다. 또한 액정의 특성 악화를 없애기 위하여 매 프레임마다 대향 전극의 전압에 대하여 화소 전압의 극성을 바꾸어서 인가한다.
이 방식을 적용하여 구동하는 싱글 뱅크용 액정 패널의 구성이 도2에 도시되었다. 수직 라인은 데이터 라인(I1, I2, ... In)이고 수평 라인은 게이트 라인(J1, J2... Jn)이며, 상기 각 데이터 라인(I1, I2, ... In)과 게이트 라인(J1, J2... Jn)이 교차하는 영역에 형성되는 각 화소는 TFT, 액정 커패시터(liquid crystal capacitor)로 된 화소전극(Clc) 및 유지 커패시터(storage capacitor)(Cst)로 이루어진다. 도시한 바와 같이 화소 전극(Clc)은 수평 라인 주기로 극성이 반전된 전압에 의해 구동된다. 이러한 구동 방법은 패널의 대형화시 저항 및 용량의 증가에 기인하여 신호의 왜곡이 증가하며 이로 인하여 화질이 저하되는 문제를 가진다.
도 3에 종래의 싱글 뱅크 도트 반전 방식의 구동 회로가 도시되어 있는데, 도 1과 동일한 내용의 구성 요소는 동일한 기호로 표시되었으며 그 기능도 같다. 도3에서 도시한 바와 같이, 아날로그 전압 선택 신호(VSL)가 인버터(G1)와 버퍼(G2)의 입력으로 인가되고, 그 출력 레벨에 따라 버스 라인(L1, L2)에 연결된 다수의 아날로그 스위치(31)들은 온 또는 오프되어 버스 라인(L1, L2)을 통해 입력되는 아날로그 전압(V(+), V(-))을 선택한다. 인버터(G1)와 버퍼(G2)의 출력 레벨은 항상 서로 반대가 되어 버스 라인(L1, L2)에 연결된 다수의 아날로그 스위치들(31)에 인가된다. 따라서 레벨 쉬프터에서 출력된 디지털 화상 신호(P1, P2... Pn)는 홀수 열과 짝수 열이 서로 반대의 극성을 갖는 아날로그 전압으로 변환되어 출력된다.
이 방식을 적용하여 구동되는 싱글 뱅크용 액정 패널의 구성이 도 4에 도시되었는데 도 2와 동일한 내용의 구성 요소는 동일한 기호로 표시되어 있다. 도 4에 도시한 바와 같이, 전압의 극성이 하나의 화소 주기로 반전되어 모자이크 모양으로 서로 극성이 다르게 구동된다.
액정 표시 소자의 고해상도, 대면적화가 점차적으로 요구되어 싱글 뱅크 도트 반전 구동방식은 구동주파수가 높아짐에 따라 전자파 간섭 또는 잡음의 문제가 발생하여 적용이 곤란하게 되었다. 이를 해결하기 위하여 듀얼 뱅크 도트 반전 구동 방식을 적용하여 구동 주파수를 저감할 수 있는데, 종래의 기술은 이러한 구동 방식만을 위한 전용 구동 회로를 요구하기 때문에 개발 및 제조 비용이 추가되고 범용성이 없다.
다른 방법으로 기존의 싱글 뱅크 도트 반전용 구동 회로를 듀얼 뱅크용 액정 패널에 적용할 수 있는데 이의 구성은 도 5에 도시되었고, 도 2와 동일한 구성 요소는 동일한 기호로 표시되었다. 도 5에 도시한 바와 같이, 화소 인가 전압이 수직 라인을 따라 2 라인씩 같은 극성을 갖게 된다. 이때 데이터 라인(I1, I2, I3, ...)과 화소 전극(Clc) 사이의 기생 용량(Co)에 의하여 화소 전압은 왜곡되는데, 인접한 수직 라인의 극성이 같은 부분의 기생 용량(Co)과 극성을 다른 부분의 기생 용량(Co)의 크기가 서로 다르기 때문에 이 용량에 기인한 화소 전압의 왜곡량도 달라지게 된다. 따라서 액정 화면의 수직 라인을 따라 휘도가 불균일한 현상이 발생한다.
이 발명은 상기한 기술적 배경 하에 도출된 것으로서, 라인 반전이나 도트 반전 구동 중 하나의 선택이 가능하고, 싱글 뱅크 또는 듀얼 뱅크용 액정 패널 모두에 도트 반전 방식의 적용이 가능한 구동 회로를 설계함으로써 개발 및 제조 비용의 부담을 줄이고 구동 회로의 적용 범위를 확대하는데 있다.
도 1은 종래의 5 볼트(volt) 라인 반전용 구동 회로의 출력단 구성도이고,
도 2는 도 1의 구동 방식이 적용된 싱글 뱅크(single bank)용 액정 패널(panel)의 구성도이고,
도 3은 종래의 싱글 뱅크 도트 반전 구동 회로의 구성도이고,
도 4는 도 3의 구동 방식을 적용한 싱글 뱅크용 액정 패널의 구성도이고,
도 5는 종래의 싱글 뱅크 도트 반전 구동 회로를 적용한 듀얼 뱅크(dual bank)용 액정 패널의 구성도이고,
도 6은 본 발명에 따른 라인 반전이나 도트 반전 중 하나의 선택이 가능한 데이터 구동 회로의 구성도이고,
도 7은 도 6의 구동회로에 의한 듀얼 뱅크 도트 반전용 액정 패널의 구성도이다.
상기의 목적을 달성하기 위한 수단으로서 본 발명에 따른 액정 표시 장치용 데이터 구동 회로는, 쉬프트 클럭에 동기 하여 디지털 화상 신호를 저장하여 출력시키는 쉬프트 레지스터 회로, 상기 쉬프트 레지스터에서 출력된 디지털 화상 신호를 고전압으로 구동하기 위하여 전압 레벨을 변환시키는 레벨 쉬프터 회로, 액정 패널의 구동 방식을 도트 반전이나 라인 반전 중에서 하나를 선택할 수 있는 반전 선택 회로, 상기의 반전 선택 회로의 출력에 의해 온 또는 오프되는 다수의 아날로그 스위치, 외부의 아날로그 전압을 입력하기 위해 상기한 다수의 아날로그 스위치와 연결된 2 개의 버스 라인, 상기한 아날로그 스위치들에 의해 선택된 버스 라인을 통해 입력되는 전압을 레벨 쉬프터에서 출력된 디지털 화상 신호에 해당하는 값으로 변환하는 다수의 변환 스위치 및 상기의 변환 스위치들에 의해 선택된 전압을 전류 증폭하여 실제 패널로 출력시키는 출력 회로를 포함한다.
상기의 액정 표시 장치용 데이터 구동 회로는 종래의 싱글 뱅크 도트 반전 구동 회로에 반전 선택 회로를 추가하여 도트 반전 뿐 만 아니라 라인 반전 구동도 가능하도록 한다. 또한 상기 반전 선택 회로의 반전 선택 신호를 라인 반전으로 입력하고, 상측 구동 회로의 출력 전압 극성과 하측 구동 회로의 출력 전압 극성을 다르게 하여 화소에 전압을 인가함으로써 듀얼 뱅크 액정 패널을 도트 반전으로 구동할 수 있다. 이와 같이 낮은 구동 주파수를 갖는 듀얼 뱅크 도트 반전 구동 회로가 실현됨으로서 고해상도 대화면의 액정 표시 소자에 적용될 수 있다.
상기의 구성에 의한 이 발명을 용이하게 실시할 수 있는 바람직한 실시예를 첨부한 도면을 참조로 설명하면 다음과 같다.
먼저, 첨부된 도 6과 아래의 표1을 참조하여 이 발명의 실시예를 설명한다.
도 6은 본 발명에 따른 라인 반전이나 도트 반전 중 하나의 선택이 가능한 액정 패널의 구동 회로의 구성을 도시하였는데 도1과 동일한 내용의 구성 요소는 동일한 기호로 표시하였으며 그 기능도 같다. 표1은 반전 선택 신호(ISL)와 아날로그 전압 선택 신호(VSL)에 따른 출력전압(O1, O2... On)의 극성을 나타내었다.
도 6에 도시한 바와 같이, 본 발명에 따른 구동 회로는 반전 선택 신호(ISL)와 아날로그 전압 선택 신호(VSL)를 입력으로 하고, 인버터(G1)와 버퍼(G2) 그리고 배타적 논리합(exclusive OR) 게이트(G3)로 구성되는 반전 선택 회로(61)를 포함함으로써 도트 반전이나 라인 반전 중에서 하나의 방식을 선택할 수 있는 구동 회로이다.
먼저 도트 반전 구동 전압의 인가의 경우에는 반전 선택신호(ISL)를 로우 레벨(low level)로 준다. 아날로그 전압 선택신호(VSL)는 인버터(G1)에 의해 레벨이 바뀌어 배타적 논리합 게이트(G3)로 입력되고, 그 출력(OUT1)은 인버터(G1)의 출력 레벨과 동일한 레벨로 출력된다. 따라서 출력 OUT1과 출력 OUT2의 레벨은 서로 반대가 되어 버스 라인(L1, L2)에 연결된 다수의 아날로그 스위치(31)를 선택적으로 동작시킨다. 이에 따라 레벨 쉬프터(12)로부터 출력된 화상 신호(P1, P2... Pn)는 홀수 열과 짝수 열이 서로 반대의 극성을 갖는 아날로그 전압으로 변환된다. 이렇게 변환된 화상 신호는 출력 제어 신호(OE)에 의하여 액정 패널에 인가되어 도4와 같이 전압의 극성이 하나의 화소 주기로 반전되는 도트 반전 방식의 구동이 실현된다.
라인 반전 구동의 경우에는 반전 선택 신호(ISL)를 하이 레벨(high level)로 준다. 아날로그 전압 선택 신호(VSL)는 인버터(G1)에 의해 레벨이 바뀌어 배타적 논리합 게이트(G3)로 입력되고 그 출력(OUT1)은 인버터(G1)의 출력 레벨과 반대되는 레벨로 출력된다. 따라서 출력 OUT1과 출력 OUT2의 레벨은 서로 동일한 레벨을 갖게 되고 버스 라인(L1, L2)에 연결된 다수의 아날로그 스위치(31)를 선택적으로 동작시킨다. 이에 따라 레벨 쉬프터(12)로부터 출력된 화상 신호(P1, P2... Pn)는 홀수 열과 짝수 열이 서로 같은 극성을 갖는 아날로그 전압으로 변환된다.
이렇게 변환된 화상 신호는 출력제어 신호(OE)에 의하여 액정 패널에 인가되어 도3과 같이 전압의 극성이 수평 라인 주기로 반전되는 라인 반전 방식의 구동이 실현된다.
도 6의 출력 전압 극성 제어 신호 및 출력 전압 극성
반전선택입력(ISL) 아날로그전압 선택신호(VSL) 출력전압극성
짝수라인(O2, O4,O6... On) 홀수라인(O1, O3,O5... On-1)
H H V(+) V(-)
L V(-) V(+)
L H V(+) V(+)
L V(-) V(-)
상기한 구동 회로를 듀얼 뱅크용 액정 패널에서도 도트 반전으로 구동 할 수 있다. 도 7은 도 6에서 라인 반전 구동 방식을 택하고 상측 데이터 구동 회로와 하측 데이터 구동 회로의 출력 전압 극성을 반대로 하여 인가한 때의 듀얼 뱅크용 액정 패널의 구성도이며, 도2와 동일한 구성 요소는 동일한 기호로 표시되었다.
상기한 구동 회로로 듀얼 뱅크 도트 반전 구동을 하기 위하여 반전 선택 신호(ISL)를 하이 레벨로 인가하여 라인 반전이 선택되고, 이에 따라 레벨 쉬프터(12)로부터 출력된 화상 신호(P1, P2... Pn)는 홀수 열과 짝수 열이 서로 같은 극성을 갖는 아날로그 전압으로 변환되어 출력된다. 도 7에서 첫 번째의 게이트 라인(J1)이 선택되면 상측의 데이터 라인(I1, I3...)의 인가 전압은 정극성으로 화소에 인가하고 하측 데이터 라인(I2, I4...)의 인가 전압은 부극성으로 화소에 인가한다. 다음의 게이트 라인(J2)이 선택되면 출력 전압(O1, O2... On)의 극성을 반대로 변화시켜 인가함으로써 도7에서 나타내는 바와 같이 인접하는 화소별로 각각 극성이 다른 전압이 인가된다. 화소 전압의 극성은 매 프레임마다 반전하여 인가된다. 따라서 상기의 구동 회로로 듀얼 뱅크 도트 반전 구동을 실현할 수 있다.
상기와 같이 구성된 데이터 구동 회로는 싱글 뱅크와 듀얼 뱅크 구동 방식 모두에 대하여 라인 반전 방식 및 도트 반전 방식을 모두 적용할 수 있으므로 적용상의 범위가 확대되며, 개개의 구동 회로를 별도로 개발하는 것에 비하여 비용 절감의 효과가 있다.

Claims (4)

  1. 쉬프트 클럭에 동기 하여 디지털 화상 신호를 저장하여 출력시키는 쉬프트 레지스터 회로, 상기 쉬프트 레지스터에서 출력된 디지털 화상 신호를 고전압으로 구동하기 위하여 전압 레벨을 변환시키는 레벨 쉬프터 회로, 액정 패널의 구동 방식을 도트 반전이나 라인 반전 중에서 하나를 선택할 수 있는 반전 선택 회로, 상기의 반전 선택 회로의 출력에 의해 온 또는 오프되는 다수의 아날로그 스위치, 외부의 아날로그 전압을 입력하기 위해 상기한 다수의 아날로그 스위치와 연결된 버스 라인, 상기한 다수의 아날로그 스위치들에 의해 선택된 버스 라인을 통해 입력된 전압을 레벨 쉬프터에서 출력된 디지털 화상 신호에 해당하는 값으로 변환하는 다수의 변환 스위치 및 상기한 다수의 변환 스위치들에 의해 선택된 전압을 전류 증폭하여 실제 패널로 출력시키는 출력 회로를 포함하는, 액정 표시 장치용 구동 회로.
  2. 제 1항에 있어서, 상기 반전 선택 회로는 아날로그 전압 선택 신호의 레벨을 변환시켜는 인버터, 반전 선택 신호와 상기 인버터의 출력 신호를 입력으로 하여 배타적 논리합 연산을 수행하고 그 출력을 상기한 다수의 아날로그 스위치에 인가하는 배타적 논리합 게이트 및 아날로그 전압 선택 신호의 레벨을 변환 없이 상기한 다수의 아날로그 스위치에 인가하는 버퍼로 구성되는, 액정 표시 장치용 구동 회로.
  3. 쉬프트 클럭에 동기 하여 디지털 화상 신호를 저장하여 출력시키는 쉬프트 레지스터 회로, 상기 쉬프트 레지스터에서 출력된 디지털 화상 신호를 고전압으로 구동하기 위하여 전압 레벨을 변환시키는 레벨 쉬프터 회로, 액정 패널의 구동 방식을 도트 반전이나 라인 반전 중에서 하나를 선택할 수 있는 반전 선택 회로, 상기의 반전 선택 회로의 출력에 의해 온 또는 오프되는 다수의 아날로그 스위치, 외부의 아날로그 전압을 입력하기 위해 상기한 다수의 아날로그 스위치와 연결된 버스 라인, 상기한 다수의 아날로그 스위치들에 의해 선택된 버스 라인을 통해 입력된 전압을 레벨 쉬프터에서 출력된 디지털 화상 신호에 해당하는 값으로 변환하는 다수의 변환 스위치, 상기한 다수의 변환 스위치들에 의해 선택된 전압을 전류 증폭하여 실제 패널로 출력시키는 출력 회로를 포함하는 다수의 데이터 구동 회로 및 듀얼 뱅크용 액정 패널로 구성되며, 상기 다수의 데이터 구동 회로는 상기 액정 패널의 상측과 하측에 배치되고, 상기 상측 구동 회로와 하측 구동 회로의 출력 전압의 극성이 반대로 화소에 인가되는, 도트 반전 구동 방식의 액정 표시 장치.
  4. 제 3항에 있어서, 상기한 반전 선택 회로에 입력되는 반전 선택 신호가 라인 구동으로 선택되는, 듀얼 뱅크 도트 반전 구동 방식의 액정 표시 장치.
KR1019970007695A 1997-03-07 1997-03-07 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로 KR100212289B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970007695A KR100212289B1 (ko) 1997-03-07 1997-03-07 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970007695A KR100212289B1 (ko) 1997-03-07 1997-03-07 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로

Publications (2)

Publication Number Publication Date
KR19980072745A true KR19980072745A (ko) 1998-11-05
KR100212289B1 KR100212289B1 (ko) 1999-08-02

Family

ID=19499071

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970007695A KR100212289B1 (ko) 1997-03-07 1997-03-07 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로

Country Status (1)

Country Link
KR (1) KR100212289B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100457605B1 (ko) * 2000-10-17 2004-11-17 세이코 엡슨 가부시키가이샤 전기 광학 패널, 그 구동 방법 및 전자기기
KR100548840B1 (ko) * 2001-04-26 2006-02-02 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
KR20170098272A (ko) * 2014-12-24 2017-08-29 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 패널의 구동 회로 및 액정 디스플레이 장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8164562B2 (en) 2006-10-24 2012-04-24 Samsung Electronics Co., Ltd. Display device and driving method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100457605B1 (ko) * 2000-10-17 2004-11-17 세이코 엡슨 가부시키가이샤 전기 광학 패널, 그 구동 방법 및 전자기기
US6853361B2 (en) 2000-10-17 2005-02-08 Seiko Epson Corporation Electrooptical panel, method for driving the same, and electronic equipment
KR100548840B1 (ko) * 2001-04-26 2006-02-02 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
KR20170098272A (ko) * 2014-12-24 2017-08-29 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 패널의 구동 회로 및 액정 디스플레이 장치

Also Published As

Publication number Publication date
KR100212289B1 (ko) 1999-08-02

Similar Documents

Publication Publication Date Title
JP3668394B2 (ja) 液晶表示装置およびその駆動方法
KR100510500B1 (ko) 박막 트랜지스터-액정표시장치 구동용 소오스 드라이버집적회로 및 출력 증폭기의 오프셋 제거 방법
US8405597B2 (en) Liquid crystal display panel and display apparatus having the same
JP5373587B2 (ja) 液晶表示装置とその駆動方法
US6069605A (en) Liquid crystal driving device, liquid crystal display device, analog buffer, and liquid crystal driving method
KR100536871B1 (ko) 표시 구동 장치 및 그것을 이용한 표시 장치
KR100339799B1 (ko) 평면 표시 장치의 구동 방법
KR0161918B1 (ko) 액정표시장치의 데이타 드라이버
US20020084970A1 (en) Liquid crystal display device, driving circuit, driving method, and electronic apparatus
KR20030063206A (ko) 표시 구동 장치 및 그것을 이용한 표시 장치
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
JP2005266738A (ja) ソースドライバーおよび液晶表示装置
JP2007281661A (ja) 増幅器及びこれを用いた駆動回路
JP5446205B2 (ja) 電気光学装置および駆動回路
JP4902185B2 (ja) 表示装置
KR20010026326A (ko) 인버젼 방식의 액정패널 구동방법 및 장치
KR100317823B1 (ko) 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법
KR100212289B1 (ko) 라인 반전(line inversion) 구동이나 도트 반전(dot inversion) 구동중 하나를 선택할 수 있는 액정 표시 장치 및 구동 회로
JP2001305511A (ja) 液晶表示装置及び携帯電話機
KR20050035385A (ko) 표시장치 및 이의 구동방법
JP3385910B2 (ja) アクティブマトリクス液晶表示装置
KR100257067B1 (ko) 액정표시장치의데이터구동회로
JP2001027887A (ja) 平面表示装置の駆動方法
JPH06250606A (ja) Tft型液晶表示装置
JP2011232697A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee