RU2011150903A - Сдвиговый регистр и дисплейное устройство - Google Patents

Сдвиговый регистр и дисплейное устройство Download PDF

Info

Publication number
RU2011150903A
RU2011150903A RU2011150903/08A RU2011150903A RU2011150903A RU 2011150903 A RU2011150903 A RU 2011150903A RU 2011150903/08 A RU2011150903/08 A RU 2011150903/08A RU 2011150903 A RU2011150903 A RU 2011150903A RU 2011150903 A RU2011150903 A RU 2011150903A
Authority
RU
Russia
Prior art keywords
terminal
output
switching element
discharge
indicated
Prior art date
Application number
RU2011150903/08A
Other languages
English (en)
Other versions
RU2493621C2 (ru
Inventor
Масаси ЁНЭМАРУ
Масахико НАКАМИДЗО
Original Assignee
Шарп Кабушики Каиша
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шарп Кабушики Каиша filed Critical Шарп Кабушики Каиша
Publication of RU2011150903A publication Critical patent/RU2011150903A/ru
Application granted granted Critical
Publication of RU2493621C2 publication Critical patent/RU2493621C2/ru

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal (AREA)

Abstract

1. Сдвиговый регистр, содержащий:одну или более схем каскадного соединения, в каждой из которых разряды соединены друг с другом каскадом с обеспечением возможности передачи импульса сдвига,причем по меньшей мере одна из указанных одной или более схем каскадного соединения содержит в числе своих разрядов группу последовательных разрядов, акаждый разряд группы последовательных разрядов содержит:первый выходной транзистор, имеющий сток, к которому обеспечена возможность приложения первого постоянного напряжения, и исток, выполняющий функцию первого выходного вывода, являющегося выходным выводом указанного каждого разряда;второй выходной транзистор, имеющий (i) сток, на который обеспечена возможность подачи первого тактового сигнала, соответствующего указанному каждому разряду и имеющего период активного тактового импульса, не перекрывающийся с периодом импульса сдвига указанного каждого разряда, и (ii) исток, выполняющий функцию второго выходного вывода, являющегося выходным выводом указанного каждого разряда и отличного от первого выходного вывода;первый конденсатор, один вывод которого подключен к затвору первого выходного транзистора и затвору второго выходного транзистора; второй конденсатор, один вывод которого подключен к указанному одному выводу первого конденсатора, а второй вывод которого подключен ко второму выходному выводу;входной вентиль, на который обеспечена возможность подачи импульса сдвига указанного каждого разряда и через который обеспечена возможность приложения электрического потенциала к указанному одному выводу первого конденсатора во время прохождения импульса сдвиг

Claims (11)

1. Сдвиговый регистр, содержащий:
одну или более схем каскадного соединения, в каждой из которых разряды соединены друг с другом каскадом с обеспечением возможности передачи импульса сдвига,
причем по меньшей мере одна из указанных одной или более схем каскадного соединения содержит в числе своих разрядов группу последовательных разрядов, а
каждый разряд группы последовательных разрядов содержит:
первый выходной транзистор, имеющий сток, к которому обеспечена возможность приложения первого постоянного напряжения, и исток, выполняющий функцию первого выходного вывода, являющегося выходным выводом указанного каждого разряда;
второй выходной транзистор, имеющий (i) сток, на который обеспечена возможность подачи первого тактового сигнала, соответствующего указанному каждому разряду и имеющего период активного тактового импульса, не перекрывающийся с периодом импульса сдвига указанного каждого разряда, и (ii) исток, выполняющий функцию второго выходного вывода, являющегося выходным выводом указанного каждого разряда и отличного от первого выходного вывода;
первый конденсатор, один вывод которого подключен к затвору первого выходного транзистора и затвору второго выходного транзистора; второй конденсатор, один вывод которого подключен к указанному одному выводу первого конденсатора, а второй вывод которого подключен ко второму выходному выводу;
входной вентиль, на который обеспечена возможность подачи импульса сдвига указанного каждого разряда и через который обеспечена возможность приложения электрического потенциала к указанному одному выводу первого конденсатора во время прохождения импульса сдвига указанного каждого разряда;
первый переключающий элемент, содержащий один вывод, который подключен к указанному другому выводу первого конденсатора, другой вывод, на который обеспечена возможность приложения первого постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи первого тактового сигнала;
второй переключающий элемент, содержащий один вывод, который подключен к указанному другому выводу первого конденсатора, другой вывод, к которому обеспечена возможность приложения второго постоянного напряжения, меньшего, чем указанное первое постоянное напряжение, и вывод управления проводимостью и/или запиранием, на который обеспечена подача импульса сдвига указанного каждого разряда;
третий переключающий элемент, содержащий один вывод, который подключен к указанному одному выводу первого конденсатора, другой вывод, на который обеспечена возможность приложения указанного второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи импульсного сигнала, фаза которого отстает от фазы импульса сдвига, подаваемого со второго выходного вывода указанного каждого разряда;
четвертый переключающий элемент, содержащий один вывод, который подключен к первому выходному выводу, другой вывод, к которому обеспечена возможность приложения указанного второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность (i) подачи импульса сдвига со второго выходного вывода следующего разряда, если указанный каждый разряд не является последним, и (ii) подачи импульсного сигнала, отстающего по фазе от импульса сдвига со второго выходного вывода последнего разряда, если указанный каждый разряд является последним в группе последовательных разрядов;
пятый переключающий элемент, содержащий один вывод, который подключен ко второму выходному выводу, другой вывод, к которому обеспечена возможность приложения второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, который подключен к выводу управления проводимостью и/или запиранием четвертого переключающего элемента.
2. Сдвиговый регистр по п.1, в котором:
первый тактовый сигнал, подаваемый на нечетный разряд группы последовательных разрядов, находится в противофазе с первым тактовым сигналом, подаваемым на четный разряд группы последовательных разрядов, а
импульс сдвига первого разряда группы последовательных разрядов не совпадает по фазе на половину периода с первым тактовым сигналом, подаваемым на нечетный разряд.
3. Сдвиговый регистр по п.1 или 2, в котором:
входной вентиль является седьмым переключающим элементом, к одному выводу которого обеспечена возможность приложения указанного первого постоянного напряжения, другой вывод которого подключен к указанному одному выводу первого конденсатора, а на вывод управления проводимостью и/или запиранием которого обеспечена возможность подачи импульса сдвига указанного каждого разряда.
4. Сдвиговый регистр по п.1, в котором:
первый выходной транзистор, второй выходной транзистор, первый переключающий элемент, второй переключающий элемент, третий переключающий элемент, четвертый переключающий элемент и пятый переключающий элемент являются тонкопленочными транзисторами.
5. Сдвиговый регистр по п.3, в котором:
седьмой переключающий элемент является тонкопленочным транзистором.
6. Сдвиговый регистр, содержащий:
одну или более схем каскадного соединения, в каждой из которых разряды соединены друг с другом каскадом с обеспечением возможности передачи импульса сдвига,
причем по меньшей мере одна из указанных одной или более схем каскадного соединения содержит в числе своих разрядов группу последовательных разрядов, а
каждый разряд группы последовательных разрядов содержит:
первый выходной транзистор, имеющий сток, к которому обеспечена возможность приложения первого постоянного напряжения, и исток, выполняющий функцию первого выходного вывода, являющегося выходным выводом указанного каждого разряда;
второй выходной транзистор, имеющий (i) сток, на который обеспечена возможность подачи первого тактового сигнала, соответствующего указанному каждому разряду и имеющего период активного тактового импульса, не перекрывающийся с периодом импульса сдвига указанного каждого разряда, и (ii) исток, выполняющий функцию второго выходного вывода, являющегося выходным выводом указанного каждого разряда и отличного от первого выходного вывода;
третий выходной транзистор, имеющий сток, на который обеспечена возможность подачи первого тактового сигнала, и исток, выполняющий функцию третьего выходного вывода, являющегося выходным выводом указанного каждого разряда и отличного от первого выходного вывода и от второго выходного вывода;
первый конденсатор, один вывод которого подключен к затвору первого выходного транзистора, затвору второго выходного транзистора и затвору третьего выходного транзистора;
второй конденсатор, один вывод которого подключен к указанному одному выводу первого конденсатора, а другой вывод которого подключен ко второму выходному выводу;
третий конденсатор, один вывод которого подключен к указанному одному выводу первого конденсатора, а второй вывод которого подключен к третьему выходному выводу;
входной вентиль, на который обеспечена возможность подачи импульса сдвига указанного каждого разряда и через который обеспечена возможность приложения электрического потенциала к указанному одному выводу первого конденсатора во время прохождения импульса сдвига указанного каждого разряда;
первый переключающий элемент, содержащий один вывод, который подключен к указанному другому выводу первого конденсатора, другой вывод, к которому обеспечена возможность приложения первого постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи первого тактового сигнала;
второй переключающий элемент, содержащий один вывод, который подключен к указанному другому выводу первого конденсатора, другому выводу, к которому обеспечена возможность приложения второго постоянного напряжения, меньшего, чем указанное первое постоянное напряжение, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи импульса сдвига указанного каждого разряда;
третий переключающий элемент, содержащий один вывод, который подключен к указанному одному выводу первого конденсатора, другой вывод, к которому обеспечена возможность приложения второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи первого импульсного сигнала, фаза которого отстает от фазы импульса сдвига, подаваемого со второго выходного вывода указанного каждого разряда;
четвертый переключающий элемент, содержащий один вывод, который подключен к первому выходному выводу, другой вывод, к которому обеспечена возможность приложения указанного второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, на который обеспечена возможность подачи второго импульсного сигнала, фаза которого отстает от фазы импульса сдвига, подаваемого со второго выходного вывода указанного каждого разряда;
пятый переключающий элемент, содержащий один вывод, который подключен ко второму выходному выводу, другой вывод, к которому обеспечена возможность приложения указанного второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, который подключен к выводу управления проводимостью и/или запиранием четвертого переключающего элемента; и
шестой переключающий элемент, содержащий один вывод, который подключен к третьему выходному выводу, другой вывод, к которому обеспечена возможность приложения указанного второго постоянного напряжения, и вывод управления проводимостью и/или запиранием, который подключен к выводу управления проводимостью и/или запиранием четвертого переключающего элемента
при этом обеспечено использование сигнала, подаваемого со второго выходного вывода каждого из разрядов группы последовательных разрядов за исключением первого разряда, в качестве импульса сдвига и первого импульсного сигнала предыдущего разряда, и
использование сигнала, подаваемого с третьего выходного вывода каждого из разрядов группы последовательных разрядов за исключением первого разряда, в качестве второго импульсного сигнала предыдущего разряда.
7. Сдвиговый регистр по п.6, в котором:
первый тактовый сигнал, подаваемый на нечетный разряд группы последовательных разрядов, находится в противофазе с первым тактовым сигналом, подаваемым на четный разряд группы последовательных разрядов, а
импульс сдвига первого разряда группы последовательных разрядов не совпадает по фазе на половину периода с первым тактовым сигналом, подаваемым на нечетный разряд.
8. Сдвиговый регистр по п.6 или 7, в котором:
входной вентиль является седьмым переключающим элементом, к одному выводу которого обеспечена возможность приложения указанного первого постоянного напряжения, другой вывод которого подключен к указанному одному выводу первого конденсатора, а на вывод управления проводимостью и/или запиранием которого обеспечена возможность подачи импульса сдвига указанного каждого разряда.
9. Сдвиговый регистр по п.6, в котором:
первый выходной транзистор, второй выходной транзистор, третий выходной транзистор, первый переключающий элемент, второй переключающий элемент, третий переключающий элемент, четвертый переключающий элемент, пятый переключающий элемент и шестой переключающий элемент являются тонкопленочными транзисторами.
10. Сдвиговый регистр по п.8, в котором:
седьмой переключающий элемент является тонкопленочным транзистором.
11. Дисплейное устройство, содержащее сдвиговый регистр по любому из пп.1-10.
RU2011150903/08A 2009-06-15 2010-02-22 Сдвиговый регистр и дисплейное устройство RU2493621C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009142555 2009-06-15
JP2009-142555 2009-06-15
PCT/JP2010/001129 WO2010146738A1 (ja) 2009-06-15 2010-02-22 シフトレジスタおよび表示装置

Publications (2)

Publication Number Publication Date
RU2011150903A true RU2011150903A (ru) 2013-07-27
RU2493621C2 RU2493621C2 (ru) 2013-09-20

Family

ID=43356075

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011150903/08A RU2493621C2 (ru) 2009-06-15 2010-02-22 Сдвиговый регистр и дисплейное устройство

Country Status (7)

Country Link
US (1) US8384461B2 (ru)
EP (1) EP2444974A4 (ru)
JP (1) JP5410521B2 (ru)
CN (1) CN102804280B (ru)
BR (1) BRPI1013283A2 (ru)
RU (1) RU2493621C2 (ru)
WO (1) WO2010146738A1 (ru)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010097986A1 (ja) * 2009-02-25 2010-09-02 シャープ株式会社 シフトレジスタおよび表示装置
WO2010146743A1 (ja) * 2009-06-15 2010-12-23 シャープ株式会社 シフトレジスタおよび表示装置
WO2011092924A1 (ja) * 2010-01-29 2011-08-04 シャープ株式会社 シフトレジスタおよび表示装置
WO2011108345A1 (en) * 2010-03-02 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
DE112011106202B4 (de) 2010-03-02 2023-10-05 Semiconductor Energy Laboratory Co., Ltd. Impulssignal-Ausgangsschaltung und Schieberegister
US8537094B2 (en) 2010-03-24 2013-09-17 Au Optronics Corporation Shift register with low power consumption and liquid crystal display having the same
TWI413972B (zh) * 2010-09-01 2013-11-01 Au Optronics Corp 移位暫存電路
US8718224B2 (en) 2011-08-05 2014-05-06 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
JP5774011B2 (ja) * 2011-12-28 2015-09-02 株式会社Joled シフトレジスタ
EP2813074B1 (en) * 2012-02-06 2018-02-21 Nishil Thomas Koshy Variable impedance scheme for providing high speed wired communication
US9343031B2 (en) * 2012-11-28 2016-05-17 Apple Inc. Electronic device with compact gate driver circuitry
US10121429B2 (en) 2013-09-04 2018-11-06 Sharp Kabushiki Kaisha Active matrix substrate, display panel, and display device including the same
RU2549136C1 (ru) * 2014-05-05 2015-04-20 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Двухтактный сдвигающий регистр
CN107316616A (zh) 2016-04-26 2017-11-03 中华映管股份有限公司 显示面板
CN109935196B (zh) 2018-02-14 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935197B (zh) 2018-02-14 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
JP2019191327A (ja) 2018-04-24 2019-10-31 シャープ株式会社 表示装置およびその駆動方法
US11735134B2 (en) * 2019-02-05 2023-08-22 Semiconductor Energy Laboratory Co., Ltd. Display apparatus and electronic device

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3144166B2 (ja) 1992-11-25 2001-03-12 ソニー株式会社 低振幅入力レベル変換回路
US5410583A (en) * 1993-10-28 1995-04-25 Rca Thomson Licensing Corporation Shift register useful as a select line scanner for a liquid crystal display
US5949398A (en) * 1996-04-12 1999-09-07 Thomson Multimedia S.A. Select line driver for a display matrix with toggling backplane
JP3552500B2 (ja) * 1997-11-12 2004-08-11 セイコーエプソン株式会社 論理振幅レベル変換回路,液晶装置及び電子機器
JP4181710B2 (ja) 1998-10-21 2008-11-19 エルジー ディスプレイ カンパニー リミテッド シフトレジスタ
KR100438525B1 (ko) 1999-02-09 2004-07-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
KR100281336B1 (ko) 1998-10-21 2001-03-02 구본준 쉬프트 레지스터 회로
US6943606B2 (en) * 2001-06-27 2005-09-13 Intel Corporation Phase interpolator to interpolate between a plurality of clock phases
JP4310939B2 (ja) 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100753365B1 (ko) * 2001-10-16 2007-08-30 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 액정표시장치
JP4473492B2 (ja) 2002-05-28 2010-06-02 東芝モバイルディスプレイ株式会社 シフトレジスタ
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
US7486269B2 (en) 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
GB0417132D0 (en) 2004-07-31 2004-09-01 Koninkl Philips Electronics Nv A shift register circuit
JP2006106320A (ja) * 2004-10-05 2006-04-20 Alps Electric Co Ltd 液晶表示装置の駆動回路
JP2006178165A (ja) * 2004-12-22 2006-07-06 Alps Electric Co Ltd ドライバ回路、シフトレジスタ及び液晶駆動回路
JP4826213B2 (ja) * 2005-03-02 2011-11-30 ソニー株式会社 レベルシフト回路およびシフトレジスタ並びに表示装置
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US7936332B2 (en) * 2006-06-21 2011-05-03 Samsung Electronics Co., Ltd. Gate driving circuit having reduced ripple effect and display apparatus having the same
JP2008287134A (ja) 2007-05-21 2008-11-27 Seiko Epson Corp パルス出力回路、シフトレジスタ、走査線駆動回路、データ線駆動回路、電気光学装置及び電子機器
US8248353B2 (en) * 2007-08-20 2012-08-21 Au Optronics Corporation Method and device for reducing voltage stress at bootstrap point in electronic circuits
GB2452279A (en) * 2007-08-30 2009-03-04 Sharp Kk An LCD scan pulse shift register stage with a gate line driver and a separate logic output buffer
WO2010097986A1 (ja) * 2009-02-25 2010-09-02 シャープ株式会社 シフトレジスタおよび表示装置
WO2010146743A1 (ja) * 2009-06-15 2010-12-23 シャープ株式会社 シフトレジスタおよび表示装置
WO2011092924A1 (ja) * 2010-01-29 2011-08-04 シャープ株式会社 シフトレジスタおよび表示装置

Also Published As

Publication number Publication date
EP2444974A1 (en) 2012-04-25
JPWO2010146738A1 (ja) 2012-11-29
US8384461B2 (en) 2013-02-26
EP2444974A4 (en) 2013-04-10
CN102804280B (zh) 2015-04-15
WO2010146738A1 (ja) 2010-12-23
JP5410521B2 (ja) 2014-02-05
US20120076256A1 (en) 2012-03-29
RU2493621C2 (ru) 2013-09-20
CN102804280A (zh) 2012-11-28
BRPI1013283A2 (pt) 2019-04-09

Similar Documents

Publication Publication Date Title
RU2011150903A (ru) Сдвиговый регистр и дисплейное устройство
US10403195B2 (en) Shift register, method for driving the same, and display device
EP2963635B1 (en) Shift register unit, gate electrode driving apparatus and display apparatus
US10121436B2 (en) Shift register, a gate driving circuit, a display panel and a display apparatus
US8290114B2 (en) Shift register with low power consumption
JP5527647B2 (ja) シフトレジスタ
CN104269145B (zh) 一种移位寄存器、栅极驱动电路及显示装置
WO2016161726A1 (zh) 移位寄存器单元、栅极驱动装置以及显示装置
US20180040382A1 (en) Shift registers and driving methods thereof, gate driving apparatus and display apparatuses
EA034004B1 (ru) Схема goa двунаправленной развертки
CN108682380B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US10878757B2 (en) Shift register and time-sharing controlling method thereof, display panel and display apparatus
US8699656B2 (en) Shift register
WO2016119342A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路
RU2673701C1 (ru) Жидкокристаллическое устройство отображения и схема возбуждения затвора для него
KR20130130721A (ko) 시프트 레지스터, 구동 회로, 및 디스플레이 장치
US20150155052A1 (en) Shift register and display apparatus
TW200308146A (en) Level shifter circuit and display device provided therewith
KR20170107549A (ko) Goa 회로 및 액정 디스플레이
WO2013174118A1 (zh) 移位寄存器、驱动装置及显示器
WO2015027600A1 (zh) 移位寄存器单元、移位寄存器及显示装置
JP2006277860A5 (ru)
CN103093825A (zh) 一种移位寄存器及阵列基板栅极驱动装置
WO2020043199A1 (zh) 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
US20100283533A1 (en) Charge pump circuit and method

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170223