MXPA06002961A - Colapso de energia para una terminal inalambrica. - Google Patents

Colapso de energia para una terminal inalambrica.

Info

Publication number
MXPA06002961A
MXPA06002961A MXPA06002961A MXPA06002961A MXPA06002961A MX PA06002961 A MXPA06002961 A MX PA06002961A MX PA06002961 A MXPA06002961 A MX PA06002961A MX PA06002961 A MXPA06002961 A MX PA06002961A MX PA06002961 A MXPA06002961 A MX PA06002961A
Authority
MX
Mexico
Prior art keywords
domain
power
collapsible
integrated circuit
energy
Prior art date
Application number
MXPA06002961A
Other languages
English (en)
Inventor
Karthikeyan Ethirajan
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of MXPA06002961A publication Critical patent/MXPA06002961A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • H04W52/028Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Power Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

Un circuito integrado para un procesador moderno incluye unidades de procesamiento que estan divididas en dominios de energia "siempre encendidos" y "colapsibles", un dominio de energia siempre encendido esta energizado todo el tiempo, un dominio de energia colapsible puede no estar energizado si no se requieren las unidades de procesamiento en el dominio de energia, una unidad de control de energia dentro de un dominio de energia siempre encendido apaga los dominios de energia colapsibles despues que entran en inactividad y energiza estos dominios despues que salen de su estado inactivo; las tareas para apagar los dominios de energia colapsibles pueden incluir (1) ahorrar registros de hardware pertinentes para estos dominios de energia, (2) congelar las terminales de salida del IC para perturbar lo menos posible las unidades externas, (3) sujetar las terminales de entrada de los dominios de energia colapsados, (4) apagar un oscilador principal y deshabilitar el reloj del oscilador, y asi sucesivamente; tareas complementarias son ejecutadas para energizar los dominios de energia colapsados.

Description

COLAPSO DE ENERGIA PARA UNA TERMINAL INALABRICA CAMPO DE LA INVENCION La presente invención generalmente se refiere a circuitos, y muy específicamente a técnicas para conservar la energía para una terminal inalámbrica.
ANTECEDENTES DE LA INVENCION Una terminal inalámbrica (por ejemplo, un teléfono celular) en un sistema de comunicación celular solo está esporádicamente activa y permanece en un modo "en reposo" durante periodos importantes de tiempo cuando no está en progreso una llamada. Para asegurar que la terminal pueda seguir recibiendo mensajes enviados a ésta por el sistema, la terminal monitorea periódicamente un canal de localización incluso mientras está en el modo en reposo. Estos mensajes pueden alertar a la terminal respecto a la presencia de una llamada de entrada, portar parámetros actualizados del sistema para la terminal, y así sucesivamente . La terminal inalámbrica típicamente es portátil y es energizada por una batería interna. Para conservar la energía y prolongar el tiempo de reserva entre las recargas de batería, el sistema típicamente envía mensajes sobre el canal de localización a la terminal a las horas designadas. El canal de localización se puede dividir en "ranuras", y la terminal puede ser asignada a ranuras específicas por el sistema. Posteriormente, la terminal entra a un estado "activo" antes que a su ranura asignada, monitorea el canal de localización en busca de mensajes, y cambia a un estado "inactivo" si no se requiere comunicación adicional. En el periodo de tiempo entre estados activos sucesivos, la terminal está dormida en el estado inactivo y desactiva la mayor cantidad posible de circuitería para conservar energía. "Dormido" se refiere al tiempo durante el cual la terminal está en el estado inactivo. Convencíonalmente, la terminal apaga los bloques de circuito análogo (por ejemplo, amplificadores de energía, osciladores, y así sucesivamente) y deshabilita los temporizadores para los bloques de circuito digital mientras está en el estado inactivo. Un circuito digital que está fabricado en semiconductor de óxido de metal complementario (CMOS) consume energía a través de dos mecanismos: (1) disipando corriente dinámica cuando el circuito está activo y en conmutación y (2) extrayendo la corriente de fuga cuando el circuito está inactivo y no está en conmutación. En tecnología de fabricación CMOS contemporánea, la corriente dinámica muchas veces es mayor que la corriente de fuga. En este caso, el ahorro de energía importante se puede lograr para los circuitos digitales CMOS deshabilitando simplemente los temporizadores para que estos circuitos apaguen la corriente dinámica. Sin embargo, la corriente de fuga no es insignificante y se convertirá en una porción grande del consumo de energía total conforme la tecnología CMOS escala a una geometría más pequeña. Esto se debe a que la corriente de fuga aumenta a una velocidad muy alta con respecto a la reducción en el tamaño del transistor. La corriente de fuga superior, acoplada con periodos prolongados de inactividad, consume energía y reduce el tiempo en reserva para dispositivos portátiles que utilizan energía de batería, lo cual es altamente deseable. Por lo tanto, existe la necesidad en la técnica de técnicas para conservar la energía para una terminal inalámbric .
SUMARIO DE LA INVENCION En la presente invención se proveen técnicas para ejecutar "colapso de energía" para una terminal inalámbrica. El colapso de energía se refiere al apagado de los bloques de circuito/unidades de procesamiento cuando no sé necesita reducir la corriente de fuga y conservar la energía. Para ejecutar el colapso de energía, los bloques de circuito/unidades de procesamiento dentro de un circuito integrado (CI) empleado para la terminal inalámbrica se dividen en múltiples dominios de energía. Cada dominio de energía se acopla a un suministro de energía a través de una conexión de energía. Cada dominio de energía es designado como "siempre-encendido" o "colapsible" . Un dominio de energía siempre-encendido está energizado en todo momento (es decir, mientras la terminal inalámbrica está encendida) . Un dominio de energía colapsible se puede apagar en caso que no se requieran las unidades de procesamiento en el dominio de energía. El colapso de energía típicamente se ejecuta en conjunto con una línea de tiempo dormida que indica el momento en que la terminal inalámbrica puede entrar a un estado de sueño. Esta línea de tiempo dormida puede ser diferente para diferentes sistemas de comunicación inalámbrica. Una unidad de control de energía dentro del dominio de energía siempre-encendido apaga los dominios de energía colapsibles después de entrar en estado dormido y enciende estos dominios justo antes de despertarlos del estado dormido. Los dominios de energía colapsados también pueden ser encendidos con base en un evento de interrupción externa.
Típicamente se ejecuta un conjunto de tareas para apagar los dominios de energía colapsibles. Por ejemplo, las tareas de apagado pueden incluir el guardado de registros de hardware pertinentes de los dominios de energía colapsibles, el congelamiento de terminales de salida del CI para perturbar lo menos posible a las unidades externas acopladas al CI, sujetando las terminales de entrada de los dominios de energía colapsados, apagando un oscilador principal y deshabilitando un temporizador principal del oscilador, y así sucesivamente. Típicamente se ejecuta un conjunto complementario de tareas para energizar los dominios de energía colapsados. Por ejemplo, la energización de tareas puede incluir la energización del oscilador principal y el habilitamiento del temporizador principal, la restauración de los estados del software, microprogramación cableada, y hardware, la liberación de las terminales de entrada y salida, y así sucesivamente. Estas diversas tareas se describen con mayor detalle a continuación . A continuación se describen con mayor detalle varios aspectos, modalidades y características de la invención .
BREVE DESCRIPCION DE LAS FIGURAS Las características y naturaleza de la presente invención será más aparente a partir de la descripción detallada que se menciona a continuación cuando se toma en conjunto con las figuras en donde caracteres de referencia similares se identifican de manera correspondiente en el texto y en donde: la figura 1 muestra un diagrama en bloques de la terminal inalámbrica; La figura 2? muestra la división del procesador de módem en múltiples dominios de energía; La figura 2B muestra un despliegue de un circuito integrado para el procesador de módem; La figura 3 muestra una configuración para conectar los dominios de energía a los enlaces comunes de suministro de energía; La figura 4 muestra una línea de tiempo para el procesamiento de un canal de localización para un sistema de comunicación inalámbrica; Las figuras 5A y 5B muestran una secuencia de apagado y una secuencia de encendido, respectivamente, para los dominios de energía colapsibles; La figura 6 muestra líneas de tiempo para tres sistemas diferentes; La figura 7 ilustra un procedimiento de inicio de software para el procesador de módem; y Las figuras 8A y 8B muestran circuitos de interfaz y salida entre los dominios de energía y/o adaptadores de procesador de módem.
DESCRIPCION DETALLADA DE LA INVENCION La palabra "ejemplar" se utiliza en la presente invención para decir "que sirve como un ejemplo, caso, o ilustración". Cualquier modalidad o diseño aquí descrito como "ejemplar" no necesariamente se interpretará como preferido o ventajoso sobre otras modalidades o diseños. La figura 1 muestra un diagrama en bloques de una terminal inalámbrica 100, la cual puede ser un teléfono celular, un auricular, un dispositivo de comunicación inalámbrica, un asistente digital personal (PDA) , y así sucesivamente. La terminal 100 puede monitorear y/o se puede comunicar con uno o más sistemas de comunicación inalámbrica tal como un sistema de Acceso Múltiple por División de Código (CDMA) , un Sistema Global para Comunicaciones Móviles (GSM) , un sistema Bluetoot , un sistema de múltiples entradas y múltiples salidas (MIMO) , un sistema de acceso múltiple por división de frecuencia ortogonal (OFDMA) , y así sucesivamente. Un sistema CDMA puede ejecutar uno o más estándares CDMA tal como IS-2000 e IS-95 (los cuales también se conocen como "Ix-EV DV") , IS-856 (el cual también se conoce como "lx-EV DO") , CDMA de banda ancha (W-CDMA) , y asi sucesivamente. Un sistema CDMA que ejecuta W-CDMA también se conoce como un Sistema de Telecomunicaciones Móviles Universales (UMTS) . La terminal 100 tiene la capacidad de proveer comunicación bi-direccional a través de una trayectoria de recepción y una trayectoria de transmisión. Para la trayectoria de recepción, las señales transmitidas por las estaciones base en uno o más sistemas son recibidas por una antena 112, guiadas a través de un duplexor (D) 114, y provistas a una unidad de receptor (RCVR) 116. La unidad de receptor 116 acondiciona (por ejemplo, filtra, amplifica, y subconvierte en frecuencia) la señal recibida, digitaliza la señal acondicionada, y provee muestras de datos a un procesador de módem 120 para procesamiento adicional. Para la trayectoria de transmisión, el procesador de módem 120 procesa los datos que van a ser transmitidos por la terminal 100 y provee "chips de datos" a una unidad de transmisor (TMTR) 118. Cada chip de datos es un valor que se va a transmitir en un periodo de chip, el cual es 1/ (1.2288xl06) para algunos sistemas CDMA. La unidad de transmisor 118 acondiciona (por ejemplo, convierte a análogo, filtra, amplifica y sobreconvierte en frecuencia) los chips de datos y genera una señal modulada, la cual es guiada a través del duplexor 114 y transmitida desde la antena 112. El procesador de módem 120 incluye varias unidades de procesamiento que soportan el monitoreo y/o comunicación con uno o más sistemas. El procesador de módem 120 además se conecta en interfaz con otras unidades dentro de la terminal 100. Para la modalidad que se muestra en la figura 1, el procesador de módem 120 incluye un núcleo de módem 130, un controlador 132, una memoria interna 134, lazos enganchados en fase (PPL) 136, y una unidad de control de energía 140, todos estos acoplados a un enlace común 128. El núcleo de módem 130 ejecuta la desmodulación y decodificación para la trayectoria de recepción y la codificación y modulación para la trayectoria de transmisión. El controlador 132 controla la operación de varias unidades de procesamiento dentro del procesador de módem 120. La memoria interna 134 almacena datos y código de programa empleados por las unidades de procesamiento dentro del procesador de módem 120 y puede incluir una memoria caché, memorias de acceso aleatorio (RAM) , memorias de solo lectura (ROM) y así sucesivamente. Los PLL 136 controlan varios osciladores dentro de la terminal 100 de forma que estos osciladores operan a las frecuencias adecuadas. La unidad de control de energía 140 controla la energía para varias unidades de procesamiento dentro del procesador de módem 120, tal como se describe a continuación . Para la modalidad que se muestra en la figura 1, el procesador de módem 120 además se acopla a un oscilador principal 152, un oscilador dormido 154, una memoria volátil 156, y una memoria no volátil 158, todos estos soportan el procesador de módem 120. El oscilador principal 152 provee un temporizador de sistema/principal de alta frecuencia empleado por el procesador de módem 120 para la operación normal y se puede ejecutar, por ejemplo, con un oscilador de cristal de temperatura compensada (TCXO) . El oscilador dormido 154 provee un temporizador de sueño (en estado "sleep") de baja frecuencia empleado por un dominio de energía siempre-encendido dentro del procesador de módem .120. La memoria volátil 156 provee almacenamiento a granel para datos y códigos empleados por el procesador de módem 120 y se puede ejecutar, por ejemplo, con una memoria RAM dinámica sincrónica (SDRAM) o algún otro tipo de memoria. La memoria no volátil 158 provee almacenamiento no volátil a granel y se puede ejecutar, por ejemplo, con una memoria instantánea NAND, o una memoria instantánea OR, o algún otro tipo de memoria no volátil. En general, el procesador de módem 120 puede incluir menos, más y/o diferentes unidades de procesamiento que aquellas que se muestran en la figura 1. las unidades de procesamiento específicas incluidas en el procesador de módem 120 típicamente dependen del diseño del procesador de módem 120 y los sistemas de comunicación que están siendo soportados. El procesador de módem 120 también puede acoplar menos, más y/o diferentes unidades externas que aquellas que se muestran en la figura 1. El procesador de módem 120 se puede ejecutar en un solo circuito integrado CMOS para varios beneficios tal como un tamaño más pequeño, un menor costo, menos consumo de energía, y así sucesivamente. Conforme la tecnología de fabricación de CI mejora y migra continuamente hacia una geometría más pequeña, el tamaño de los transistores se sigue reduciendo. Se puede emplear un menor suministro de energía para un CI de geometría más pequeña y así reducir el consumo de energía. El voltaje de umbral (que es el voltaje al que un transistor se enciende) para transistores de tamaño más pequeño con frecuencia se reduce (es decir, disminuye) para mejorar la velocidad operativa. Sin embargo, el voltaje de umbral inferior y la geometría de transistor más pequeña dan como resultado una mayor corriente de fuga, la cual es la corriente que pasa a través de un transistor cuando no está en conmutación. La corriente de figura es más problemática conforme la tecnología CMOS realiza escalas a 90 nm (nanómetros) y más pequeñas . El consumo de energía debido a la corriente de fuga se puede reducir apagando la mayor cantidad posible de circuitería digital cuando no se necesita. La terminal 100 solo puede estar activa durante una porción de tiempo pequeña mientras está en reposo. En este caso, la energía para muchas de las unidades de procesamiento se puede apagar (es decir, "colapsar") por una porción grande de tiempo y así reducir el consumo de energía y extender el tiempo de reserva. El procesador de módem 120 se divide en múltiples dominios de energía. Cada dominio de energía incluye unidades de procesamiento que están acopladas a un suministro de energía a través de una conexión de energía. Cada dominio de energía está diseñado como siempre-encendido o colapsible. Un dominio de energía siempre-encendido está energizado en todo momento mientras la terminal 100 está encendida. Un dominio de energía colapsible se puede apagar si no se necesitan las unidades de procesamiento en el dominio de energía. Cada dominio de energía colapsible puede ser encendido o apagado independientemente de los otros dominios de energía colapsibles. Como se utiliza en la presente invención, "encender" y "energizar" son términos sinónimos que se utilizan de manera intercambiable, y "apagar" y "desenergizar" también son términos sinónimos. La figura 2A muestra la división de las unidades de procesamiento dentro del procesador de módem 120 en múltiples dominios de energía 210. En este ejemplo, las cinco unidades de procesamiento 130 a 140 en el procesador de módem 120 se colocan en cinco dominios de energía diferentes 210a a 210e. En general, cada dominio de energía puede incluir cualquier número de unidades de procesamiento, y cada unidad de procesamiento puede incluir cualquier número de bloques de circuito. Cada dominio de energía 210 se acopla a un enlace común de suministro de energía 214 a través de una conexión de energía 212. Para el ejemplo que se muestra en la figura 2A, el dominio de energía 210a para la unidad de control de energía 140 es el único dominio de energía siempre-encendido, y todos los otros dominios de energía 210b a 210e son colapsibles. Cada una de las unidades de procesamiento 130 a 140 dentro del procesador de módem 120 puede incluir varios bloques de circuito. Por ejemplo, el núcleo de módem 130 incluye bloques de procesamiento CDMA 222, un generador de temporizador 224, un procesador de señal digital de módem (DSP) 226, un procesador de módem 228, un procesador de sub-sistema 230, RAM 232, y ROM 234. El generador de temporizador 224 genera varios temporxzadores empleados por las unidades de procesamiento dentro del procesador de módem 120. Los bloques de procesamiento CDMA 222 ejecutan (1) codificación, intercalación y modulación para la trayectoria de transmisión y (2) desmodulación, desintercalación y decodificación para la trayectoria de recepción. Por ejemplo, los bloques de procesamiento CDMA 222 pueden ejecutar un receptor de rastrillo con múltiples buscadores y procesadores digitales para la trayectoria de recepción, tal como se conoce en la técnica. Los bloques de procesamiento CDMA 222 también ejecutan otras funciones auxiliares tal como el mantenimiento de un contador de tiempo real (RTC) , el cual provee la hora del sistema, para cada sistema que está siendo monitoreado por la terminal 100. El DSP de módem 226 ejecuta funciones (modulación/desmodulación) de módem que no son criticas en tiempo tal como el procesamiento del canal piloto, el procesamiento de canal de tráfico (por ejemplo, procesamiento en decisiones programadas) y asi sucesivamente. El procesador de módem 228 controla la operación de varios bloques de circuito dentro del núcleo de módem 130. El procesador del sub-sistema 230 controla los enlaces comunes de entrada/salida (I/O) y periféricos. Los procesadores 228 y 230 se pueden ejecutar con procesadores de cómputo con un conjunto reducido de instrucciones (RISC) . Memorias RAM 232 y ROM 234 almacenan datos y códigos empleados por el núcleo de módem 130.
La unidad de control de energía 140 controla la energía para cada uno de los dominios de energía colapsibles y se describe con mayor detalle a continuación. La figura 2B muestra un despliegue ejemplar de un circuito integrado CMOS para el procesador de módem 120. La figura 2A muestra las unidades de procesamiento para el procesador de módem 120 pero no indica el tamaño de cada unidad. La figura 2B muestra el tamaño del dominio de energía siempre-encendido 210a contra el tamaño de los dominios de energía colapsibles 210b a 210e. En una ejecución típica, el dominio de energía siempre-encendido solo ocupa una porción pequeña (por ejemplo, dos a tres por ciento) del área de dado total del circuito integrado, y los dominios de energía colapsibles ocupan la mayoría del área de dado. Por lo tanto, la corriente de fuga para el circuito integrado se puede reducir significativamente apagando los dominios de energía colapsibles cuando no se necesitan. La conexión de energía 212 para cada dominio de energía colapsible 210 incluye el hardware apropiado para suministrar energía a, y retirar energía de los bloques de procesamiento dentro del dominio de energía. Cada dominio de energía colapsible 210 se puede apagar si no se necesita ninguna de las unidades de procesamiento en el dominio. La figura 3 muestra una configuración 300 para conectar los dominios de energía 210 a los enlaces comunes de suministro de energía. La conexión de energía 212a acopla el dominio de energía siempre-encendido 210a directamente a un enlace común de suministro de energía 214a, el cual se denota como Vsi . Las conexiones de energía 212b a 212e son para los dominios de energía colapsibles 210b a 210e, respectivamente. Para la modalidad que se muestra en la figura 3, cada una de las conexiones de energía 212b a 212e incluye un conmutador de cabeza que puede ser habilitado para encender el dominio o que puede ser deshabilitado para apagar el dominio. El conmutador de cabeza para cada dominio de energía colapsxble x (en donde x = b, c, d ó e) se puede ejecutar con un P-canal FET 312 que tiene una fuente que se acopla a un enlace común de suministro de energía 214b (el cual se denota como Vs2) , un drenaje que se acopla a un enlace común de energía interna para el dominio de energía (el cual se denota como VDD_X) , y una compuerta que recibe una señal de control pwr_ctrl_x para el dominio de energía. La señal pwr_ctrl^_x es lógica baja para encender el dominio de energía x y lógica alta para apagar el dominio de energía x. Los enlaces comunes de suministro de energía 214a y 214b pueden tener el mismo voltaje o un voltaje diferente. la energía para los dominios de energía colapsibles se pueden controlar en otras formas, y esto se ubica dentro del alcance de la invención. Por ejemplo, se puede utilizar un conmutador de pie entre el dominio de energía y el circuito a tierra para controlar la energía para el dominio de energía. Como otro ejemplo, tanto el conmutador de cabeza como el conmutador de pie se pueden utilizar para un dominio de energía colapsible determinado. En general, un circuito integrado puede incluir cualquier número de enlaces comunes de suministro de energía. Se puede utilizar un enlace común de suministro de energía para la entrada/salida (I/O) de adaptadores para el circuito integrado y este enlace común de suministro de energía se puede energizar en todo momento mientras la terminal 100 está energizada. Posteriormente se puede acoplar un dominio de energía siempre-encendido 210a a este enlace común de suministro de energía para los adaptadores 1/0. Se pueden emplear múltiples enlaces comunes de suministro de energía para proveer diferentes voltajes de suministro o para diferentes regímenes de energía. La unidad de control de energía 140 incluye varios bloques de circuito que soportan el encendido y apagado de los dominios de energía colapsibles . Para la modalidad que se muestra en la figura 2?, la unidad de control de energía 140 incluye registros de estado 242, un controlador dormido 246, un controlador de temporizador 248, un controlador de interruptor 250, y un controlador de energía 252. Los registros de estado 242 almacenan (1) los estados de apagado de los dominios de energía colapsados y (2) los estados pertinentes de hardware (por ejemplo, estados de máquina de estado finito (FSM) ) que no pueden ser restaurados por el software al momento de encenderlos. El controlador dormido 246 monitorea la actividad y mantiene un registro de la línea de tiempo en estado dormido para cada sistema que está siendo monitoreado. La terminal 100 puede monitorear uno o múltiples sistemas tal como, por ejemplo, lx-EV DV, Ix-EV DO, y sistemas GSM, los cuales se describen a continuación y se muestran en la figura 6. En una modalidad, el controlador dormido 246 incluye un núcleo dormido para cada sistema. Cada núcleo dormido incluye un contador dormido y una máquina de estado finito dormida (FSM) . El contador dormido mantiene la continuidad de tiempo del sistema durante el estado dormido. Cuando el contador dormido expira al inicio del tiempo de calentamiento (ver figura 4) , el controlador dormido 246 interrumpe al controlador de energía 252 para que despierte. El contador dormido sigue contando la duración del tiempo de calentamiento. Cuando el contador dormido expira al inicio del tiempo en-línea, el controlador dormido 246 interrumpe el procesador de módem 120 para indicar el inicio del procesamiento en-línea. Durante el estado activo, un contador de tiempo real (RTC) dentro del núcleo de módem 130 mantiene el tiempo del sistema para cada sistema que se está monitoreando . El controlador de temporizador 248 deshabilita el temporizador principal 152 antes del apagado y habilita el temporizador principal 152 después del encendido. El controlador de interrupción 250 monitorea las señales de entrada provenientes de otras unidades externas al procesador de módem 120. Estas señales de entrada son recibidas a través de los adaptadores del procesador de módem 120. El controlador de interrupción 250 detecta las interrupciones provenientes de estas unidades externas y alerta al controlador de energía 252 cuando recibe una interrupción externa que requiera que el procesador de módem 120 despierte. El controlador de energía 252 genera varias señales de control empleadas para soportar el apagado y encendido de los dominios de energía colapsibles. El controlador de energía 252 recibe señales provenientes del controlador dormido 246 indicando el inicio y el fin de un periodo dormido e interrupciones externas del controlador de interrupción 250. El controlador de energía 252 puede mantener una máquina de estado finito (FSM) para cada bloque que se va a controlar (por ejemplo, el oscilador principal) y un FSM para cada dominio de energía que se va a encender y a apagar por separado. Con base en estas diversas entradas y las FSM, el controlador de energía 252 genera las señales de control para apagar y encender los dominios de energía colapsibles en el momento apropiado. Por ejemplo, el controlador de energía 252 puede generar las señales pwr_ctrl para los conmutadores en las conexiones de energía 212, como se muestra en la figura 3. El controlador de energía 252 también puede generar una señal para una unidad de gestión de energía externa, la cual puede encender o apagar los enlaces comunes de suministro de energía para los dominios de energía colapsibles . La unidad de control de energía 140 almacena información para la línea de tiempo para cada sistema que está siendo monitoreado y determina los periodos de tiempo en donde los dominios de energía colapsibles pueden ser apagados. La unidad de control de energía 140 puede apagar los dominios de energía colapsibles si la duración del estado dormido es lo suficientemente prolongado (por ejemplo, excede un periodo de tiempo predeterminado) . La unidad de control de energía 140 puede renunciar al apagado si el periodo dormido es demasiado corto y el apagado no estuviera justificado por la sobrecarga asociada con el apagado y el encendido. Si los dominios de energía colapsibles no son apagados debido a que el periodo dormido es demasiado corto, entonces el temporizador principal puede seguir deshabilitado para cortar la corriente dinámica y reducir el consumo de energía. La unidad de control de energía 140 ejecuta un número de tareas para apagar y encender de forma adecuada los dominios de energía colapsibles dentro del procesador de módem 120. El cuadro 1 lista algunas de las tareas que pueden ser ejecutadas para apagar y encender los dominios de energía colapsibles. También se puede ejecutar una menor cantidad de tareas, tareas adicionales y/o tareas diferentes, dependiendo del diseño del procesador de módem 120.
Tareas de Encendido 1 Encender el oscilador principal 152 2 Encender los dominios de potencia colapsados 3 Habilitar el temporizador principal para los dominios de potencia colapsados 4 Sacar la memoria externa 156 del modo de baja potencia 5 Reiniciar el software 6 Volver a cargar la imagen de microprogramación cableada 7 Restaurar los registros de hardware 8 Liberar las terminales de salida CI Pudiera ser necesario que se guardaran algunos estados de hardware antes del apagado para que el procesador de módem 120 pueda reanudar adecuadamente la operación al momento de ser encendido. Las terminales de salida para el procesador de módem 120 se mantienen en el "último" estado lógico, el cual es el estado lógico justo antes del apagado, durante todo el tiempo que el procesador de módem 120 está apagado para que las unidades externas acopladas al procesador de módem 120 se vean afectadas lo menos posible por el procesador de módem que está siendo apagado. La memoria 156 almacena códigos y datos empleados por varias unidades de procesamiento dentro del procesador de módem 120 y se coloca en un modo de baja energía cuando el procesador de módem está apagado. Se deshabilita el temporizador principal, y también se apaga el oscilador principal 152 durante el estado dormido. La energía es retirada de cada dominio de energía colapsible controlando el conmutador en la conexión de energía para ese dominio de energía. En general, se ejecutan tareas complementarias para el apagado y encendido. Cada una de las tareas en el cuadro 1 se describe con mayor detalle a continuación. El procesador de módem 120 incluye varias unidades de procesamiento que se pueden agrupar en tres categorías diferentes — procesadores de propósito general, procesadores especializados y bloques de hardware. Los procesadores de propósito general (por ejemplo, el controlador 132, el procesador de módem 228, y el procesador de sub-sistema 230) operan con base en un código de software y se pueden configurar para ejecutar varias funciones. Los procesadores especializados (por ejemplo, DSP de módem 226) operan con base en microprogramación cableada y están diseñados para ejecutar funciones especificas (por ejemplo, funciones aritméticas, tareas de apagado/encendido, y asi sucesivamente) . Los bloques de hardware (por ejemplo, bloques de procesamiento CDMA 222) ejecutan procesamiento especifico y pueden utilizar registros para mantener información de estado. Las unidades de procesamiento dentro del procesador de módem 120 pueden ser interdependientes entre si. Por ejemplo, los bloques de hardware pueden ser controlados por los procesadores especializados, los cuales, a su vez, pueden ser controlados por los procesadores de propósito general. En este caso, el orden temporal en el que se restauran las unidades de procesamiento después del encendido es importante. Durante el estado dormido, también se pueden apagar otros bloques de circuito digital y análogo dentro de la terminal 100. Por ejemplo, el extremo frontal de radiofrecuencia (RF) , los amplificadores de energía, los osciladores, y asi sucesivamente para que las trayectorias de transmisión y recepción con frecuencia sean apagadas durante el estado dormido. Además, la circuíteria para la trayectoria de transmisión no necesita ser encendida para recibir mensajes. Por simplicidad, a continuación solo se describen tareas y eventos relacionados con el apagado y encendido del procesador de módem 120. Muchos sistemas celulares utilizan un canal de localización para transmitir mensajes a terminales en reposo. En un sistema IxEV DV, el canal de localización (PCH) se divide en (80 mseg) ranuras de canal de localización. A una terminal que opera en un modo ranurado se le asignan ranuras específicas en el canal de localización. Un índice de ciclo de ranura (SCI) determina la frecuencia con que las ranuras asignadas de la terminal aparecen en el canal de localización. Un SCI de uno india que las ranuras asignadas aparecen cada 2.56 segundos. Los mensajes de localización (si los hay) son enviados a la terminal en sus ranuras asignadas. Diferentes sistemas celulares pueden utilizar diferentes estructuras y formatos para el canal de localización. Sin embargo, el mismo concepto general típicamente se utiliza para todas las ejecuciones de canal de localización. Una terminal es asignada únicamente a una pequeña porción de la línea de tiempo del canal de localización y solo necesita estar activa durante una porción pequeña del tiempo para procesar el canal de localización. Para conservar energía, la terminal puede estar en estado dormido y la mayoría de los circuitos digitales y análogos pueden estar apagados. La figura 4 muestra una línea de tiempo para el procesamiento del canal de localización en el sistema lxEV DV. En la figura 4, un nuevo ciclo de ranura de localización para la terminal 100 inicia en el tiempo T0. La terminal 100 está en estado dormido desde el tiempo T0 hasta su siguiente ranura asignada. La terminal 100 despierta en el tiempo T3, antes de su siguiente ranura asignada, y enciende y calienta la circuitería necesaria. La terminal 100 recibe y procesa el canal de localización iniciando en el tiempo ¾. La terminal 100 finaliza el procedimiento del canal de localización en el tiempo T5 y posteriormente regresa al estado dormido si no se requiere comunicación adicional. La terminal puede dormir durante una porción de tiempo significativa. Como un ejemplo, para el sistema lxEV con SCI=1, el tiempo en estado dormido de To a 3 puede ser 2503 mseg, el tiempo de calentamiento de T3 a T4 puede ser 17 mseg, y el tiempo activo (es decir, en-línea) de T4 a T5 puede ser 40 mseg. En este caso, la terminal 100 puede dormir durante casi el 97 por ciento del tiempo . La figura 4 también muestra una superposición de colapso de energía durante la linea de tiempo en estado dormido. Después de concluir el procesamiento en-línea en el tiempo T0, la terminal 100 ejecuta tareas de apagado durante el periodo de apagado del tiempo T0 al tiempo i. Antes del tiempo de calentamiento, la terminal 100 ejecuta tareas de encendido durante el periodo de encendido del tiempo T2 al tiempo T3. La figura 5? muestra una línea de tiempo para una secuencia de apagado 510 para cortar la energía de los dominios de energía colapsibles dentro del procesador de módem 120. La unidad de control de energía 140 ejecuta las tareas mencionadas en el cuadro 1 durante el periodo de apagado después que se ha determinado que la terminal puede ir a un estado dormido debido a que no se requiere una comunicación adicional. En el tiempo Tai, se guardan los registros de hardware pertinentes. En el tiempo Td2, la memoria 156 se coloca en el modo de baja energía durante el estado dormido. En el tiempo Td3, se congela el estado de las terminales de salida para el procesador de módem 120. En el tiempo Td4/ se deshabilita el temporizador principal. En el tiempo Td5, la energía es retirada de los dominios de energía colapsibles. En el tiempo Td5, se apaga el oscilador principal 152. Las tareas para el apagado se pueden ejecutar en otros órdenes cronológicos diferentes a los mostrados en la figura 5A. Estas tareas típicamente se pueden ejecutar dentro de un periodo de tiempo corto (por ejemplo, un mseg) . La figura 5B muestra una linea de tiempo para una secuencia de energización 520 para encender la energía de los dominios de energía colapsibles dentro del procesador de módem 120. La unidad de control de energía 140 ejecuta las tareas que se mencionan en el cuadro 1 durante el periodo de encendido antes del tiempo de calentamiento para la ranura de localización asignada. En el tiempo Tul, se enciende el oscilador principal 152. En el tiempo Tu2, se suministra energía a los dominios de energía colapsados. En el tiempo TU3, se habilita el temporizador principal para los dominios de energía colapsibles. En el tiempo Tu4, la memoria 156 es sacada del modo de baja energía. En el tiempo TU5/ se reinicia el software para el procesador de módem 120. En el tiempo TU6, se vuelve a descargar la imagen de la microprogramación cableada. En el tiempo Tu7, se restauran los registros de hardware pertinentes. En el tiempo TU8, se liberan las terminales de salida para el procesador de módem 120. Las tareas para el encendido se pueden ejecutar en un periodo de tiempo relativamente corto, por ejemplo, 10 a 25 µseg para un diseño ejemplar. Las tareas de encendido se pueden ejecutar en otros órdenes cronológicos diferentes al mostrado en la figura 5B. En general, las tareas de encendido en las figuras 5A y 5B se ejecutan en los tiempos apropiados, lo cual puede depender del diseño del procesador de módem 120 y del sistema. las figuras 5A y 5B muestran las secuencias de encendido y apagado ejemplares. También se pueden ejecutar otras secuencias de encendido y apagado con tareas diferentes a las mostradas en las figuras 5A y 5B. Las figuras 5A y 5B también se pueden apreciar como diagramas de flujo para varios pasos que se pueden ejecutar para el encendido y apagado de los dominios de energía colapsibles. la terminal 100 puede monitorear múltiples sistemas de comunicación inalámbrica de diferentes tecnologías (por ejemplo, lx-EV DV, lx-EV DO, GSM, y así sucesivamente) . Cada sistema se asocia con una línea de tiempo específica que indica los tiempos en estado dormido permisibles y los tiempos en-línea requeridos para ese sistema. Diferentes sistemas típicamente tienen diferentes líneas de tiempo. Además, normalmente estos sistemas no están sincronizados entre sí. La figura 6 muestra líneas de tiempo ejemplares para tres sistemas diferentes - sistemas A, B y C, los cuales pueden ser, por ejemplo, un sistema lx-EV DV, un sistema lx-EV DO, y un sistema UMTS. Por ejemplo la terminal 100 pudiera haber establecido una llamada con el sistema A y seguir monitoreando el canal de localización desde el sistema B. Cada sistema que está siendo monitoreado por la terminal 100 tiene una linea de tiempo diferente para los tiempos de estado dormido y en-linea. Los tiempos en estado dormido para el procesador de módem 120 son los tiempos durante los cuales los tres sistemas están durmiendo. Un bloque de circuito que es compartido por múltiples sistemas puede ser apagado únicamente cuando todos estos sistemas están durmiendo, ün bloque de circuito que es utilizado únicamente por un sistema puede ser apagado aún cuando este sistema esté durmiendo. El controlador de energía 250 identifica el periodo común en estado dormido cuando todos los sistemas soportados por la terminal 100 están durmiendo y decide si proceder o no con la secuencia de apagado. El procesador de módem 120 también puede ejecutar un estado de dormido parcial en el cual solo los dominios de energía colapsibles necesarios para el sistema que está siendo recibido son encendidos y todos los otros dominios de energía colapsibles son apagados. Como se apreció anteriormente, el software, la microprogramacion cableada, y el hardware son restaurados de manera adecuada al momento del encendido después del estado dormido. El software puede ser restaurado ejecutando un reinicio del software, como se describe a continuación. La microprogramacion cableada se puede restaurar volviendo a descargar una imagen de microprogramacion cableada de una memoria no volátil externa 158 a las memorias RAM internas (por ejemplo, RAM 232) . El hardware se puede restaurar recuperando los estados de registros guardados y haciendo que el software reconfigure los registros del hardware. El orden temporal para la restauración de los estados del software, microprogramación cableada y hardware es importante si las unidades de procesamiento son interdependientes, tal como se describió anteriormente. Los procesadores de propósito general dentro del procesador de módem 120 operan con base en el código almacenado en la memoria volátil 156. El código se puede almacenar (permanentemente) en la memoria no volátil 158 y se puede cargar en la memoria volátil 156 cuando se enciende la terminal 100. Posteriormente, los procesadores de propósito general dentro del procesador de módem 120 ejecutan el código de la memoria volátil 156 en lugar de la memoria no volátil 158. Un procedimiento de inicio de software carga el código de la memoria no volátil 158 a la memoria volátil 156. Se pueden ejecutar diferentes procedimientos de inicio de software dependiendo de las capacidades de la memoria no volátil 158, las cuales pueden ser "ejecutables" ' o "no ejecutables". Una memoria no volátil ejecutable (por ejemplo, una memoria instantánea OR) puede ser accesible como una memoria RAM, y el código puede ser recuperado de este tipo de memoria no volátil y puede ser ejecutado directamente por los procesadores de propósito general dentro del procesador de módem 120. Una memoria no volátil no ejecutable (por ejemplo, una memoria instantánea NAND) provee un código en páginas (por ejemplo, 512 octetos), una página a la vez, de forma que el código típicamente es recuperado desde este tipo de memoria no volátil y es almacenado en otra memoria (por ejemplo, una SDRAM) para uso. El inicio del software (el cual también se puede denominar como un inicio "en frió" o un inicio "de encendido") se realiza cuando la terminal 100 es primero encendida e incluye un conjunto de pasos. El reinicio del software (el cual también se puede denominar como un inicio "en caliente" o un inicio "reanudado") se ejecuta cuando es encendido después de un estado dormido y típicamente incluye un sub-conjunto de los pasos ejecutados para el inicio del software. Los pasos específicos que se van a ejecutar para el inicio del software y el reinicio del software típicamente dependen de la configuración del sistema, el tipo de memoria no volátil, y así sucesivamente . La figura 7 ilustra un procedimiento de inicio de software para la memoria no volátil 158, el cual se ejecuta con una memoria instantánea NAND. El procedimiento de inicio de software se ejecuta en dos partes. En la primera parte, un código de inicio es descargado de la memoria no volátil 158 (memoria instantánea NAND) a la memoria interna 134 (por ejemplo, una SRAM) cuando la terminal 100 es primero encendida. El código de inicio configura un controlador de memoria, establece la memoria 156, enciende los enlaces comunes y así sucesivamente. En la segunda parte, un descargador de software copia el resto del código de la memoria no volátil 158 a la memoria volátil 156 (por ejemplo, a través del enlace común de datos 128 dentro del procesador de módem 120) . El código entonces establece un sistema de archivos de cifrado (EFS) en la memoria 156 y configura el procesador de módem 120. La primera parte del procedimiento de inicio de software puede ser relativamente rápida (por ejemplo, menos de un mseg) pero la segunda parte puede tomar un periodo prolongado de tiempo (por ejemplo, aproximadamente, dos segundos) para completarse. La memoria 156 es una memoria volátil que pierde sus datos en caso de ser apagada. Cuando los dominios de energía colapsibles son apagados durante el estado dormido, la memoria volátil 156 es colocada en el modo de baja energía. En este modo de baja energía, la memoria 156 recarga periódicamente (es decir, actualiza) sus celdas de memoria para que se retenga el código y los datos . La unidad de control de energía 140 coloca la memoria 156 en el modo de baja energía durante el tiempo de apagado y saca a la memoria 156 del modo de baja energía durante el tiempo de encendido. SDRAM con auto-actualización está comercialmente disponible y se puede utilizar para la memoria 156. Cuando los dominios de energía colapsados son nuevamente encendidos, se ejecuta un procedimiento de reinicio de software para restablecer la operación del procesador de módem 120. Para el reinicio de software, solo se repite la primera parte del procedimiento de inicio de software, descrito en la figura 7, y se omite la mayoría de la segunda parte. La memoria 156 es sacada entonces del modo de baja energía. El código en la memoria 156 entonces configura las unidades de procesamiento dentro del procesador de módem 120. Debido a que el código es retenido por la memoria 156 durante el estado dormido, la inicialización de la memoria 156, la descarga de código de la memoria no volátil 158 a la memoria 156, y el establecimiento de EFS en la segunda parte se pueden omitir. Esto puede acortar tremendamente la cantidad de tiempo necesaria para el reinicio del software. El código de inicio también se puede almacenar en una memoria ROM dentro del procesador de módem 120. En este caso, el código de inicio se puede ejecutar desde la memoria ROM al momento del encendido, sin tener que ser descargado de la memoria no volátil externa 158.
Pudiera ser necesario guardar algunos estados de hardware antes del apagado de los dominios de energía colapsibles. Estos estados de hardware pueden incluir información de configuración para varias unidades de procesamiento tal como el núcleo de raódem 130, los PLL 136, y asi sucesivamente. Los estados de hardware se pueden guardar en registradores de estado 242 dentro de la unidad de control de energía 140, la memoria 156, o la memoria externa 156 antes del apagado. Al momento del encendido después de un estado dormido, los estados del hardware son restaurados mediante la recuperación de los registros de estado del hardware que se guardaron previamente. Los estados de hardware se restauran después que se completa el procedimiento de reinicio del software debido a que el software también configura el hardware. El dominio de energía siempre-encendido 210a se acopla a, y se comunica con los dominios de energía colapsibles 210b a 210e a través de las interfaces 1/0. Como se apreció anteriormente, diferentes dominios de energía se pueden acoplar a diferentes enlaces comunes de suministro de energía con diferentes voltajes. En este caso, el cambio de nivel se ejecuta para cada señal que va de un dominio de energía con un voltaje de suministro menor a un dominio de energía con un voltaje de suministro superior.
Cuando se apagan los dominios de energía colapsibles, las interfaces de salida de los dominios de energía colapsados ya no son activadas por estos dominios. Estas interfaces de salida son puestas en cualquier lógica baja o alta (por ejemplo, circuito a tierra o voltaje de suministro) , según sea apropiado, de forma que los circuitos acoplados a estas interfaces no se ven afectados. También es deseable sujetar las entradas a los dominios de energía colapsados para evitar las trayectorias de fuga de las interfaces I/O a estos dominios de energía. Dos señales de control (es decir, la señales freeze_io y power_down) son generadas por la unidad de control de energía 140 en el dominio de energía siempre-encendido y se utilizan para controlar (es decir, sujetar, congelar/liberar) las interfaces entre los dominios de energía colapsibles y el dominio de energía siempre-encendido y los adaptadores. Estas señales de control permiten que la sujeción y congelamiento/liberación se realicen en el orden temporal deseado. Por ejemplo, cuando se enciende, puede ser deseable primero soltar las señales de entrada para los dominios de energía colapsados y después liberar las señales de salida de los dominios de energía colapsados. La figura 8A muestra un circuito de interfaz 810 entre un dominio de energía colapsible (voltaje inferior) 210x y un dominio de energía siempre-encendido (voltaje superior) 210a. El circuito de interfaz 810 ejecuta el cambio de nivel y la retención a tierra para una señal de salida desde el dominio de energía 210x. Dentro del circuito de interfaz 810, para la trayectoria de salida, una compuerta NAND 812 recibe y atrapa la señal de salida del dominio de energía 210x a lógica baja si la señal freeze_io está en lógica alta y, de otra manera, pasa la señal de salida. Un cambiador de nivel 814 traslada la salida de la compuerta NAND 812 del voltaje de suministro inferior para el dominio de energía 210x al voltaje de suministro superior para el dominio de energía 210a. Para la trayectoria de entrada, una compuerta NAND 816 recibe y fuerza una señal de entrada del dominio de energía siempre-encendido 210a a lógica baja si la señal power-down está en lógica alta y, de otra forma, pasa la señal de entrada. El cambio de nivel es necesario pasando de un dominio de bajo voltaje a un dominio de alto voltaje pero no es necesario pasando del dominio de alto voltaje al dominio de bajo voltaje. La señal de salida del dominio de energía colapsible 210x también puede ser sujetado a lógica alta utilizando la circuitería apropiada. Las terminales de salida para el procesador de módem 120 se mantienen en el último estado lógico (es decir, el estado anterior al apagado) durante todo el tiempo que están apagados los dominios de energía colapsibles . Otras unidades de hardware para la terminal 100 pueden depender de estas terminales de salida. Al mantener las terminales de salida en sus estados más recientes, las otras unidades de hardware se ven afectadas de manera mínima mientras que el procesador de módem 120 está apagado. Cada terminal de salida está asociada con circuitería de adaptador que acciona la terminal. La circuitería de adaptador recibe una señal de salida para la terminal, guarda en memoria intermedia la señal, y acciona la terminal de salida con la señal guardada en memoria intermedia. A continuación se describe una circuitería de adaptador de salida ejemplar. La figura 8B muestra un circuito de salida 820 entre el dominio de energía colapsible (voltaje inferior) 210x y un adaptador 220 (voltaje superior) para el procesador de módem 120. El circuito de salida 820 ejecuta el cambio de nivel y enganche para una señal de salida del dominio de energía 210x. Dentro del circuito de salida 820, un cambiador de nivel 824 cambia la señal de salida del dominio de energía 210x. Un circuito de retención 826 entonces engancha la señal de salida trasladada con la señal freeze_io y provee la señal de salida enganchada al adaptador 220. La señal de salida es enganchada (es decir, congelada) cuando la señal freeze_io está en lógica alta y, de otra forma, pasa a través de la misma. El adaptador 220 incluye circuiteria de accionamiento que acciona una terminal de salida correspondiente para el procesador de módem 120. Las señales de entrada que van de los adaptadores del procesador de módem 120 a los dominios de energía colapsibles se pueden sujetar al circuito a tierra con la compuerta NAND 816 en la figura 8A ó se pueden sujetar para suministrar voltaje. El controlador de interrupción 250 monitorea las señales de entrada pertinentes de los adaptadores para condiciones que requieren que los dominios de energía colapsados sean encendidos nuevamente. Estas condiciones pueden incluir, por ejemplo, interrupciones externas de otras unidades/componentes dentro de la terminal 100. Cuando se detecta dicha condición, el controlador de interrupción 250 dispara el controlador de energía 252 para encender los dominios de energía colapsados . Refiriéndose a la figura 3, los enlaces comunes de suministro de energía externos 214a y 214b son provistos a través de los adaptadores respectivos, y estos adaptadores pueden estar atados entre sí por uno o más diodos de descarga electrostática (ESD) acoplados en serie. Estos diodos ESD se utilizan para evitar que se desarrolle un voltaje grande a través de los dos enlaces comunes de suministro de energía, lo cual puede ocurrir, por ejemplo, debido a la descarga electrostática. Los diodos ESD son polarizados en sentido inverso durante la operación normal. ün número suficiente de diodos ESD están acoplados en serie para que estos diodos no experimenten una polarización directa cuando se apaga el dominio de energía colapsible. Los diodos ESD se pueden acoplar en paralelo con P-canal FET 312 pero no se muestran en la figura 3 por simplicidad. Por simplicidad, todos los dominios de energía colapsibles se describen como encendidos o apagados juntos en la descripción anterior. En general, cada dominio de energía colapsible se puede encender o apagar individualmente. Es posible encender únicamente los dominios de energía colapsibles necesarios en cualquier momento determinado. Se necesita un mecanismo de control más complicado para lograr una mayor flexibilidad en el encendido y apagado de los dominios de energía colapsibles. Las técnicas aquí descritas para dividir las unidades de procesamiento en dominios de energía colapsibles y siempre-encendidos se pueden utilizar para varios tipos de circuitos integrados, tal como un CI de módem (como se describió anteriormente) , un CI de comunicación, un CI de procesador, y así sucesivamente. Estas técnicas también se pueden utilizar de manera conveniente para varias aplicaciones tales como la comunicación inalámbrica (como se describió anteriormente) , computación inalámbrica, y asi sucesivamente. En general, los dominios de energía colapsibles se pueden utilizar para cualquier aplicación con una linea de tiempo en donde los dominios de energía solo necesitan estar encendidos durante una porción del tiempo. Un circuito integrado con dominios de energía colapsibles y las técnicas para encender y apagar los dominios de energía colapsibles aquí descritos se pueden ejecutar a través de varios medios. El circuito integrado con dominios de energía colapsibles puede ser un circuito integrado de aplicación específica (ASIC) , un DSP, un dispositivo de lógica programable (PLD) , una disposición de puerta de campo programable (FPGA) , un procesador, un controlador, un micro-controlador, un microprocesador, y así sucesivamente. Los controles para encender y apagar los dominios de energía colapsibles se pueden ejecutar en hardware o software. Para una ejecución de hardware, el control de encendido/apagado se puede ejecutar dentro del circuito integrado (por ejemplo, dentro de la unidad de control de energía 140 en el procesador de módem 120) o fuera del circuito integrado. Para una ejecución de software, el control de encendido/apagado se puede ejecutar con módulos (por ejemplo, procedimientos, funciones y así sucesivamente) que ejecuten las funciones aquí descritas. El código de software se puede almacenar en una unidad de memoria (por ejemplo, memorias 134, 156 ó 158 en la figura 1) y se puede ejecutar a través de un procesador (por ejemplo, el controlador 132, figura 1, o controlador de energía 252 en la figura 2) . La descripción previa de las modalidades descritas se provee para permitir a aquellos expertos en la técnica realizar o utilizar la presente invención. Aquellos expertos en la técnica apreciarán que se pueden realizar varias modificaciones a estas modalidades, y los principios genéricos aqui definidos se pueden aplicar a otras modalidades sin apartarse del espíritu o alcance de la invención. Por lo tanto, la presente invención no pretende quedar limitada a las modalidades que se muestran aquí sino que se le acordará el alcance más amplio consistente con los principios y características novedosas aquí descritas.

Claims (9)

NOVEDAD DE LA INVENCION Habiendo descrito el presente invento, se considera como una novedad y, por lo tanto, se reclama como prioridad lo contenido en las siguientes: REIVINDICACIONES
1. - Un circuito integrado para un dispositivo de comunicación inalámbrica, que comprende: un dominio de energía siempre-encendido que incluye bloques de circuito acoplados a un primer suministro de energía y encendidos en todo momento mientras el dispositivo inalámbrico está encendido; y por lo menos un dominio de energía colapsible, cada dominio de energía colapsible incluye bloques de circuito acoplados a un segundo suministro de energía a través de una conexión de energía respectiva y encendido o apagado por la conexión de energía.
2. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque los bloques de circuito por lo menos en un dominio de energía colapsible operan para ejecutar modulación y desmodulación para la comunicación inalámbrica.
3. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dominio de energía siempre-encendido opera para mantener una línea de tiempo para cada uno por lo menos de un sistema de comunicación inalámbrica, la línea de tiempo para cada sistema indica los tiempos en estado dormido y los tiempos en-línea para el dispositivo inalámbrico con respecto al sistema, los tiempos en estado dormido corresponden a los tiempos que el dispositivo inalámbrico no recibe mensajes del sistema, los tiempos en-línea corresponden a los tiempos que el dispositivo inalámbrico procesa una señal para el sistema. . - El circuito integrado de conformidad con la reivindicación 3, caracterizado porque por lo menos un dominio de energía colapsible es apagado durante los tiempos en estado dormido cuando el dispositivo inalámbrico no está recibiendo mensajes de ningún sistema de comunicación inalámbrica. 5. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque la conexión de energía para cada dominio de energía colapsible incluye por lo menos un conmutador que opera para proveer energía a los bloques de circuito en el dominio de energía cuando está habilitado y para retirar energía de los bloques de circuito cuando está deshabilitado. 6. - El circuito integrado de conformidad con la reivindicación 5, caracterizado porque por lo menos un conmutador para cada conexión de energía comprende un conmutador de cabeza o un conmutador de pie. 7. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el primer y segundo suministros de energía son un suministro de energía común. 8. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el primer y segundo suministros de energía son suministros de energía con diferentes voltajes. 9.- El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dominio de energía siempre-encendido incluye un controlador de energía que opera para proveer · por lo menos una señal de control para encender o apagar cada uno por lo menos de un dominio de energía colapsible. 10. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dominio de energía siempre-encendido incluye un controlador de interrupción que opera para monitorear las señales de entrada para el circuito integrado y para proveer una indicación para encender por lo menos un dominio de energía colapsible si así lo requieren las señales de entrada. 11. - El circuito integrado de conformidad con la reivindicación 3, caracterizado porque el dominio de energía siempre-encendido incluye un controlador dormido que opera para mantener la línea de tiempo para cada uno por lo menos de un sistema de comunicación inalámbrica. 12. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dominio de energía siempre-encendido incluye un controlador de temporizador que opera para habilitar y deshabilitar los temporizadores por lo menos para un dominio de energía colapsible . 13. - El circuito integrado de conformidad con la reivindicación 1, que además comprende: por lo menos un circuito de salida por lo menos para una terminal de salida del circuito integrado, un circuito de salida para cada terminal de salida, cada circuito de salida recibe una señal de salida de uno de por lo menos un dominio de energía colapsible y acciona la terminal de salida asociada con la señal de salida. 1
4. - El circuito integrado de conformidad con la reivindicación 13, caracterizado porque cada circuito de salida incluye un circuito de retención que opera para mantener el estado lógico de la señal de salida para la terminal de salida asociada mientras el dominio de energía colapsible asociado está apagado. 1
5. - El circuito integrado de conformidad con la reivindicación 1, que además comprende: por lo menos un circuito de interfaz por lo menos para una conexión entre el dominio de energía siempre-encendido y por lo menos un dominio de energía colapsible, un circuito de interfaz para cada conexión entre dos dominios de energía, cada circuito de interfaz incluye un circuito de sujeción que opera para sujetar una señal de interfaz respectiva a lógica baja o alta . 1
6. - El circuito integrado de conformidad con la reivindicación 15, caracterizado porque cada circuito de interfaz además incluye un cambiador de nivel que opera para trasladar la señal de interfaz respectiva entre dos voltajes diferentes para los dos dominios de energía. 1
7. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque la conexión de energía para cada dominio de energía colapsible incluye un número suficiente de diodos de descarga electrostática (ESD) para evitar una falla del segundo suministro de energía cuando el dominio de energía colapsible está apagado . 1
8. - El circuito integrado de conformidad con la reivindicación 1, que además comprende: una memoria interna que opera para recibir el código de inicio para la configuración de un sistema de memoria para el circuito integrado . 1
9. - El circuito integrado de conformidad con la reivindicación 18, caracterizado porque el código de inicio es descargado desde una memoria no volátil externa a la memoria interna y es ejecutado cuando por lo menos un dominio de energía colapsible está encendido. 20. - El circuito integrado de conformidad con la reivindicación 18, caracterizado porque el código de inicio, cuando es ejecutado, configura un controlador de memoria para el sistema de memoria y establece una memoria volátil externa. 21. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dispositivo inalámbrico opera para comunicarse con un sistema de Acceso Múltiple por División de Código (CDMA) . 22. - El circuito integrado de conformidad con la reivindicación 1, caracterizado porque el dispositivo inalámbrico opera para comunicarse con un Sistema Global para Comunicaciones Móviles (GSM) . 23. - Un dispositivo de comunicación inalámbrica que comprende un procesador de módem que opera para ejecutar modulación y desmodulación para comunicación inalámbrica, el procesador de módem incluye: un dominio de energía siempre-encendido que incluye bloques de circuito acoplados a un primer suministro de energía y encendidos en todo momento mientras el dispositivo inalámbrico está encendido; y por lo menos un dominio de energía colapsible, cada dominio de energía colapsible incluye bloques de circuito acoplados a un segundo suministro de energía a través de una conexión de energía y encendido o apagado por la conexión de energía . 24. - El dispositivo inalámbrico de conformidad con la reivindicación 23, caracterizado porque el dominio de energía siempre-encendido opera para mantener una línea de tiempo para cada uno por lo menos de un sistema de comunicación inalámbrica, la línea de tiempo para cada sistema indica los tiempos en estado dormido y los tiempos en-línea para el dispositivo inalámbrico con respecto al sistema, los tiempos en estado dormido corresponden a los tiempos que el dispositivo inalámbrico no recibe mensajes del sistema, los tiempos en-línea corresponden a los tiempos que el dispositivo inalámbrico procesa una señal para el sistema, y en donde por lo menos un dominio de energía colapsible está apagado durante los tiempos en estado dormido por lo menos para un sistema. 25. - El dispositivo inalámbrico de conformidad con la reivindicación 23, que además comprende: un oscilador principal que opera para proveer un temporizador principal empleado por bloques de circuito en el procesador de módem por lo menos mientras un dominio de energía colapsible está encendido; y un oscilador dormido que opera para proveer un temporizado de estado dormido empleado por los bloques de circuito en el dominio de energía siempre-reivindicación 27, que además comprende: enganchar estados lógicos de terminales de, salida antes de apagar por lo menos un dominio de energía colapsible; y liberar las terminales de salida después de encender por lo menos un dominio de energía colapsible. 30. - El método de conformidad con la reivindicación 27, que además comprende: guardar estados de hardware antes de apagar por lo menos un dominio de energía colapsible; y restaurar los estados de hardware después de encender por lo menos un dominio de energía colapsible. 31. - El método de conformidad con la reivindicación 27, que además comprende: colocar una memoria volátil en un modo de auto-actualización antes de apagar por lo menos un dominio de energía colapsible; y sacar a la memoria volátil del modo de auto-actualización después de encender por lo menos un dominio de energía colapsible. 32. - El método de conformidad con la reivindicación 27, que además comprende: deshabilitar los temporizadores por lo menos para un dominio de energía colapsible antes de apagar por lo menos el dominio de energía colapsible; y habilitar los temporizadores después de encender por lo menos el dominio de energía colapsible. 33. - El método de conformidad con la reivindicación 27, que además comprende: apagar un 49 encendido por lo menos mientras un dominio de energía colapsible está apagado, en donde el temporizador en estado dormido tiene una frecuencia menor que el temporizador principal . 26.- El dispositivo inalámbrico de conformidad con la reivindicación 23, que además comprende: una memoria volátil que opera para almacenar un código de programa para el dispositivo inalámbrico, en donde la memoria volátil se coloca en un modo de auto-actualización cuando no es accesada por ningún dominio de energía colapsible. 27. - On método para conservar energía para un dispositivo de comunicación inalámbrica, el método comprende: encender bloques de circuitos en un dominio de energía siempre-encendido en todo momento mientras el dispositivo inalámbrico está encendido; y encender o apagar bloques de circuito en cada uno por lo menos de un dominio de energía colapsible con una conexión de energía para el dominio de energía colapsible . 28. - El método de conformidad con la reivindicación 21, que además comprende: recibir una indicación para entrar al estado dormido, y en donde los bloques de circuito por lo menos en un dominio de energía colapsible son apagados durante el estado dormido excediendo una duración de tiempo particular. 29.- El método de conformidad con la oscilador empleado para generar los temporizadores por lo menos para un dominio de energía colapsible antes de apagar por lo menos el dominio de energía colapsible; y encender el oscilador después de encender por lo menos el dominio de energía colapsible. 34. - ün aparato para comunicación inalámbrica, que comprende: medios para encender bloques de circuito en un dominio de energía siempre-encendido en todo momento mientras está encendido el dispositivo inalámbrico; y medios para encender o apagar bloques de circuito en cada uno por lo menos de un dominio de energía colapsible con una conexión de energía para el dominio de energía colapsible . 35. - El aparato de conformidad con la reivindicación 34, que además comprende: medios para recibir una indicación para entrar a un estado dormido, y en donde los bloques de circuito por lo menos en un dominio de energía colapsible están apagados durante el estado dormido . 36.- El aparato de conformidad con la reivindicación 34, que además comprende: medios para enganchar estados lógicos de terminales de salida antes de apagar por lo menos un dominio de energía colapsible; y medios para liberar las terminales de salida después de encender por lo menos un dominio de energía colapsible.
MXPA06002961A 2003-09-19 2004-09-01 Colapso de energia para una terminal inalambrica. MXPA06002961A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US50450703P 2003-09-19 2003-09-19
US10/786,585 US7369815B2 (en) 2003-09-19 2004-02-24 Power collapse for a wireless terminal
PCT/US2004/028579 WO2005034546A1 (en) 2003-09-19 2004-09-01 Power collapse for a wireless terminal

Publications (1)

Publication Number Publication Date
MXPA06002961A true MXPA06002961A (es) 2006-06-14

Family

ID=34316656

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA06002961A MXPA06002961A (es) 2003-09-19 2004-09-01 Colapso de energia para una terminal inalambrica.

Country Status (4)

Country Link
US (1) US7369815B2 (es)
CN (1) CN1871869B (es)
MX (1) MXPA06002961A (es)
WO (1) WO2005034546A1 (es)

Families Citing this family (101)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4056768B2 (ja) * 2002-03-04 2008-03-05 富士通株式会社 マイクロコンピュータ、キャッシュメモリ制御方法及びクロック制御方法
JP2004021574A (ja) * 2002-06-17 2004-01-22 Hitachi Ltd 半導体装置
US7831282B2 (en) 2003-10-15 2010-11-09 Eaton Corporation Wireless node providing improved battery power consumption and system employing the same
TW200525360A (en) * 2004-01-19 2005-08-01 Comax Semiconductor Inc Mobile communication device and memory device and accessing process thereof
US8427490B1 (en) 2004-05-14 2013-04-23 Nvidia Corporation Validating a graphics pipeline using pre-determined schedules
US8624906B2 (en) * 2004-09-29 2014-01-07 Nvidia Corporation Method and system for non stalling pipeline instruction fetching from memory
US8725990B1 (en) 2004-11-15 2014-05-13 Nvidia Corporation Configurable SIMD engine with high, low and mixed precision modes
US7869835B1 (en) * 2005-03-02 2011-01-11 Nvidia Corporation Method and system for pre-loading and executing computer instructions within the cache memory
US7522941B2 (en) * 2005-05-23 2009-04-21 Broadcom Corporation Method and apparatus for reducing standby power consumption of a handheld communication system
JP2007012000A (ja) * 2005-07-04 2007-01-18 Hitachi Ltd 記憶制御装置及びストレージシステム
US8009605B1 (en) * 2005-08-08 2011-08-30 Rockwell Collins, Inc. Low power, programmable modem for software defined radio applications
US9092170B1 (en) 2005-10-18 2015-07-28 Nvidia Corporation Method and system for implementing fragment operation processing across a graphics bus interconnect
KR100644820B1 (ko) * 2005-10-24 2006-11-14 한국전자통신연구원 구동전압 제어 모듈
DE102006005779B3 (de) * 2006-02-03 2007-08-30 Atmel Germany Gmbh Integrierte Schaltung und Betriebsverfahren hierfür
TWI324865B (en) * 2006-03-31 2010-05-11 Hon Hai Prec Ind Co Ltd Power management system and method for network device
US7739629B2 (en) 2006-04-14 2010-06-15 Cadence Design Systems, Inc. Method and mechanism for implementing electronic designs having power information specifications background
US20080288919A1 (en) * 2007-05-14 2008-11-20 Microsoft Corporation Encoding of Symbol Table in an Executable
EP1914900A1 (en) * 2006-10-18 2008-04-23 Interuniversitair Microelektronica Centrum ( Imec) Digital receiver for software-defined radio implementation
JP2009538012A (ja) * 2006-05-16 2009-10-29 アイメック ソフトウェア無線実装用ディジタル受信機
US7962786B2 (en) * 2006-11-17 2011-06-14 Nokia Corporation Security features in interconnect centric architectures
US20080150596A1 (en) * 2006-12-22 2008-06-26 Eyal Fayneh Charge pump circuit
US8392728B2 (en) * 2006-12-22 2013-03-05 Intel Corporation Reducing idle leakage power in an IC
US7941682B2 (en) * 2007-05-09 2011-05-10 Gainspan, Inc. Optimum power management of system on chip based on tiered states of operation
US8175099B2 (en) * 2007-05-14 2012-05-08 Microsoft Corporation Embedded system development platform
EP1995880B1 (en) * 2007-05-23 2011-09-07 Dibcom Power management method and corresponding device
US8504121B1 (en) * 2007-05-30 2013-08-06 Marvell International Ltd. Method and apparatus for reducing power consumption in a portable device
CN101335512A (zh) * 2007-06-28 2008-12-31 深圳Tcl新技术有限公司 具有待机功能的电子装置
US8442476B2 (en) * 2007-07-20 2013-05-14 Cresta Technology Corporation Mobile radio receiver power management systems and methods
US8683126B2 (en) 2007-07-30 2014-03-25 Nvidia Corporation Optimal use of buffer space by a storage controller which writes retrieved data directly to a memory
US8698819B1 (en) 2007-08-15 2014-04-15 Nvidia Corporation Software assisted shader merging
US8659601B1 (en) 2007-08-15 2014-02-25 Nvidia Corporation Program sequencer for generating indeterminant length shader programs for a graphics processor
US8411096B1 (en) 2007-08-15 2013-04-02 Nvidia Corporation Shader program instruction fetch
US9024957B1 (en) 2007-08-15 2015-05-05 Nvidia Corporation Address independent shader program loading
US7514958B1 (en) * 2007-10-16 2009-04-07 Broadcom Corporation Integrated circuit having a configurable logic gate
CN101150811B (zh) * 2007-10-22 2012-01-25 中兴通讯股份有限公司 一种移动终端中控制待机的装置和方法
IL187044A0 (en) * 2007-10-30 2008-02-09 Sandisk Il Ltd Fast secure boot implementation
US8442560B1 (en) * 2007-11-19 2013-05-14 Kenneth P. Kiraly Mode switching user device
US7839016B2 (en) * 2007-12-13 2010-11-23 Arm Limited Maintaining output I/O signals within an integrated circuit with multiple power domains
US8780123B2 (en) 2007-12-17 2014-07-15 Nvidia Corporation Interrupt handling techniques in the rasterizer of a GPU
US9064333B2 (en) 2007-12-17 2015-06-23 Nvidia Corporation Interrupt handling techniques in the rasterizer of a GPU
TW200935841A (en) * 2008-02-01 2009-08-16 Nat Univ Tsing Hua Method for determining and maximizing unavailability interval
US8923385B2 (en) 2008-05-01 2014-12-30 Nvidia Corporation Rewind-enabled hardware encoder
US8681861B2 (en) 2008-05-01 2014-03-25 Nvidia Corporation Multistandard hardware video encoder
KR101039617B1 (ko) * 2008-05-02 2011-06-09 삼성전자주식회사 무선 근거리 통신망에서 데이터 전송 방법 및 장치 및 이를위한 시스템
US20100162021A1 (en) * 2008-12-08 2010-06-24 Kennard Peter System and method for extending the battery life of a mobile device
US8892930B2 (en) * 2008-08-01 2014-11-18 Integrated Device Technology Inc. Systems and methods for power management in electronic devices
US8719610B2 (en) * 2008-09-23 2014-05-06 Qualcomm Incorporated Low power electronic system architecture using non-volatile magnetic memory
CN101685296B (zh) * 2008-09-25 2012-01-04 盛群半导体股份有限公司 单芯片集成电路的控制电路
US7777471B2 (en) * 2008-09-30 2010-08-17 Telefonaktiebolaget Lm Ericsson (Publ) Automated sleep sequence
KR20100043825A (ko) * 2008-10-21 2010-04-29 삼성전자주식회사 휴대 단말기의 정보 표시 방법 및 장치
US8489851B2 (en) 2008-12-11 2013-07-16 Nvidia Corporation Processing of read requests in a memory controller using pre-fetch mechanism
US8200173B2 (en) * 2009-03-25 2012-06-12 Qualcomm Incorporated Gated RF control channel demodulation methods and apparatuses
US8160725B2 (en) * 2009-05-20 2012-04-17 Vega Grieshaber Kg Energy saving control for a field device
US8423088B2 (en) * 2009-07-22 2013-04-16 Microsoft Corporation Aggregated, interactive communication timeline
CN101719964B (zh) * 2009-11-27 2012-10-10 中兴通讯股份有限公司 移动终端电源管理方法及移动终端
US8271812B2 (en) * 2010-04-07 2012-09-18 Apple Inc. Hardware automatic performance state transitions in system on processor sleep and wake events
JP5875782B2 (ja) * 2010-05-07 2016-03-02 三星電子株式会社Samsung Electronics Co.,Ltd. システムオンチップ並びにこれを含む電子装置及び携帯用通信装置
KR101835615B1 (ko) * 2010-05-07 2018-03-09 삼성전자주식회사 시스템 온 칩, 이를 포함하는 장치들, 및 상기 시스템 온 칩의 전력 제어 방법
US8400743B2 (en) 2010-06-30 2013-03-19 Advanced Micro Devices, Inc. Electrostatic discharge circuit
US8589854B2 (en) * 2010-07-13 2013-11-19 Algotochip Corp. Application driven power gating
US8185862B2 (en) * 2010-07-13 2012-05-22 Algotochip Corporation Architectural level power-aware optimization and risk mitigation
KR101689556B1 (ko) * 2010-09-20 2016-12-26 삼성전자주식회사 계층적 전력 제어 회로, 이를 이용한 전력 제어 방법, 및 이를 포함하는 SoC 장치
US8468373B2 (en) 2011-01-14 2013-06-18 Apple Inc. Modifying performance parameters in multiple circuits according to a performance state table upon receiving a request to change a performance state
JP5190568B2 (ja) * 2011-02-23 2013-04-24 株式会社国際電気通信基礎技術研究所 無線基地局およびそれを用いた無線通信システム
US8713388B2 (en) 2011-02-23 2014-04-29 Qualcomm Incorporated Integrated circuit testing with power collapsed
WO2012122850A1 (zh) * 2011-03-14 2012-09-20 Zhao Wenzhi 一种手机节电设置
WO2012160405A1 (en) * 2011-05-26 2012-11-29 Sony Ericsson Mobile Communications Ab Optimized hibernate mode for wireless device
US9400545B2 (en) 2011-12-22 2016-07-26 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including autonomous hardware-based deep power down in devices
US9396117B2 (en) 2012-01-09 2016-07-19 Nvidia Corporation Instruction cache power reduction
US9552032B2 (en) 2012-04-27 2017-01-24 Nvidia Corporation Branch prediction power reduction
US9547358B2 (en) 2012-04-27 2017-01-17 Nvidia Corporation Branch prediction power reduction
KR102078180B1 (ko) * 2012-10-27 2020-04-07 삼성전자주식회사 무선 단말에서의 동작 모드 제어장치 및 방법
EP2736289A3 (en) * 2012-11-26 2016-04-13 Samsung Electro-Mechanics Co., Ltd Integrated circuit, mobile terminal including the same, and method of controlling mobile terminal
KR102124127B1 (ko) * 2013-07-05 2020-06-29 삼성디스플레이 주식회사 표시장치 및 소비전력 저감 방법
ITTO20130994A1 (it) * 2013-12-05 2015-06-06 St Microelectronics Srl Sistema di gestione dell'alimentazione in sistemi on-chip
US20150161049A1 (en) * 2013-12-10 2015-06-11 Qualcomm Incorporated System and method for state-driven dynamic cache memory configuration for modems in a portable computing device
US10048742B2 (en) * 2014-01-16 2018-08-14 Mediatek Inc. Integrated circuit and electronic device
US10146284B2 (en) * 2014-05-20 2018-12-04 Entropic Communications, Llc Method and apparatus for providing standby power to an integrated circuit
CN104133512B (zh) * 2014-06-27 2016-05-18 小米科技有限责任公司 电源供电系统、控制电源供电的方法和装置
US9426748B2 (en) * 2014-07-11 2016-08-23 Qualcomm Incorporated Dynamic sleep mode based upon battery charge
US9916876B2 (en) 2014-07-21 2018-03-13 Intel Corporation Ultra low power architecture to support always on path to memory
FR3030177B1 (fr) * 2014-12-16 2016-12-30 Stmicroelectronics Rousset Dispositif electronique comprenant un module de reveil d'un appareil electronique distinct d'un coeur de traitement
US9785211B2 (en) 2015-02-13 2017-10-10 Qualcomm Incorporated Independent power collapse methodology
US10303235B2 (en) 2015-03-04 2019-05-28 Qualcomm Incorporated Systems and methods for implementing power collapse in a memory
US10117196B2 (en) * 2015-08-26 2018-10-30 Qualcomm Incorporated Dynamically configurable apparatus for operating within the current capabilities of the power source
KR101863682B1 (ko) 2016-12-29 2018-05-31 한화시스템 주식회사 파워 게이팅 회로 장치
US10098065B2 (en) 2017-02-21 2018-10-09 Qualcomm Incorporated Power saving via PHY firmware island
KR102244921B1 (ko) * 2017-09-07 2021-04-27 삼성전자주식회사 저장 장치 및 그 리프레쉬 방법
US10355693B1 (en) 2018-03-14 2019-07-16 Qualcomm Incorporated Extended GPIO (eGPIO)
US10712807B2 (en) 2018-03-30 2020-07-14 Qualcomm Incorporated Methods and apparatus for saving always on (AON) routing of signals across chips
US10948970B2 (en) * 2018-03-30 2021-03-16 Dialog Semiconductor B.V. Low power microcontroller
US11146301B2 (en) * 2019-05-09 2021-10-12 William James Scott Systems and methods for a cellular phone enclosure
US10983851B1 (en) * 2019-12-04 2021-04-20 Cirrus Logic, Inc. Protecting against memory corruption and system freeze during power state transitions in a multi-power domain system
CN112947738A (zh) * 2019-12-10 2021-06-11 珠海全志科技股份有限公司 一种智能终端电源系统及智能终端待机、唤醒方法
US11294441B2 (en) * 2020-06-25 2022-04-05 Nvidia Corporation Simplifying power sequencing for integrated circuits
US11495535B2 (en) 2020-12-17 2022-11-08 Advanced Micro Devices, Inc. Fuses to measure electrostatic discharge during die to substrate or package assembly
CN112650384B (zh) * 2021-01-05 2024-05-31 大唐微电子技术有限公司 一种低功耗休眠唤醒控制电路和多电源域的控制电路
KR20230037931A (ko) * 2021-09-10 2023-03-17 에스케이하이닉스 주식회사 데이터 출력 제어 회로 및 이를 포함하는 반도체 장치
CN114698072B (zh) * 2022-03-21 2024-04-26 沈阳中科奥维科技股份有限公司 Wia-pa无线振动变送器的低功耗电路及控制方法
US11907043B2 (en) 2022-05-25 2024-02-20 Apple Inc. Adaptive wake-up for power conservation in a processor
CN117492837A (zh) * 2024-01-02 2024-02-02 深圳鲲云信息科技有限公司 寄存器、寄存器配置方法及芯片

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5745860A (en) * 1994-12-16 1998-04-28 Telefonaktiebolaget Lm Ericsson Method and system of data transmission and reception in a mobile station within a radio telecommunications system
US5615162A (en) 1995-01-04 1997-03-25 Texas Instruments Incorporated Selective power to memory
US5874914A (en) * 1995-10-09 1999-02-23 Snaptrack, Inc. GPS receiver utilizing a communication link
GB2320398B (en) * 1996-12-12 2001-11-14 Nec Technologies Time base alignment for digital mobile phones
US6151681A (en) 1997-06-25 2000-11-21 Texas Instruments Incorporated Dynamic device power management
DE19733530C2 (de) * 1997-08-02 2003-10-09 Philips Intellectual Property Mobilfunkgerät
JP2000253140A (ja) * 1999-03-01 2000-09-14 Sony Corp 電子機器
JP3430119B2 (ja) 2000-04-17 2003-07-28 埼玉日本電気株式会社 携帯電話装置
US7089344B1 (en) * 2000-06-09 2006-08-08 Motorola, Inc. Integrated processor platform supporting wireless handheld multi-media devices
JP3625187B2 (ja) * 2000-12-18 2005-03-02 シャープ株式会社 カード型無線通信装置及びそれを用いた無線通信システム
JP2003132683A (ja) * 2001-10-23 2003-05-09 Hitachi Ltd 半導体装置
JP2003209616A (ja) 2002-01-15 2003-07-25 Fujitsu Ltd 半導体装置および携帯端末装置
US6715085B2 (en) * 2002-04-18 2004-03-30 International Business Machines Corporation Initializing, maintaining, updating and recovering secure operation within an integrated system employing a data access control function

Also Published As

Publication number Publication date
CN1871869B (zh) 2012-07-04
CN1871869A (zh) 2006-11-29
US7369815B2 (en) 2008-05-06
WO2005034546A1 (en) 2005-04-14
US20050064829A1 (en) 2005-03-24

Similar Documents

Publication Publication Date Title
MXPA06002961A (es) Colapso de energia para una terminal inalambrica.
KR100688102B1 (ko) 집적회로장치
US7971086B2 (en) Integrated waking/while-awake power management system with breaking distance timer for high wake-up latency portion of hardware
KR101429674B1 (ko) 시스템 온 칩에서 전력 소모를 감소시키기 위한 장치 및방법
US7206954B2 (en) Reduced power consumption for embedded processor
US20090292934A1 (en) Integrated circuit with secondary-memory controller for providing a sleep state for reduced power consumption and method therefor
JP2003015787A (ja) 非活動状態時の電力低減のために、走査に基づいて状態を保存及び復元する方法及びシステム
JPH04333119A (ja) 情報処理装置
US7380144B2 (en) Enabling and disabling of powering-off of computer system
WO2015062415A1 (zh) 控制供电的方法和无线终端
CN101155355A (zh) 一种用户设备睡眠模式的控制方法、装置及设备
AU2019309777B2 (en) Method and apparatus for mission critical standby of a portable communication device
EP0939495B1 (en) Power saving system for an electronic portable device
JP2002312073A (ja) 省電力化集積回路および省電力化集積回路の制御方法
CN104977979A (zh) 时钟源切换方法和系统
US6917555B2 (en) Integrated circuit power management for reducing leakage current in circuit arrays and method therefor
WO2014176893A1 (zh) 移动终端的关机方法及装置
JP2006004339A (ja) 半導体集積回路
JP2003271263A (ja) 情報処理装置、時刻情報制御方法
JPH1097340A (ja) 携帯型情報機器
KR102164716B1 (ko) 전원을 효율적으로 관리하기 위한 소프트웨어 운영 방법 및 이를 이용한 장치
KR100800864B1 (ko) 이동 통신단말기의 위상동기루프 장치 및 그에 의한워밍업 시간 단축 방법
WO2019104479A1 (zh) 判断加载程序的方法以及电子系统
JP2003345671A (ja) メモリ混載半導体集積回路
KR20050015746A (ko) 지에스엠 이동통신 단말기의 배터리 절약 방법

Legal Events

Date Code Title Description
FG Grant or registration
HH Correction or change in general