KR970071715A - 음질을 처리하는 신호처리장치 및 음질처리에 사용되는 신호처리장치가 설치된 기록장치, 재생장치 및 혼합장치 - Google Patents
음질을 처리하는 신호처리장치 및 음질처리에 사용되는 신호처리장치가 설치된 기록장치, 재생장치 및 혼합장치 Download PDFInfo
- Publication number
- KR970071715A KR970071715A KR1019970014006A KR19970014006A KR970071715A KR 970071715 A KR970071715 A KR 970071715A KR 1019970014006 A KR1019970014006 A KR 1019970014006A KR 19970014006 A KR19970014006 A KR 19970014006A KR 970071715 A KR970071715 A KR 970071715A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- delay
- sampling frequency
- digital signal
- bit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G5/00—Tone control or bandwidth control in amplifiers
- H03G5/005—Tone control or bandwidth control in amplifiers of digital signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G5/00—Tone control or bandwidth control in amplifiers
- H03G5/16—Automatic control
- H03G5/165—Equalizers; Volume or gain control in limited frequency bands
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/456—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a first order loop filter in the feedforward path
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04S—STEREOPHONIC SYSTEMS
- H04S1/00—Two-channel systems
- H04S1/007—Two-channel systems in which the audio signals are in digital form
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/00007—Time or data compression or expansion
- G11B2020/00014—Time or data compression or expansion the compressed signal being an audio signal
- G11B2020/00065—Sigma-delta audio encoding
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/10537—Audio or video recording
- G11B2020/10546—Audio or video recording specifically adapted for audio data
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/43—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Physics & Mathematics (AREA)
- Acoustics & Sound (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
본 발명은, 1비트디지털신호의 음질을 제어할 때, 상기 디지털신호를 두대역, 즉 가청대역 및 가청대역보다 높은 대역으로 분리하고, 가청대역의 음질만을 처리하고, 이 처리된 대역을 상기의 가청대역보다 높은 대역에 가산하는 작동을 하는 신호처리장치에 관한 것이다. 이 작동은 신호처리장치가, 음질이 1비트 디지털신호에 적합한 높은 다이나믹 레인지와 넓은 대역을 유지하도록 제어하는 것을 가능하게 한다. 상기 신호처리장치는 재생장치 및 기록장치에 사용될 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 1비트디지털신호를 처리하기 위한 종래의 구성을 나타내는 블록도이다.
Claims (24)
- 표본화주파수 N×fs(Hz)(N은 1보다 큰 정수, fs는 fs'이 가청대역주파수이며 fs'×2≤fs인 관계를 만족한다)로 표본화된, 1양자화비트를 가지는 1비트디지털신호를 처리하는 신호처리장치에 있어서, 상기 1비트 디지털신호를 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호로 변환하는 제1변환수단과, 상기 제1변환수단에 의해 변환된 fs(Hz)의 표본화주파수와 양자화다중비트를 가지는 디지털신호를 처리하는 신호처리 수단과, 상기 제1변환수단에 의해 변환된 fs(Hz)의 표본화주파수와 양자화다중비트를 가지는 상기 디지털신호를 주어진 시간만큼 지연하는 제1지연수단과, 상기 시그마-델타변조시스템에 의해 추출된 N×fs(Hz)의 표본화주파수와 1양자화비트를 가지는 디지털신호를 주어진 시간만큼 지연하는 제2지연수단과, 상기 신호처리수단의 출력신호 및 상기 제1지연수단으로부터 출력신호 사이에 차이를 연산하는 제1연산수단과, 상기 제1연산수단으로부터의 차이를 표본화주파수 N×fs(Hz)와 양자화 다중비트를 가지는 디지털신호로 변환하는 제2변환수단과, 상기 제2변환수단의 출력신호를 상기 제2지연수단의 출력신호에 가산하는 제2연산수단과, 상기 제2연산수단으로부터의 가산된 결과를 표본화주파수 N×fs(Hz) 및 1양자화비트를 가지는 디지털신호로 재양자화하는 시그마-델타변조수단과, 를 포함하여 구성된 것을 특징으로 하는 신호처리장치.
- 제1항에 있어서, 상기 신호처리수단과 상기 제1연산수단 사이에 위치한 계수변환수단을 더 포함하는 것을 특징으로하는 신호처리장치.
- 제1항에 있어서, 상기 제1지연수단과 상기 제1연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로하는 신호처리장치.
- 제1항에 있어서, 상기 제2지연수단과 상기 제2연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로하는 신호처리장치.
- 제1항에 있어서, 상기 지연수단의 지연시간은 상기 신호처리수단에 필요한 처리시간에 해당하는 것을 특징으로 하는 신호처리장치.
- 제1항에 있어서, 상기 지연수단의 지연시간은 상기 제1연산수단, 상기 제1변환수단, 상기 제2변환수단, 상기 신호처리수단의 전체처리시간에 해당하는 것을 특징으로 하는 신호처리장치.
- 시그마-델타 변조시스템을 통해 표본화주파수 N×fs(Hz)(N은 1보다 큰 정수이고 fs는 fs'이 가청대역주파수이고 fs'×2≤fs(Hz)인 관계를 만족한다)로 표본화된, 1양자화비트를 가지는 디지털신호를 기록매체에 기록하는 기록 장치에 있어서, 상기 1비트 디지털신호를 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호로 변환하는 제1변환수단과, 상기 제1변환수단에 의해 변환된 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호를 처리하는 신호처리수단과, 상기 제1변환수단에 의해 변환된 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 상기 디지털신호를 주어진 시간만큼 지연하는 제1지연수단과, 상기 스그마-델타 변조시스템을 통해 추출된 상기 N×fs의 표본화주파수(Hz)와 1양자화비트를 가지는 상기 디지털신호를 주어진 시간만큼 지연하는 제2지연수단과, 상기 신호처리수단의 출력신호와 상기 제1지연수단의 출력신호 사이에 차이를 연산하는 제1연산수단과, 상기 제1연산수단으로부터의 차이를 상기 N×fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호로 변환하는 제2변환수단과, 상기 제2변환수단의 출력신호를 상기 제2지연수단의 출력신호에 가산하는 제2연산수단과, 상기 제2연산수단의 가산된 결과를 N×fs의 상기 표본화주파수(Hz)와 1양자화비트를 가지는 디지털신호로 재양자화하는 시그마-델타 변조수단과, 상기 시그마-델타변조수단에 의해 변조된 N×fs의 표본화주파수(Hz)와 1양자화비트를 가지는 상기 디지털신호에 대해 미리정해진 신호처리를 수행하는 기록처리수단과, 상기 기록처리수단에 의해 처리된 1비트 디지털신호를 기록매체에 기록하는 기록처리수단과, 를 포함하여 구성된 것을 특징으로 하는 기록장치.
- 제7항에 있어서, 상기 신호처리수단과 상기 제1연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 기록장치.
- 제7항에 있어서, 상기 제1지연수단과 상기 제1연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 기록장치.
- 제7항에 있어서, 상기 제2지연수단과 상기 제2연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 기록장치.
- 제7항에 있어서, 상기 제1지연수단과의 지연시간은 상기 신호처리수단에 필요한 처리시간에 해당하는 것을 특징으로 하는 기록장치.
- 제7항에 있어서, 상기 제2지연수단의 지연시간은 상기 제1연산수단, 상기 제1변환수단, 상기 제2변환수단, 상기 신호처리수단의 전체 처리시간에 해당하는 것을 특징으로 하는 기록장치.
- 표본화주파수 N×fs(Hz)(N은 1보다 큰 정수이고 fs는 fs'이 가청대역주파수이며 fs'×2≤fs(Hz)인 관계를 만족한다)로 표본화된, 1양자화비트를 가지는 디지털신호가 기록된 기록매체로부터 1비트디지털신호를 재생하는 재생장치에 있어서, 상기 기록매체로부터의 1비트디지털신호를 재생하는 재생수단과, 상기 재생수단으로부터 재생된 상기 1비트디지털신호를 상기 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호로 변환하는 제1변환수단과, 상기 제1변환수단에 의해 변환된, 상기 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호를 처리하는 신호처리수단과, 상기 제1변환수단에 의해 변환된 fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 상기 디지털신호를 주어진 시간만큼 지연하는 제1지연수단과, 상기 시그마-델타 변조시스템을 통해 추출된 상기 N×fs의 표본화주파수(Hz)와 1양자화비트를 가지는 상기 디지털신호를 주어진 시간만큼 지연하는 제2지연수단과, 상기 신호처리수단의 출력신호 및 상기 제1지연수단의 출력신호 사이에 차이를 연산하는 제1연산수단과, 상기 제1연산수단으로부터의 상기 차이를 N×fs의 표본화주파수(Hz)와 양자화다중비트를 가지는 디지털신호로 변환하는 제2변환수단과, 상기 제2변환수단의 출력신호를 상기 제2지연수단의 출력신호에 가산하는 제2연산수단과, 상기 제2연산수단의 가산된 결과를 상기 N×fs의 표본화주파수(Hz) 및 1양자화비트로 재양자화하는 시그마-델타변조수단과, 를 포함하여 구성된 것을 특징으로 하는 재생 장치.
- 제13항에 있어서, 상기 신호처리수단과 상기 제1연산수단 사이에 위치한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 재생장치.
- 제13항에 있어서, 상기 제1지연수단과 상기 제1연산수단 사이에 위치한 계수변화수단을 더 포함하여 구성된 것을 특징으로 하는 재생장치.
- 제13항에 있어서, 상기 제2지연수단과 상기 제2연산수단 사이에 위치한 계수변화수단을 더 포함하여 구성된 것을 특징으로 하는 재생장치.
- 제13항에 있어서, 상기 제1지연수단의 지연시간은 상기 신호처리수단에 필요한 처리시간에 해당하는 것을 특징으로 하는 재생장치.
- 제13항에 있어서, 상기 제2지연수단의 지연시간은 상기 제1연산수단, 상기 제1변환수단, 상기 제2변환수단, 상기 신호처리수단에 필요한 전체처리시간에 해당하는 것을 특징으로 하는 재생장치.
- 표본화주파수 N×fs(Hz)(N은 1보다 큰 정수이고 fs는, fs'이 가청대역주파수이며 fs'×2≤fs의 관계를 만족한다)로 표본화된, 1양자화비트를 가지는 각 신호인, 디지털신호를 수신하고 m채널의 1비트디지털신호를 혼합하는 혼합장치에 있어서, 상기 m채널의 1비트디지털신호 각각을 표본화주파수 fs(Hz) 및 양자화 다중비트를 가지는 디지털신호로 변환하는 제1변환수단과, 상기 제1변환수단에 의해 변환된 상기 표본화주파수 fs(Hz) 및 양자화다중비트를 가지는 각 디지털신호인, 상기 m채널의 디지털신호 각각을 처리하는 신호처리수단과, 상기 제1변환수단에 의해 변환된 fs의 표본화주파수(Hz) 및 양자화 다중비트를 가지는 각 신호인, 상기 m채널의 디지털신호의 각각을 주어진 시간만큼 지연하는 제1지연수단과, 상기 시그마-델타변조시스템을 통해 추출된, 상기 표본화주파수 N×fs(Hz) 및 1양자화비트를 가지는 각 신호인, m채널의 상기 디지털신호의 각각을 주어진 시간만큼 지연하는 제2지연수단과, 상기 신호처리수단에 설치된 상기 m채널 각각의 출력신호 및 상기 제1지연수단에 설치된 상기 m채널 각각의 출력신호간의 차이를 연산하는 제1연산수단과, 상기 제2변환수단의 상기 m채널 각각의 상기 차이를 N×fs의 표본주파수(Hz) 및 양자화다중비트를 가지는 디지털신호로 변환하는 제2변환수단과, 상기 제2변환수단의 각 채널의 출력신호를 상기 제2지연수단의 각 채널의 출력신호에 가산하는 제2연산수단과, 상기 제2연산수단으로부터의 가산된 결과를 상기 N×fs의 상기 표본화 주파수(Hz) 및 1양자화 비트를 가지는 디지털신호로 재양자화하는 시그마-델타 변조수단과, 를 포함하여 구성된 것을 특징으로 하는 혼합장치.
- 제19항에 있어서, 상기 신호처리수단과 상기 제1연산수단 사이에 위치한 각 채널에 대한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 혼합장치.
- 제19항에 있어서, 상기 제1지연수단과 상기 제1연산수단 사이에 위치한 각 채널에 대한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 혼합장치.
- 제19항에 있어서, 상기 제2지연수단과 상기 제2연산수단 사이에 위치한 각 채널에 대한 계수변환수단을 더 포함하여 구성된 것을 특징으로 하는 혼합장치.
- 제19항에 있어서, 상기 제1지연수단의 지연시간은 상기 신호처리수단에 필요한 처리시간에 해당하는 것을 특징으로 하는 혼합장치.
- 제19항에 있어서, 상기 지연수단의 지연시간은 상기 제1연산수단, 상기 제1변환수단, 상기 신호처리수단에 필요한 전체처리시간에 해당하는 것을 특징으로 하는 혼합장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10975096A JP3327116B2 (ja) | 1996-04-30 | 1996-04-30 | 信号処理装置、信号記録装置及び信号再生装置 |
JP96-109750 | 1996-04-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970071715A true KR970071715A (ko) | 1997-11-07 |
KR100466643B1 KR100466643B1 (ko) | 2005-07-04 |
Family
ID=14518313
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970014006A KR100466643B1 (ko) | 1996-04-30 | 1997-04-16 | 음질을처리하는신호처리장치및음질처리에사용되는신호처리장치가설치된기록장치,재생장치및혼합장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5946402A (ko) |
JP (1) | JP3327116B2 (ko) |
KR (1) | KR100466643B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2330747B (en) * | 1997-10-24 | 2002-10-16 | Sony Uk Ltd | Audio signal processors |
AU753295B2 (en) * | 1999-02-05 | 2002-10-17 | Widex A/S | Hearing aid with beam forming properties |
US6348888B1 (en) * | 1999-03-22 | 2002-02-19 | Texas Instruments Incorporated | Pipelined ADC with noise-shaped interstage gain error |
JP2003534579A (ja) * | 2000-05-22 | 2003-11-18 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | ウォーターマークの挿入および抽出 |
DE60211208T2 (de) * | 2001-11-15 | 2007-05-03 | Koninklijke Philips Electronics N.V. | Sigma-delta modulation |
US7502422B2 (en) * | 2003-06-04 | 2009-03-10 | M/A—COM, Inc. | Electromagnetic wave transmitter systems, methods and articles of manufacture |
US7365669B1 (en) * | 2007-03-28 | 2008-04-29 | Cirrus Logic, Inc. | Low-delay signal processing based on highly oversampled digital processing |
JP5997803B2 (ja) * | 2015-05-22 | 2016-09-28 | 株式会社日立製作所 | 無線送信機、無線受信機、無線通信システム、昇降機制御システムおよび変電設備制御システム |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2828543B2 (ja) * | 1991-08-02 | 1998-11-25 | シャープ株式会社 | スピーカ駆動回路 |
US5347587A (en) * | 1991-11-20 | 1994-09-13 | Sharp Kabushiki Kaisha | Speaker driving device |
JP2509789B2 (ja) * | 1992-08-22 | 1996-06-26 | 三星電子株式会社 | 可聴周波数帯域分割を利用した音響信号歪み補正装置 |
JP3229051B2 (ja) * | 1993-01-29 | 2001-11-12 | 株式会社東芝 | アナログコンパンダ回路 |
JP3123286B2 (ja) * | 1993-02-18 | 2001-01-09 | ソニー株式会社 | ディジタル信号処理装置又は方法、及び記録媒体 |
US5592403A (en) * | 1993-03-11 | 1997-01-07 | Monolith Technologies Corporation | Digital-to-analog converter including integral digital audio filter |
JP2643761B2 (ja) * | 1993-03-11 | 1997-08-20 | ヤマハ株式会社 | 周波数変調楽音合成原理による波形加工装置 |
JPH0855428A (ja) * | 1994-08-17 | 1996-02-27 | Sony Corp | 録音信号処理装置 |
KR960011953A (ko) * | 1994-09-15 | 1996-04-20 | 배순훈 | 적응적 디지탈 오디오 부호화 장치 |
DE69533822T2 (de) * | 1994-10-06 | 2005-12-01 | Fidelix Y.K., Kiyose | Verfahren zur Wiedergabe von Audiosignalen und Vorrichtung dafür |
JPH08321745A (ja) * | 1995-03-20 | 1996-12-03 | Fujitsu Ltd | オーディオデータ処理装置 |
US5774567A (en) * | 1995-04-11 | 1998-06-30 | Apple Computer, Inc. | Audio codec with digital level adjustment and flexible channel assignment |
-
1996
- 1996-04-30 JP JP10975096A patent/JP3327116B2/ja not_active Expired - Lifetime
-
1997
- 1997-04-16 KR KR1019970014006A patent/KR100466643B1/ko not_active IP Right Cessation
- 1997-04-23 US US08/838,990 patent/US5946402A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH09298468A (ja) | 1997-11-18 |
JP3327116B2 (ja) | 2002-09-24 |
US5946402A (en) | 1999-08-31 |
KR100466643B1 (ko) | 2005-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5844513A (en) | Method and apparatus for transmitting sigma delta modulated audio signals | |
KR970071699A (ko) | 신호처리장치, 신호기록장치, 그리고 신호재생장치 | |
US5457714A (en) | Software controlled adaptive delta modulator | |
US5701124A (en) | 1-bit signal processing apparatus capable of amplitude modulation and recording or reproducing apparatus having loaded thereon the signal processing apparatus | |
KR970071715A (ko) | 음질을 처리하는 신호처리장치 및 음질처리에 사용되는 신호처리장치가 설치된 기록장치, 재생장치 및 혼합장치 | |
CA2126810C (en) | Audio signal transmitting apparatus and the method thereof | |
US5831565A (en) | Signal processing apparatus for converting multi-bit signal having sub-data added thereto into one-bit signal | |
US6628720B1 (en) | Transmitting apparatus and reproducing apparatus | |
EP0890949B1 (en) | Digital audio processing system compatible with digital versatile disk video standard | |
JP3526260B2 (ja) | 記録装置及び再生装置 | |
JP3807599B2 (ja) | 記録装置 | |
JPH0723007A (ja) | オーデイオ信号伝送装置 | |
JPH0758705A (ja) | オーデイオ信号伝送装置 | |
JPH11195998A (ja) | ディジタル信号伝送装置及び方法、並びにディジタル信号変復調方法 | |
JPH10215182A (ja) | 1ビットディジタル信号伝送装置 | |
KR970071470A (ko) | 메인 신호에 서브데이터신호가 중첩되어 기록된 기록매체와, 기록매체를 재생하기 위한 재생장치와, 기록매체에 서브데이터신호를 기록하기 위한 기록장치와, 서브데이터 신호가 중첩되어 있는 디지털신호의 전송장치 | |
KR960015519A (ko) | 오디오 신호 다중 기록장치 | |
JPS6251322A (ja) | 可変標本化pcm方式 | |
KR940016166A (ko) | 오디오신호의 녹음.재생장치 | |
JPS6013361A (ja) | デジタルオ−デイオ信号記録システム | |
JPH1065544A (ja) | ディジタル信号処理装置 | |
JPS59166998A (ja) | 音声情報フアイル作成方法 | |
JPH09153812A (ja) | 信号処理装置 | |
JPH09148935A (ja) | ディジタルデータ伝送方法及び装置 | |
JPS6029027A (ja) | 信号変換回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090102 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |