KR970049637A - Pc 칩 세트의 칩 선택신호 발생회로 - Google Patents
Pc 칩 세트의 칩 선택신호 발생회로 Download PDFInfo
- Publication number
- KR970049637A KR970049637A KR1019950056976A KR19950056976A KR970049637A KR 970049637 A KR970049637 A KR 970049637A KR 1019950056976 A KR1019950056976 A KR 1019950056976A KR 19950056976 A KR19950056976 A KR 19950056976A KR 970049637 A KR970049637 A KR 970049637A
- Authority
- KR
- South Korea
- Prior art keywords
- chip
- signal
- selection signal
- chip select
- basic
- Prior art date
Links
Landscapes
- Static Random-Access Memory (AREA)
Abstract
PC 칩 세트의 칩 선택신호 발생회로가 포함되어 있다. 본 발명은 다수의 어드레스를 입력으로 받아 외부주기판에서 필수적으로 사용되는 기본 칩 선택신호를 포함한 다수의 칩 선택신호를 생성하는 디코더 로직, 상기 디코더 로직의 출력인 상기 다수의 칩 선택신호를 입력으로 받아 4개의 인코디드 어드레스를 생성하는 인코더 록직, 상기 디코더 로직의 기본 칩 선택신호 및 상기 인코더 로직의 출력신호인 인코디드 어드레스를 받아 선택신호에 따라서 선택적으로 출력핀을 통해 출력시키는 멀리플렉서, 상기 멀ㄹ티플렉서에 선택신호를 출력시키는 래치를 구비하는 것을 특징으로 한다. 따라서 본 발명은 PC 주기판의 응용회로의 특성에 따라서 단순히 Esel 신호선에 플업 또는 풀다운 저항을 선택하면, 칩 세트를 바꿀 필요없이, 칩 세트의 인코디스 어드레스를 다시 디코드하는 방법을 이용하여 많은 칩 선택신호가 필요한 주기판 응용회로에도 저가(Low Cost)로 응용회로를 구성할 수 있도록 하며, 또한 기본 칩 선택신호만을 사용하여 가장 저가의 응용회로를 구성할 수도 있도록 하는 장점이 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 PC 칩 세트의 인코디드 어드레스를 사용하여 다수의 칩 선택신호를 발생시키는 응용회로의 블락도,
제2도는 기본적으로 사용하는 칩 선택신호만을 선택하여 칩 세트에서 직접 구동하는 응용회로의 블락도,
제3도는 본 발명에 따른 PC 칩 세트의 칩 선택신호 발생회로의 블락도.
Claims (2)
- PC 칩 세트의 칩 선택신호 발생회에 있어서, 다수의 어드레스를 입력으로 받아 외주 주기판으로 필수적으로 사용되는 기본 칩 선택신호를 포함한 다수의 칩 선택신호 생성하는 디코더 로직; 상기 디코더 로직의 출력인 상기 다수의 칩 선택신호를 입력으로 받아 4개의 인코디드 어드레스를 생성하는 인코더 로직; 상기 디코더 로직의 기본 칩 선택신호 및 상기 인코더 로직의 출력신호인 인코디드 어드레스를 받아 선택신호에 따라서 선택적으로 출력핀을 통해 출력시키는 멀티플렉서; 상기 멀티플렉서에 선택신호를 출력시키는 래치를 구비하는 것을 특징으로 하는 PC 칩 세트의 칩 선택신호 발생회로.
- 제1항에 있어서, 상기 출력핀중의 하나에 폴다운 저항을 연결함으로써, 상기 칩 세트에서 출력되는 인코디드 어드레스를 이용하여 다수의 칩 선택신호를 생성할 수 있도록 하거나, 또는 상기 출력핀중의 하나에 플업저항을 연결함으로써, 기본 칩 선택신호를 추가회로 없이 생성시키는 것을 특징으로 하는 PC 칩 세트의 칩 선택신호 발생회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950056976A KR970049637A (ko) | 1995-12-26 | 1995-12-26 | Pc 칩 세트의 칩 선택신호 발생회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950056976A KR970049637A (ko) | 1995-12-26 | 1995-12-26 | Pc 칩 세트의 칩 선택신호 발생회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970049637A true KR970049637A (ko) | 1997-07-29 |
Family
ID=66617292
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950056976A KR970049637A (ko) | 1995-12-26 | 1995-12-26 | Pc 칩 세트의 칩 선택신호 발생회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970049637A (ko) |
-
1995
- 1995-12-26 KR KR1019950056976A patent/KR970049637A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
KR970049545A (ko) | 프로그래머블 패리티 체킹 및 비교 회로 | |
KR970060485A (ko) | 입출력 장치 | |
EP0314034A3 (en) | Logic operation circuit | |
KR880009373A (ko) | 반도체 기억장치 | |
KR910002191A (ko) | 다이알 펄스 신호 및 듀알톤 다중 주파수 신호 발생용 다이알 신호 발생기 | |
KR970705144A (ko) | 저전력 동작용 구분 데코더 회로(partitioned decoder circuit for low power operation) | |
KR970049637A (ko) | Pc 칩 세트의 칩 선택신호 발생회로 | |
KR930014245A (ko) | 전자악기 | |
KR910006986A (ko) | 기능선택회로 | |
KR940023037A (ko) | 기준신호 발생장치 | |
JPH06138191A (ja) | 半導体集積回路 | |
KR960005590Y1 (ko) | 스피드 제네레이션 출력회로 | |
US6822486B1 (en) | Multiplexer methods and apparatus | |
KR100213698B1 (ko) | 칩셋 초기화 회로 | |
KR970049578A (ko) | 메모리 컨트롤 회로 | |
KR940003188A (ko) | 동기식 카운터회로 | |
KR900003811A (ko) | 전자 오르겐용 키보드의 셀프 테스트회로 | |
KR970004648A (ko) | 클럭신호 선택 출력회로 | |
KR970017631A (ko) | 어드레스 제어신호 발생회로를 구비한 반도체 메모리 장치 | |
KR940012390A (ko) | 어드레스 디코딩회로 | |
KR930008611A (ko) | 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 | |
KR930008837A (ko) | 뱅크 신호 제어회로 | |
KR910013040A (ko) | 발광다이오드 어레이 구동회로 | |
KR960024430A (ko) | 바운더리 스캔의 2출력 데이타 출력회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |