KR930008611A - 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 - Google Patents
그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 Download PDFInfo
- Publication number
- KR930008611A KR930008611A KR1019910018746A KR910018746A KR930008611A KR 930008611 A KR930008611 A KR 930008611A KR 1019910018746 A KR1019910018746 A KR 1019910018746A KR 910018746 A KR910018746 A KR 910018746A KR 930008611 A KR930008611 A KR 930008611A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- gate
- lad
- ras
- signals
- Prior art date
Links
Landscapes
- Image Processing (AREA)
Abstract
본 발명은 기본 배열이 서로다른 디램간의 교체 및 확장을 그래픽스 카드로 용이하게 하도록 한 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로에 관한 것으로, 종래에는 프로그램의 수행속도를 증가시키기 위해서 부품이 차지하는 공기간이 커지는 문제점이 있었다.
이와같은 종래의 결함을 감안하여 본 발명은 3핀헤더의 핀연결상태에 따른 메모리의 기본배열 변화표시에 따라 RAS디코드로 직부의 구조를 변경하여 메모리로 연결되는 멀티플렉스된 어드레스를 다시 이 신호의 상태에 따라 선택방법을 바꾸어 선택할 수 있도록 하여 메모리의 확장을 가능토록 한 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 그래픽스 카드의 메모리 확장회로도,
제2도는 제1도에 따른 신호파형도,
제4도의 (가) 및 (나)는 메모리의 기본 배열 설명도,
제5도는 본 발명에 따른 메모리 배열도.
Claims (5)
- 어드레스 출력에 따라 비디오 그래픽 화면을 저장하는 비디오 램(1)과 프로그램을 저장하는 디램(2)을 저항어레이(3), (4)를 각기 통해 어드레싱하는 그래픽스시스템프로세서(5)와, 핀의 연결상태에 따라 메모리의 기본배열 변화를 표시하는 3핀헤더(6)와, 상기 프로세서(5)의 LAD버스를 통한 어드레스 및 래치신호에 따라 인가되는 신호를 디코드하여 CAMD와 RAS상태를 결정하여 출력하는 RAS디코딩로직부(7)와, 상기 RAS디코딩로직부(7)의 CAMD상태에 따라 상기 프로세서(5)의 RCA버스를 통해 입력받은 어드레스를 멀티플렉스하여 상기 디램(2)에 래치하는 버스멀티플렉스로직부(8)를 포함하여 구성함을 특징으로 하는 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로.
- 제1항에 있어서, 상기 RAS디코딩로직부(7)는 상기 그래픽스시스템프로세서(5)로부터 출력된 LAD31-28의 인버팅된 신호(/LAD3l-28), LAD25와 상기 3핀헤더(6)의 Msize신호 및 래치(/ALTCH)신호가 인버터(N1)를 통해 인버팅된 신호들의 앤드게이트(AND1)를 통해 논리곱되고, 상기 래치(/ALTCH)신호와 상기 앤드게이트(AND1)의 출력신호를 입력받아 앤드조합하는 앤드게이트(AND4)의 출력신호 및 앤드게이트(AND1)의 출력신호를 오아게이트(OR1)로 입력받아 오아링하여 CAMD를 출력하도록 구성함을 특징으로 하는 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로.
- 제1항에 있어서, 상기 RAS디코딩로직부(7)는 상기 그래픽시스템프로세서(5)로부터 출력된 LAD31-LAD28, LAD25,24의 인버팅된 신호와 LAD23및 /RAS신호가 인버터(N3),(N2)를 각기 통한 신호들이 앤드케이트(AND2)를 거쳐 논리곱함과 아울러 상기 LAD31-28, LAD25,24의 인버팅된 신호와 LAD23신호가 인버터(N3)를 통한 신호들이 앤드게이트(AND3)를 거쳐 논리곱하여, 상기 앤드게이트(AND2)의 출력신호 및 /RAS신호를 입력받아 앤드조합한 앤드게이트(AND5)의 신호와 상기 앤드게이트(AND2)의 신호를 오아게이트(OR2)를 통해 오아링하여 RAS 신호를 출력하고, 상기 앤드게이트(AND2)의 출력신호 및 /RAS 신호를 입력받아 앤드조합한 앤드게이트(AND5)의 신호와 상기 앤드게이트(AND3)의 신호를 오아게이트(OR3)를 통해 오아링하여 RAS1신호를 출력하도록 구성함을 특징으로 하는 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로.
- 제1항에 있어서, 상기 RAS디코딩로직부(7)는 상기 그래픽스시스템프로세서(5)로부터 출력된 LAD31-28, LAD25의 인버팅된 신호와 LAD24및 /RAS, CAMD신호가 인버터(N4), (N5)를 각기 통한 신호들이 앤드게이트(AND7)를 통해 앤드조합함과 아울러 상기 LAD31-28의 인버팅 신호와 /LAD25및 /RAS신호가 인버터(N6), (N4)를 각기 통한 신호들이 앤드게이트(AND8)를 통해 앤드조합하며, 상기 앤드게이트(AND7,8)의 출력신호 및 /RAS신호를 앤드조합한 앤드게이트(AND9) 및 (AND7,8)의 출력신호를 오아게이트(OR4)를 통해 오아링하여 RAS2신호를 출력하도록 구성함을 특징으로 하는 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로.
- 제1항에 있어서, 상기 버스멀티플랙스로직부(8)는 RCA1이 인버터(N7)를 통한 /CAMD신호와 함께 앤드게이트(AND10)에 입력하고, RCA2신호가 CAMD신호와 앤드게이트(AND11)에 입력하며, 상기 앤드게이트(AND10), (AND11)의 출력은 오아게이트(OR5)를 통해 MMAφ신호를 출력하고, MMA1-MMA8신호는 상기 MMAφ 신호와 같은 방법으로 만들어지며, MMA9신호는 RCA11신호와 함께 앤드게이트(AND28)로 입력되어 만들어지도록 구성함을 특징으로 하는 그래픽스 시스템 프로세스를 이용한 그래픽스 카드의 메모리 확장회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910018746A KR930008611A (ko) | 1991-10-24 | 1991-10-24 | 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910018746A KR930008611A (ko) | 1991-10-24 | 1991-10-24 | 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR930008611A true KR930008611A (ko) | 1993-05-21 |
Family
ID=67348453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910018746A KR930008611A (ko) | 1991-10-24 | 1991-10-24 | 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930008611A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980022263A (ko) * | 1996-09-20 | 1998-07-06 | 김광호 | 비디오 메모리를 시스템 메모리로 이용하는 방법 |
-
1991
- 1991-10-24 KR KR1019910018746A patent/KR930008611A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980022263A (ko) * | 1996-09-20 | 1998-07-06 | 김광호 | 비디오 메모리를 시스템 메모리로 이용하는 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880011794A (ko) | 다이나믹형 디코우더 회로 | |
JPH056280B2 (ko) | ||
KR970076814A (ko) | 어드레스 트랜지션 검출 회로를 갖는 펄스 발생 회로 | |
KR930008611A (ko) | 그래픽스 시스템 프로세서를 이용한 그래픽스 카드의 메모리 확장회로 | |
KR970051207A (ko) | 메모리의 워드라인 구동회로 | |
KR100278923B1 (ko) | 초고속 순차 컬럼 디코더 | |
KR970053282A (ko) | 반도체 장치의 동작 모드 설정 회로 | |
KR970705144A (ko) | 저전력 동작용 구분 데코더 회로(partitioned decoder circuit for low power operation) | |
KR940026965A (ko) | 컬럼 어드레스 천이 검출회로 | |
KR100510458B1 (ko) | 동기식 반도체 기억 장치를 위한 어드레스 래치장치 및 방법 | |
KR20010045945A (ko) | 반도체 메모리의 어드레스 천이 검출 회로 | |
KR970014002A (ko) | 신호 버스상에의 대기 상태 삽입을 개시하는 제어기(controller for initiating insertion of wait states on a signal bus) | |
KR960039622A (ko) | 비중첩 신호 발생 회로 | |
KR930004906Y1 (ko) | 확장메모리의 주소지정시스템 | |
JPH083957B2 (ja) | アドレスバツフア回路 | |
KR0153597B1 (ko) | 마이콤의 외부롬 접속장치 | |
KR910003510A (ko) | 마이크로 채널 구조용 버스진행 감지 테스트지그 | |
KR950027830A (ko) | 디램의 리프레쉬 회로 | |
KR970007646A (ko) | 어드레스 (Address) 변환회로 | |
KR900002629A (ko) | 줌기능을 위한 어드레스 발생회로 | |
KR970049637A (ko) | Pc 칩 세트의 칩 선택신호 발생회로 | |
KR930022366A (ko) | 메모리소자의 스페어 디코더 회로 | |
JPS63245020A (ja) | デコ−ダ回路 | |
KR940009836A (ko) | 브이지에이의 메모리 어드레스 디코딩 제어회로 | |
KR960008840A (ko) | 메모리 소자의 라이트 제어신호 발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |