KR970013736A - 디지탈 신호 입력회로 - Google Patents

디지탈 신호 입력회로 Download PDF

Info

Publication number
KR970013736A
KR970013736A KR1019950026030A KR19950026030A KR970013736A KR 970013736 A KR970013736 A KR 970013736A KR 1019950026030 A KR1019950026030 A KR 1019950026030A KR 19950026030 A KR19950026030 A KR 19950026030A KR 970013736 A KR970013736 A KR 970013736A
Authority
KR
South Korea
Prior art keywords
signal
detecting
digital signal
low
input circuit
Prior art date
Application number
KR1019950026030A
Other languages
English (en)
Other versions
KR0147751B1 (ko
Inventor
양순배
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019950026030A priority Critical patent/KR0147751B1/ko
Publication of KR970013736A publication Critical patent/KR970013736A/ko
Application granted granted Critical
Publication of KR0147751B1 publication Critical patent/KR0147751B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 아날로그 회로의 사용시 발생되는 전원전압의 레벨변화와 주위 온도에 의한 특성 변화를 방지하고 하나의 칩으로 일체화할 경우 발생되는 사이즈 문제와 발열등의 문제를 해결하도록 한 디지탈 신호 입력회로에 관한 것이다. 이러한 본 발명은 입력되는 디지탈 신호를 클럭에 래치시켜 출력시키는 래치수단과, 래치수단에서 출력되는 신호로 부터 하이 신호를 검출하는 하이신호 검출수단과, 래치수단에서 출력되는 신호로 부터 로우 신호를 검출하는 로우신호 검출수단과, 하이/로우신호 검출수단에서 각각 얻어지는 신호를 선택하여 출력하는 신호 선택수단으로 이루어진다.

Description

디지탈 신호 입력회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 디지탈 신호 입력회로 블럭구성도.
제4도는 제3도의 각부 상세구성도.

Claims (5)

  1. 입력되는 디지탈 신호를 클럭에 래치시켜 출력시키는 래치수단과, 상기 래치수단에서 출력되는 신호로 부터 하이 신호를 검출하는 하이신호 검출수단과, 상기 래치수단에서 출력되는 신호로 부터 로우 신호를 검출하는 로우 신호 검출수단과, 상기 하이/로우신호 검출수단에서 각각 얻어지는 신호를 선택하여 출력하는 신호 선택수단으로 구성된 것을 특징으로 하는 디지탈 신호 입력회로.
  2. 제1항에 있어서, 상기 래치수단은 입력되는 디지탈 신호를 클럭에 동기시켜 순차 시프트시키는 복수개의 디플립플롭으로 구성된 것을 특징으로 하는 디지탈 신호 입력회로.
  3. 제1항에 있어서, 상기 하이신호 검출수단은 상기 래치수단내의 디플립플롭의 각 출력신호를 논리곱하고 그 결과 신호를 하이신호 검출신호로 출력시키는 앤드 게이트로 구성된 것을 특징으로 하는 디지탈 신호 입력회로.
  4. 제1항에 있어서, 상기 로우신호 검출수단은 상기 래치수단내의 디플립플롭의 각 출력신호를 논리합하고 그 결과신호를 로우신호 검출신호로 출력시키는 오아 게이트로 구성된 것을 특징으로 하는 디지탈 신호 입력회로.
  5. 제1항에 있어서, 상기 신호 선택수단은 상기 하이신호 검출수단 및 로우신호 검출수단에서 각각 얻어지는 신호를 신호 선택신호에 따라 선택하여 출력시키는 멀티플렉서로 구성된 것을 특징으로 하는 디지탈 신호 입력회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950026030A 1995-08-22 1995-08-22 디지탈 신호 입력회로 KR0147751B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950026030A KR0147751B1 (ko) 1995-08-22 1995-08-22 디지탈 신호 입력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026030A KR0147751B1 (ko) 1995-08-22 1995-08-22 디지탈 신호 입력회로

Publications (2)

Publication Number Publication Date
KR970013736A true KR970013736A (ko) 1997-03-29
KR0147751B1 KR0147751B1 (ko) 1998-12-01

Family

ID=19424158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026030A KR0147751B1 (ko) 1995-08-22 1995-08-22 디지탈 신호 입력회로

Country Status (1)

Country Link
KR (1) KR0147751B1 (ko)

Also Published As

Publication number Publication date
KR0147751B1 (ko) 1998-12-01

Similar Documents

Publication Publication Date Title
KR920001518A (ko) 반도체 집적회로
KR920007341A (ko) Ecl 신호를 cmos신호로 변환시키는 방법 및 장치
KR987000694A (ko) IC칩을 위한 온도 보상 회로(Temperature Compensation Circuit for IC Chip)
KR880008563A (ko) 동기회로
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR960009092A (ko) 테스트가능한 블록을 갖는 반도체 집적회로
KR970060222A (ko) 동기형 반도체 메모리 장치
KR920020433A (ko) 마이크로 콘트롤러 유닛
KR970013736A (ko) 디지탈 신호 입력회로
KR880000764A (ko) 냉장고용 온도 제어장치
KR950024433A (ko) 데이타 출력 회로 및 반도체 기억 장치
KR970076821A (ko) 래치회로
KR920006970A (ko) 반도체 메모리를 위한 시리얼 선택회로
KR970016925A (ko) 직/병렬 부분 시프터
KR920019082A (ko) 클럭 전환 회로
KR970055398A (ko) 래치와 플립-플롭 겸용 회로
KR960024436A (ko) 바운더리 스캔 구조의 tck 조정 장치
KR960011693A (ko) 바운더리 스캔 구조의 티디오(tdo) 출력 장치
KR970048579A (ko) 바운더리 스캔 데이타 천이회로
KR930024292A (ko) 시프트레지스터를 이용한 입력회로
KR970019083A (ko) 업/다운 카운터
KR850006817A (ko) 위상동기회로
KR930024337A (ko) 데이타 전송시스템의 역다중화의 프레임 동기검출방식 및 회로
KR920015721A (ko) 1분주 및 2분주 논리회로
KR940012863A (ko) 배럴 시프터용 신장기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100427

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee