KR930024337A - 데이타 전송시스템의 역다중화의 프레임 동기검출방식 및 회로 - Google Patents

데이타 전송시스템의 역다중화의 프레임 동기검출방식 및 회로 Download PDF

Info

Publication number
KR930024337A
KR930024337A KR1019920008777A KR920008777A KR930024337A KR 930024337 A KR930024337 A KR 930024337A KR 1019920008777 A KR1019920008777 A KR 1019920008777A KR 920008777 A KR920008777 A KR 920008777A KR 930024337 A KR930024337 A KR 930024337A
Authority
KR
South Korea
Prior art keywords
frame synchronization
transmission system
data transmission
synchronization detection
serial
Prior art date
Application number
KR1019920008777A
Other languages
English (en)
Other versions
KR960004708B1 (ko
Inventor
김진홍
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019920008777A priority Critical patent/KR960004708B1/ko
Publication of KR930024337A publication Critical patent/KR930024337A/ko
Application granted granted Critical
Publication of KR960004708B1 publication Critical patent/KR960004708B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

데이타 전송시스템의 역다중화시 프레임 동기검출 회로에 있어서, 직렬 데이타 입력단(D1)을 통해 4비트씩 3부분으로 나누어 병렬변환 출력하고, 상기 병렬 변환된 출력을 4비트씩 쉬프트하여 입력시점에 따라 데이타 전송시스템의 역다중의 프레임 동기신호를 검출토록되어 있다.

Description

데이타 전송시스템의 역다중화의 프레임 동기검출방식 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 회로도, 제3도는 제2도의 직/병렬변환 회로의 구체회로도.

Claims (3)

  1. 데이타 전송시스템의 역다중화시 프레임 동기검출 회로에 있어서, 직렬 데이타 입력단(D1)을 통해 4비트씩 3부분으로 나누어 병렬전환 출력하는 직/병렬변환회로 (201)과, 상기 직/병렬전환회로(201)의 4비트씩 쉬프트하는 디플립플롭(U50-U63)과, 상기 디플립플롭(U50-U63)의 출력단의 출력으로부터 입력시점을 판단하는 앤드게이트(AN1-AN16) 및 낸드게이트(U64-U66)로 구성됨을 특징으로 하는 데이타 전송시스템의 역다중화의 프레임 동기검출회로.
  2. 제1항에 있어서, 직/병렬변환 회로가 데이타 입력단(D1)의 데이타를 클럭단(CK)의 클럭입력에 따라 차례로 래치하여 쉬프트하는 디플립플롭(DF11-DF13)과, 상기 클럭단자(CK)의 클럭을 3분주하는 카운터(CNT)와, 상기 카운터 (CNT)의 출력에 따라 상기 디플립플롭(DF11-DF13)의 출력을 래치하여 3비트를 주기로 분류하여 출력하는 디플립플롭(DF14-DF16)으로 구성됨을 특징으로 하는 데이타 전송시스템의 역다중화의 프레임 동기검출회로.
  3. 데이타 전송 시스템의 역자동화시 프레임 동기검출 방식에 있어서, 상기 역다중화에 있어 직렬 프레임 동기 신호를 병렬로 변환시 일정비트씩 n부분으로 나누고, 상기 n부분으로 나누어진 데이타를 쉬프팅하여 입력시점에 따라 검출값을 구분하여 조합하고, 상기 조합한 결과에 따라 프레임 동기신호를 검출함을 특징으로 하는 데이타 전송시스템의 역다중화의 프레임 동기검출 방식.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920008777A 1992-05-23 1992-05-23 데이타 전송시스템의 역다중화의 프레임 동기검출회로 KR960004708B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920008777A KR960004708B1 (ko) 1992-05-23 1992-05-23 데이타 전송시스템의 역다중화의 프레임 동기검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920008777A KR960004708B1 (ko) 1992-05-23 1992-05-23 데이타 전송시스템의 역다중화의 프레임 동기검출회로

Publications (2)

Publication Number Publication Date
KR930024337A true KR930024337A (ko) 1993-12-22
KR960004708B1 KR960004708B1 (ko) 1996-04-12

Family

ID=19333514

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920008777A KR960004708B1 (ko) 1992-05-23 1992-05-23 데이타 전송시스템의 역다중화의 프레임 동기검출회로

Country Status (1)

Country Link
KR (1) KR960004708B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100465490B1 (ko) * 2002-03-14 2005-01-13 주식회사 케이이씨 리모콘 송신데이타 저장장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100465490B1 (ko) * 2002-03-14 2005-01-13 주식회사 케이이씨 리모콘 송신데이타 저장장치

Also Published As

Publication number Publication date
KR960004708B1 (ko) 1996-04-12

Similar Documents

Publication Publication Date Title
KR900014970A (ko) 동기 회로
KR910002119A (ko) 신호발생기
KR960036749A (ko) 가변길이 복호화 장치
KR960025082A (ko) 데이타 전송장치
KR960701539A (ko) 단일 단자 펄스 게이팅 회로(single-ended pulse gating circuit)
KR940017121A (ko) 가변길이부호 복호장치
KR930024337A (ko) 데이타 전송시스템의 역다중화의 프레임 동기검출방식 및 회로
KR890011221A (ko) 디지탈위상 비교회로
KR910013751A (ko) Nrz/cmi(ii) 부호 변환장치
KR950025539A (ko) 직병렬 변환 인터페이스회로
KR880701047A (ko) 디지탈 방송 수신기의 동기 검출 회로
KR930003594A (ko) 디지틀 동기 다중화기의 경보표시신호 상태 검출기
KR880008541A (ko) 동기패턴 검출회로
KR950022359A (ko) 클럭 리커버리가 불필요한 비트동기 회로
KR900015450A (ko) 디지털 위상 동기회로
KR970056528A (ko) 아날로그 버스/i^2c 버스 프로토콜 변환기
SU1332540A1 (ru) Приемник биимпульсного сигнала с обнаружением ошибок
KR920005511A (ko) 프레임 검출 회로
KR920013977A (ko) 디지탈통신 시스템의 링코드 검출회로
KR970055398A (ko) 래치와 플립-플롭 겸용 회로
KR920015712A (ko) 선택적 펄스 발생회로 장치
KR950022076A (ko) 직렬통신회로
KR900011225A (ko) 슬립 제어 회로
KR950006591A (ko) 파이프 라인 구조를 이용한 브이 엘 디 장치
KR970049425A (ko) 시프트 레지스터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040324

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee