KR960013152B1 - 반도체소자의 게이트 산화막 형성방법 - Google Patents

반도체소자의 게이트 산화막 형성방법 Download PDF

Info

Publication number
KR960013152B1
KR960013152B1 KR1019930008768A KR930008768A KR960013152B1 KR 960013152 B1 KR960013152 B1 KR 960013152B1 KR 1019930008768 A KR1019930008768 A KR 1019930008768A KR 930008768 A KR930008768 A KR 930008768A KR 960013152 B1 KR960013152 B1 KR 960013152B1
Authority
KR
South Korea
Prior art keywords
oxide film
gate oxide
temperature
atmosphere
tube
Prior art date
Application number
KR1019930008768A
Other languages
English (en)
Inventor
엄금용
Original Assignee
현대전자산업 주식회사
김주용
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대전자산업 주식회사, 김주용 filed Critical 현대전자산업 주식회사
Priority to KR1019930008768A priority Critical patent/KR960013152B1/ko
Application granted granted Critical
Publication of KR960013152B1 publication Critical patent/KR960013152B1/ko

Links

Abstract

없음.

Description

반도체소자의 게이트 산화막 형성방법
제1도는 종래 TCA를 사용하여 반도체소자의 게이트 산화막을 형성하는 공정단계를 나타내는 표.
제2도는 본 발명의 DCE를 사용하여 반도체소자의 겡트 산화막을 형성하는 공정단계를 나타내는 표.
본 발명은 반도체소자 제조공정의 게이트 산화막 형성방법에 관한 것이며, 특히, 게이트 산화막을 형성할 때 트리클로로에탄(Trichloroethane; 이하 TCE라 칭함) 대신에 디클로로에탄(Dichloroethylene; 이하 DCE라 칭함)를 사용하고, 종래의 열산화 공정에 비해 저온에서 형성하여 공정수율 및 소자 동작의 신뢰성을 향상시킬 수 있는 반도체소자의 게이트 산화막 형성방법에 관한 것이다.
제1도는 종래의 TCA를 사용하여 반도체소자의 게이트 산화막을 형성하는 공정단계를 나타내는 표이다.
종래의 게이트 산화막의 성장은 도시된 바와 같이, 웨이퍼를 N2/LO2분위기의 650℃ 정도 온도의 열산화튜브에 넣고, N2/LO2분위기에서 800℃ 정도의 열산화 온도로 상승시킨 후, 다시 N2/LO2분위기에서 안정화시키고, O2분위기에서 예비산화를 5분 정도의 짧은 시간 동안 실시하며, 튜브를 O2: H2: TCA의 비율이 8 : 8 : 0.2(SLPM)인 분위기 상태에서 산화막을 성장시키는 주산화 공정을 9분 20초 정도 실시하여 게이트 산화막을 형성한다.
그다음 상기 열산화 튜브를 N2/LO2분위기에서 온도를 상기 열산화 온도보다 높은 온도인 900℃ 정도로 상승시킨 후, N2분위기에서 어닐링하고, 다시 튜브온도를 800℃ 정도로 낮추어서 웨이퍼를 튜브에서 꺼집어 내는 단계로 진행된다.
상기와 같은 종래 기술에 따른 반도체소자의 게이트 산화막 형성방법은 800℃ 정도의 고온에서 산화공정을 진행하고, 그 보다 더 높은 온도인 900℃에서 어닐링을 실시하므로, 많은 시간과 전력이 필요하게 되어 제조단가가 상승하고 수율이 떠어지며, 반도체의 특성상 누설전류가 증가되는 문제점이 있다.
또한 1987년 체결된 비엔나 협약에 의해 종래에 사용되는 TCE의 사용이 규제되므로 그 대체물질로 필요하게 되엇다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 온도 700℃~800℃ 정도의 온도에서 DCE를 산화원으로 하여 게이트 산화막을 형성하고, 그 보다 높은 온도에서 열처리를 실시하여, 실리콘기판과 게이트 산화막 사이의 인터페이스 트랩 전하와 이온을 제거하거나 패시베이션시켜 인터페이스 특성을 개선시키는 반도체소자의 게이트 산화막 제조방법을 제공함에 있다.
상기 목적을 달성하기 위해, 본 발명은 산화원으로 사용되고 있는 TCE 대신에 DCE를 산화공정에의 산화원으로 사용하여, 종래 기술에 비해 저온에서 산화공정을 진행시키는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면으로 본 발명을 상세하게 설명하기로 한다.
제2도는 본 발명의 DCE를 사용하여 게이트 산화막 형성하는 공정을 나타내는 표로서, 현재 산화원으로 사용되고 있는 TCE 대신에 DCE를 주산화공정에 사용하여 종래에 비해 저온에서 산화공정을 진행시킨다.
먼저, 게이트 산화막 형성시, 웨이퍼를 N2/LO2분위기의 650℃ 정도 온도의 열산화 튜브에 넣고, N2/LO2분위기에서 종래 열산화 온도보다 낮은 700~800℃ 정도의 온도로 상승시킨 후, 상기 튜브를 N2/LO2분위기에서 안정화시키고, O2분위기에서 예비산화를 5분 정도의 짧은 시간 동안 실시하며, O2: H2: DCE=8 : 8 : 0.14(SLPM)인 분위기에서 주산화 공정을 16분 30초 정도 실시하여 약 100Å 정도 두께의 게이트 산화막을 형성하고, 튜브를 O2분위기에서 정화시킨다.
이때, DCE를 사용하는 경우, 700℃이면 화학물질 자체가 O2와 반응하여 완전 산화되어 DCE(C2H2Cl2)+2O2→2HCl+2CO2가 되어, 실리콘기판과 게이트 산화막 사이에서, 염소(Chlorine; Cl)가 활성화되어 인터페이스의 트랩 전하와 이온을 제거 또는 패시베이션시켜 인터페이스 특성을 개선되며, 800℃ 정도의 낮은 온도에서 어닐링하며, 열공정 진행시 첨가되는 O2에 의해 생성되는 자연산화막의 생성이 억제되어, 게이트 산화막의 품질을 높일 수 있으며, 어닐링시 불순물 확산을 적게하고, 누설전류의 증가를 방지한다.
또한, 어닐링 온도를 800℃ 이상, 예를들어 800~900℃ 정도로 하면 산화막 형성후, 산화막을 밀집시킬 수 있다. 즉, 산화막이 700℃ 정도에서 생성될 경우, 어닐링온도가 800℃ 이상이면, 그 목적을 달성할 수 있다.
따라서 다음 공정으로 상기 열산화 튜브를 N2/LO2=20 : 0.5SLPM 분위기에서 온도를 상기 열산화 온도보다 높은 온도인 800~900℃ 정도로 상승시키고 N2=25SLPM 분위기에서 30분간 어닐링하고, 다시 N2=30SLPM 분위기에서 튜브 온도를 700℃ 정도로 낮추어서 웨이퍼를 튜브에서 꺼집어 내는 단계로 진행된다.
여기서 상기 어릴링 공정시 온도가 낮고 N2/LO2=20/0.5이나 N2=25 또는 N2=30(SLPH)의 많은 양의 N2를 사용하므로 정화효과를 증대시키고, 플랫밴드 전압의 시프트를 야기시키는 산화질화막(Oxinitride)의 형성을 억제시켜 산화물의 품질을 증가시키고, 반도체소자의 수율을 증가시키고, 누설전류 감소 및 불순물 형성을 억제시킨다.
이상에서 살펴본 바와같이, 본 발명에 따른 반도체소자의 게이트 산화막 형성방법에 따르면, DCE를 산화원으로 사용하여 종래의 열산화 온도보다 낮은 온도에서 게이트 산화막을 형성하고 N2분위기에서 열처리하여 산화막질을 향상시켰으므로, 열산화에 따른 전력소모가 감소되고, 산화막의 밀집을 위한 열처리 고정시 N2양을 늘려 정화효과를 증대시키고 산화질화막의 생성을 억재하여 플랫밴드 전압의 이동이 방지되며, DCE에서 분리된 Cl에 의해 기판과 게이트 산화막 사이의 계면에 얇게 트랩된 전하의 형성을 방지하여 양질의 산화막을 형성함과 아울러 공정수율 및 소자 동작의 신뢰성을 향상시킬 수 있는 효과가 있다.

Claims (4)

  1. 반도체소자의 게이트 산화막 형성방법에 있어서, 웨이퍼를 650℃의 튜브를 장착하는 단계와, 상기 튜브의 온도를 700~800℃로 상승시키는 단계와, 상기 온도에서 웨이퍼상에 DCE를 산화원으로 이용하여 게이트 산화막을 형성하는 단계와, 상기 튜브의 온도를 800~900℃로 상승시켜 어닐링한 후 웨이퍼를 언로딩시키는 단계를 포함하는 반도체소자의 게이트 산화막 형성방법.
  2. 제1항에 있어서, 상기 게이트 산화막 형성공정을 O2: H2: DCE=8/8/0.14(SLPM) 분위기에서 진행되는 것을 특징으로 하는 반도체소자 게이트 산화막 형성방법.
  3. 제1항에 있어서, 상기 어닐링 공정시 N2/LO2=2.5/0.5(SLPM) 분위기에서 온도를 상승시킨 후, N2=25(SLPM) 분위기에서 어닐링하는 것을 특징으로 하는 반도체소자의 게이트 산화막 형성방법.
  4. 제1항에 있어서, 상기 게이트 산화막을 100Å 두께로 형성하는 것을 특징으로 하는 반도체소자 게이트 산화막 형성방법.
KR1019930008768A 1993-05-21 1993-05-21 반도체소자의 게이트 산화막 형성방법 KR960013152B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930008768A KR960013152B1 (ko) 1993-05-21 1993-05-21 반도체소자의 게이트 산화막 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930008768A KR960013152B1 (ko) 1993-05-21 1993-05-21 반도체소자의 게이트 산화막 형성방법

Publications (1)

Publication Number Publication Date
KR960013152B1 true KR960013152B1 (ko) 1996-09-30

Family

ID=19355763

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930008768A KR960013152B1 (ko) 1993-05-21 1993-05-21 반도체소자의 게이트 산화막 형성방법

Country Status (1)

Country Link
KR (1) KR960013152B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113903668A (zh) * 2021-09-17 2022-01-07 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113903668A (zh) * 2021-09-17 2022-01-07 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法
CN113903668B (zh) * 2021-09-17 2024-04-23 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法

Similar Documents

Publication Publication Date Title
JP3898770B2 (ja) 高品質の酸化膜を成長させるための方法
US5891809A (en) Manufacturable dielectric formed using multiple oxidation and anneal steps
EP0631308B1 (en) Method of controlling gate oxide thickness in the fabrication of semiconductor devices
EP0690487B1 (en) Methods for forming oxide films
KR100741442B1 (ko) 반도체 장치 및 반도체 장치의 제조 방법
JP2008028403A (ja) 第1の酸化物層および第2の酸化物層を形成するための方法
US4626450A (en) Process for producing semiconductor devices
US6204205B1 (en) Using H2anneal to improve the electrical characteristics of gate oxide
JP3593340B2 (ja) 集積回路デバイスの製造方法
KR960013152B1 (ko) 반도체소자의 게이트 산화막 형성방법
KR100296135B1 (ko) 반도체소자의산화막형성방법
KR0137550B1 (ko) 게이트 산화막 형성 방법
KR100280105B1 (ko) 반도체 장치의 제조방법
JP3644682B2 (ja) 半導体装置の製造方法
KR100608340B1 (ko) 반도체소자의 게이트 형성방법
JPH05267333A (ja) Mos型電界効果トランジスタの製造方法
KR0162900B1 (ko) 산화물 형성 방법
JPH09129872A (ja) 半導体素子の製造方法
KR100687410B1 (ko) 반도체 소자의 게이트 산화막 형성방법
KR100256246B1 (ko) 반도체 소자의 게이트 전극 형성 방법
JPH03280471A (ja) 半導体装置の製造方法
JPH10242461A (ja) 半導体装置およびその製造方法
KR100334524B1 (ko) 반도체소자의게이트산화막제조방법
KR960000518B1 (ko) 모스펫트(mosfet) 제조방법
KR100305204B1 (ko) 반도체소자의게이트산화막형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050822

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee