KR960012981B1 - 전송시스템의 장애 발생/해제 실시간 처리회로 - Google Patents

전송시스템의 장애 발생/해제 실시간 처리회로 Download PDF

Info

Publication number
KR960012981B1
KR960012981B1 KR1019930027555A KR930027555A KR960012981B1 KR 960012981 B1 KR960012981 B1 KR 960012981B1 KR 1019930027555 A KR1019930027555 A KR 1019930027555A KR 930027555 A KR930027555 A KR 930027555A KR 960012981 B1 KR960012981 B1 KR 960012981B1
Authority
KR
South Korea
Prior art keywords
release
interrupt
failure
signal
fault
Prior art date
Application number
KR1019930027555A
Other languages
English (en)
Other versions
KR950022308A (ko
Inventor
정욱희
Original Assignee
금성정보통신 주식회사
정장호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성정보통신 주식회사, 정장호 filed Critical 금성정보통신 주식회사
Priority to KR1019930027555A priority Critical patent/KR960012981B1/ko
Publication of KR950022308A publication Critical patent/KR950022308A/ko
Application granted granted Critical
Publication of KR960012981B1 publication Critical patent/KR960012981B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • H04L43/103Active monitoring, e.g. heartbeat, ping or trace-route with adaptive polling, i.e. dynamically adapting the polling rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/06Generation of reports

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)
  • General Health & Medical Sciences (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

내용없음.

Description

제1도는 종래 전송시스템의 장애 발생/ 해제 처리회로도.
제2도는 제1도의 각부 동작 타이밍도.
제3도는 제1도의 발생부감지부 상세 구성도.
제4도는 제1도의 인터럽트 발생부 상세 구성도.
제5도는 본 발명 전송시스템의 장애 발생/ 해제 실시간 처리회로도.
제6도는 제5도의 각부 동작 타이밍도.
제7도는 제5도의 장애 발생/ 해제 감지부 상세구성도.
* 도면의 주요부분에 대한 부호의 설명
200 : 장애 발생/해제 감지수단300 : 인터럽트 발생수단
500 : 프로세서600 : 인터럽트 해제수단
[발명의 상세한 설명]
본 발명은 전송시스템의 장애 발생/해제 실시간 처리회로에 관한 것으로, 특히 장애 발생시나 해제시에 실시간으로 그 상황에 따른 인터럽트를 발생시킴으로써 기존의 주기적인 폴링(Polling) 신호에 의존한 장애해제감지에 따른 서비스 복구의 지연을 해결하도록 한 전송시스템의 장애 발생/해제 실시간 처리회로에 관한 것이다.
종래 전송시스템에 있어 장애 발생/해제 처리회로는 첨부된 도면 제1도에 도시된 바와 같이, 시스템 외부 및 내부의 통신 장애 상태를 검출하는 다수개의 장애 상태 검출부(a1~an)로 이루어진 장애 상태 검출수단(10)과, 상기 장애 상태 검출수단(10)내의 각각의 장애 상태 검출부(a1~an)로부터 얻어진 상태값을 해제시까지 래치시키는 다수개의 장애 발생 감지부(b1~bn)로 이루어진 장애 발생 감지수단(20)과, 상기 장애 발생 감지수단(20)으로부터 출력된 각각의 신호에 따라 인터럽트를 요청하는 인터럽트 발생수단(30)과, 상기 장애 상태 검출수단(10)으로부터 출력된 각각의 장애에 대응한 데이타를 출력시키는 장애 내용 출력수단(40)과, 상기 인터럽트 발생수단(30)에서 출력된 인터럽트에 따라 상기 장애 내용 출력수단(40)에 어드레스 및 판독신호를 발생시켜 장애내용을 입력받고, 장애 해제루틴을 실행시켜 시스템 전체동작을 제어하는 중앙처리장치, 롬, 램을 구비한 프로세서(50)와, 상기 프로세서(50)로부터 출력된 어드레스 및 판독신호에 따라 인터럽트 해제 신호를 발생하여 인터럽트를 해제하는 인터럽트 해제수단(60)으로 구성되어 있었다.
이와 같이 구성된 종래 장애 발생/해제 처리회로의 동작을 첨부한 도면 제2도 내지 제4도를 참조하여 상세히 설명하면 다음과 같다.
먼저 장애 상태 검출수단(10)은 시스템의 외부 및 내부의 통신상태를 검출하게 되는데, 일예로써, 장애 상태 검출수단(10)내의 제1장애상태검출부(a1)에서 장애를 감지하게 되면 제2도의 (가)와 같이 장애 발생신호를 출력시키게 된다.
상기 제1장애상태검출부(a1)의 출력은 장애 발생 감지수단(20) 및 장애 내용 출력수단(40) 에 각각 입력되어지며, 이에 따라 장애 발생 감지수단(20) 내의 상기한 제1장애상태검출부(a1)에 대응된 제1장애발생감지부(b1)는 장애발생신호가 입력되는 순간 그 출력을 (나)에 도시된 바와 같이 로우상태에서 하이상태로 천이를 시키게 된다.
즉. 제1장애발생감지부(b1)는 제3도와 같은 플립플롭으로 구성되어 있으며, 상기 제1장애상태검출부(a1)로부터 출력된 장애신호를 클럭신호(ck)로 입력받아 이 클럭신호(ck)가 상승에지가 되는 순간 그 출력을 로우에서 하이로 출력시키게 된다.
아울러 장애 상태 검출수단(10)내의 다른 장애 상태 검출부(a2~an)도 상기한 제1장애상태검출부(a1)의 동작과 동일하게 작용하며, 아울러 장애 발생 감지수단(20)내의 다른 장애 발생감지부(b2~bn)도 상기한 제1장애발생검지부(b1)의 동작과 동일한 동작을 하게 된다.
한편, 장애 발생 감지수단(20)내의 각각의 제1장애발생검출부(b1~bn)로부터 출력된 신호는 인터럽트 수단(30)에 입력되어지며, 그에 따라 인터럽트 발생수단(30)은 각각 입력되는 장애 감지신호중 어느하라도 장애신호가 있으면 무조건 제2도의 (다)와 같이 인터럽트를 발생시켜 프로세서(50)에 입력한다.
즉, 상기한 인터럽트 발생수단(30)은 제4도에 도시한 바와 같은 오아게이트로 구성되어 있으며, 이 오아게이트는 입력되는 다수의 신호중 어느하나라도 하이신호(장애신호)가 있으면 그 출력이 하이(인터럽트)가 된다.
상기와 같이 인터럽트가 발생되면 프로세서(50)는 현재 어느 전송장치에 장애가 발생되었나를 알기 위해 어드레스를 변경시켜 가며 장애 내용 출력수단(40)에 인가하게 되며, 이에 따라 장애 내용 출력수단(40)은 상기 장애 상태 검출수단(10)에서 각각 출력된 신호에 대응한 데이타를 상기 변경된 어드레스에 맞게 프로세서(50)에 인가한다.
이에 따라 프로세서(50)는 입력되는 장애 내용데이타를 모두 분석하여 어느장치에 장애가 발생되었나를 인식하게 된다.
한편, 상기한 프로세서(50)로부터 출력된 판독신호 및 어드레스는 인터럽트 해제수단(6)에 입력되며, 이에 따라 인터럽트 해제수단(60)은 이 두신호, 즉 어드레스 및 판독신호를 조합하여 장애가 발생된 장치의 장애해제신호를 (라)와 같이 출력시킨다.
상기 인터럽트 해제수단(60)에서 출력된 장애해제 신호는 그 장치에 대응한 제1장애발생감지부(b1~bn)에 리세트 신호로 입력되어지며, 그에 따라 해당장애발생감지부(b1~bn)는 리세트 됨으로써 장애로 인한 하이 출력을 로우로 천이시키게 되며, 따라서 인터럽트 발생수단(30)에 입력되는 신호는 모두 로우가 됨에 따라 인터럽트 발생수단(30)의 출력도 로우가 되며 이로써 인터럽트가 해제된다.
그러나 이러한 종래 전송시스템의 장애 발생/해제 처리회로는 장애발생시 실시간으로 인터럽트를 요청하여 프로세서로부터 장애고립(fault isolation)을 위한 처리루틴을 수행하도록 하지만 장애해제시에는 인터럽트를 요청하기 않음으로써 장애해제 상태 검출을 주기적인 폴링(Polling)에 의존하게 되고 이로인해 폴링주기만큼 장애고립처리가 계속유지되어 신속한 서비스의 복구가 이루어지지 않는 문제점이 있었다.
따라서 본 발명의 목적은 장애 발생시나 해제시에 실시간으로 그 상황에 따른 인터럽트를 발생시킴으로써 기존의 주기적인 폴링(Polling) 신호에 의존한 장애해제 감지에 따른 서비스 복구의 지연을 해결하도록 전송시스템의 장애 발생/해제 실시간 처리회로를 제공함에 있다.
이러한 본 발명의 목적은 시스템 외부 및 내부의 통신장애상태를 검출하는 다수개의 장애상태 검출부로 이루어진 장애상태 검출수단과, 상기 장애상태 검출수단내의 각각의 장애 상태 검출부로부터 얻어진 상태값에 따라 장애상태를 감지하고, 외부로부터 입력된 인터럽트 신호에 따라 장애해제를 감지하는 다수개의 장애발생감지부로 이루어진 장애 발생/해제 감지수단과, 상기 장애 발생/해제 감지수단으로부터 출력된 각각의 신호에 따라 장애 발생/해제 인터럽트를 요청하는 인터럽트 발생수단과, 상기 장애상태 검출수단으로부터 출력된 각각의 장애에 대응한 데이타를 출력시키는 장애 내용 출력수단과, 상기 인터럽트 발생수단에서 출력된 인터럽트에 따라 상기 장애내용 출력수단에 어드레스 및 판독신호를 발생시켜 장애내용을 입력받아 장애 고립 해제 루틴을 수행하여 시스템 전체동작을 제어하는 중앙처리장치, 롬, 램을 구비한 프로세서와, 상기 프로세서로부터 출력된 어드레스 및 판독신호에 따라 인터럽트 해제신호를 발생하여 인터럽트를 해제하는 인터럽트 해제수단을 구비함으로써 달성되는 것으로, 이하 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제5도는 본 발명 전송시스템의 장애 발생/해제 실시간 처리회로도로서, 이에 도시한 바와 같이, 시스템 외부 및 내부의 통신장애 상태를 검출하는 다수개의 장애상태검출부(a1~an)로 이루어진 장애 상태 검출수단(100)과, 상기 장애 발생 검출수단(100)내의 각각의 장애 상태 검출부(a1~an) 로수터 얻어진 상태값에 따라 장애상태를 감지하고, 외부로부터 입력된 인터럽트 신호에 따라 장애해제를 감지하는 다수개의 제1장애발생감지부(b1~bn)로 이루어진 장애 발생/해제 감지수단(200)과, 상기 장애 발생/해제 감지수단(200)으로부터 출력된 각각의 신호에 따라 장애 발생/해제 인터럽트를 발생하는 인터럽트 발생수단(300)과, 상기 장애 상태 검출수단(100)으로부터 출력된 각각의 장애에 대응한 데이타를 출력시키는 장애 내용 출력수단(400)과, 상기 인터럽트 발생수단(300)에서 출력된 인터럽트에 따라 상기 장애 내용 출력수단(400)에 어드레스 및 판독신호를 발생시켜 장애내용을 입력받아 장애 고립 해제 루틴을 수행하여 시스템 전체동작을 제어하는 중앙처리장치, 롬, 램을 구비한 프로세서(500)와, 상기 프로세서(500)로부터 출력된 어드레스 및 판독신호에 따라 인터럽트 해제신호를 발생하여 인터럽트를 해제하는 인터럽트 해제수단(600)으로 구성한다.
상기에서 장애 발생/해제 감지수단(200)은 하나의 장애 발생/해제 감지부(b1)가 장애 상태 검출부(a1)에서 출력된 신호를 클럭신호로 하여 장애신호를 발생하는 제1플립플롭(200a)과, 상기 장애 상태 검출부(a1)에서 출력된 신호를 위상반전시키는 인버터(200b)와, 상기 인버터(200b)의 출력을 클럭신호로 하여 장애 해제 신호를 발생하는 제2플립플롭(200c)과, 상기 제1,제2플립플롭(200a)(200c)의 출력을 논리합하여 장애에 따른 신호를 출력하는 오아게이트(200d)로 이루어졌다.
이와 같이 구성한 본 발명 전송시스템의 장애 발생/해제 실시간 처리회로의 작용, 효과를 첨부한 도면 제6도 및 제7도를 참조하여 상세히 설명하면 다음과 같다.
먼저, 장애 상태 검출수단(100)은 시스템의 내부 및 외부의 통신상태를 검출하게 되는데, 만약 장애 상태 검출수단(100)내의 제1장애 상태 검출부(a1)에서 장애를 검출하게 되면 제6도에 (가)와 같이 장애신호를 출력시키게 된다.
상기 제1장애 상태 검출부(a1)의 출력은 장애 발생/해제 감지수단(200) 및 장애 내용 출력수단(400)에 각각 입력되어지며, 이에 따라 장애 발생/해제 감지수단(200)내의 상기한 제1장애 상태 검출부(a1)에 대응된 제1장애 발생/해제 감지부(b1)는 장애발생신호가 입력되는 수단 그 출력을 (마)에 도시한 바와 같이 로우상태에서 하이상태로 천이를 시키게 된다.
즉, 제1장애 발생/해제 감지부(a1) 는 제7도에 도시한 바와 같이, 입력되는 장애신호(a1)를 제1플립플롭(200a)의 클럭신호(ck)로 입력받고, 상기 장애신호(a1)를 인버터(200b)를 통해 제6도의 (나)와 같이 반전된 신호를 제2플립플롭(200c)의 클럭신호(ck)로 입력받는다.
아울러 제1, 제2플립플롭(200a)(200c)은 인터럽트 해제수단(600)으로부터 출력된 신호에 따라 리세트 되는데, 현상태는 인터럽트 해제수단(600)의 출력이 로우이므로 제1플립플롭(200a)은 상기 클럭신호(ck)가 상승에지가 되는 순간 그 출력을 (다)와 같이 하이상태로 천이시킨다.
마찬가지로 제2플립플롭(200c)로 클럭신호(ck)가 상승에지가 되는 순간 그 출력을 하이상태로 천이시키게 되는데, 입력되는 신호가 반전되어 루우상태이므로 이전에 출력시킨(라)와 같은 로우신호를 계속 유지하게 된다.
상기 제1,제2플립플롭(200a)(200c)으로부터 각각 출력된 신호는 후단의 논리소자인 오아게이트(200d)의 입력단에 각각 입력되며, 그에 따라 오아게이트(200d)는 그 두 입력단의 입력값을 논리합하여 (마)와 같은 장애 발생신호를 최종적으로 출력시키게 된다.
아울러 장애 상태 검출수단(100)내의 다른 장애 상태 검출부(a2~an)도 상기한 제1장애 상태 검출부(a1)의 동작과 동일하게 작용하며, 장애 발생/해제 감지수단(200)내의 다른 장애 발생/해제 감지부(b2~bn)도 상기한 제1장애 발생/해제 감지부(b1)의 동작과 동일하게 작용한다.
상기한 장애 발생/해제 감지수단(200)내의 장애 발생/해제 감지부(b1~bn)에서 각각 출력된 신호는 인터럽트 발생수단(300)에 입력되어 지며 이에 따라 인터럽트 발생수단 (300)에 내부의 논리소자(오아게이트)로 오아링하여 출력시키게 된다.
즉, 전술한 바와 같이 다수의 장애 발생/해제 감지부(b1~bn)중에서 어느 하나라도 장애를 감지하게 되면 인터럽트 발생수단(300)은 제6도의 (바)와 같은 인터럽트를 발생시켜 프로세서(500)에 입력시킨다.
상기와 같이 장애 발생에 따른 인터럽트가 요청되면 프로세서(500)는 시스템의 서비스를 중단시키고, 어느 장치에 장애가 발생되었는지를 알 수 없으므로 이를 확인하기 위해 장애고립(fault isolation)루틴을 수행한다.
즉, 각 장치(a1~an)에 해당하는 어드레스를 a1부터 an까지 순차로 변경시켜가며 장애 내용 출력수단(400)에 인가하게 되고, 아울러 판독신호(LD)도 출력시켜 해당 데이타 장애내용를 판독할 수 있도록 한다.
이에 따라 장애 내용 출력수단(400)은 상기한 장애 상태 검출수단(100)에서 각각 얻어진 신호에 따른 데이타(장애내용)를 입력되는 어드레스 및 판독신호에 동기되어 순차로 프로세서(500)에 인가하게 된다.
이와 같이 순차로 입력되는 데이타를 판독함으로써 프로세서(500)는 어느 장치에서 장애가 발생되었나를 인지하게 된다.
아울러 상기한 프로세서(500)로부터 출력된 어드레스 및 판독신호는 인터럽트 해제수단(600)에도 입력되어지며, 이에 따라 인터럽트 해제수단(600)은 상기한 어드레스 및 판독신호에 대응하는 장치의 인터럽트 해제신호를 발생시켜 인터럽트를 해제토록 한다.
다시 말해 인터럽트 해제수단(600)은 입력되는 어드레스 및 판독신호에 대응한 장치의 인터럽트 해제신호를 제6도의 (사)와 같이 발생시키게 되고, 그 발생된 인터럽트 해제신호는 장애 발생/해제 감지수단(200)내의 각각의 장애 발생/해제 감지부(b1~bn)내의 제1및 제2플립플롭(200a)(200c)의 리세스 신호로 입력된다.
상기와 같이 리세트 신호를 입력 받게 되면, 제1, 제2플립플롭(200a)(200c)은 입력되는 클럭신호에 무관하게 리세트 되어 그 출력을 로우로 천이시키게 된다.
따라서 논리소자인 오아게이트(200d)도 입력되는 두신호가 모두 로우이기에 그 출력을 (마)에 도시한 바와 같이 인터럽트 해제신호가 입력되는 순간 로우로 천이시킨다.
이와 같이 모든 장애 발생/해제 감지부(b1~bn)의 출력이 로우로 천이되어 인터럽트 발생수단(300)으로 내부의 논리소자(오아게이트)의 입력값이 로우가 되면 그 출력을 제6도의 (바)에 도시한 바와 같이 로우로 천이시켜 인터럽트를 발생시킨다.
이와 같이 장애 해제에 따른 인터럽트를 실시간으로 입력받게 되면 프로세서(500)는 시스템을 정상상태로 제어하게 되어 신속한 서비스의 복구를 수행토록 한다.
제6도의 도면중 미설명 부호 t0는 장애 발생시점을 나타낸 것이며, t1은 내부의 프로그램에 의해 프로세서가 인터럽트를 감지하여 장애 내용을 읽어들인 시점을 나타낸 것이고, t2는 장애해제 시점이며, t3는 내부의 프로그램에 의해 프로세서가 새로운 인터럽트를 감지하여 장애내용을 읽어 들인 시점을 나타낸 것이다.
이상에서 상세히 설명한 바와 같이 본 발명은 전송장치의 장애 발생 및 해제시에 실시간으로 인터럽트를 발생시킴으로써 기존의 주기적인 폴링(Polling)에 의존한 장애해제 감지시보다 폴링주기만큼 신속한 서비스의 복구를 구현할 수 있는 효과가 있다.
전송시스템의 장애 발생/해제 실시간 처리회로

Claims (2)

  1. 장애 상태 검출수단(100)에서 얻어진 각각의 상태값에 따라 장애상태를 감지하고, 외부의 인터럽트 해제신호에 따라 장애해제 상태를 감지하는 다수개의 장애 발생/해제 감지부(b1~bn)로 구성된 장애 발생/해제 감지수단(200)과, 상기 장애 발생/해제 감지수단에서 출력된 각각의 신호를 논리합하여 실시간으로 장애 발생/해제 인터럽트를 발생하는 오아게이트로 구성된 인터럽트 발생수단(300)과, 상기 장애 상태 검출수단(100)으로부터 출력된 각각의 장애에 대응한 데이타를 출력시키는 장애 내용 출력수단(400)과, 상기 인터럽트 발생수단(300)에서 얻어진 인터럽트에 따라 장애발생 및 해제를 인지하고, 장애 내용 출력수단에 어드레스 및 판독신호를 띄워 장치의 장애내용을 입력받아 시스템 전체동작을 제어하는 프로세서(500)와, 상기 프로세서(500)로부터 출력된 어드레스 및 판독신호에 따라 인터럽트 해제신호를 발생하여 상기 장애 발생/해제 감지수단에 입력시켜 인터럽트를 해제토록 하는 인터럽트 해제수단(600)으로 구성된 것을 특징으로 한 전송시스템의 장애 발생/해제 실시간 처리회로.
  2. 제1항에 있어서, 장애 발생/해제 감지수단(200)내의 단일의 장애 발생/해제 감지부(b1)는 상기 장애 상태 검출수단(100)에서 출력된 신호를 클럭신호로 하여 장애신호를 발생하는 제1플립플롭(200a)과, 상기 장애 상태 검출수단(100)에서 출력된 신호를 위상반전시키는 인버터(200b)와, 상기 인버터(200b)의 출력을 클럭신호로 입력받고, 상기 인터럽트 해제수단(600)에서 얻어진 인터럽트 해제신호에 따라 리세트되어 인터럽트 해제신호를 출력하는 제2플립플롭(200c)과, 상기 제1및 제2플립플롭의 출력을 논리합하여 장애 발생/해제 신호를 출력하는 오아게이트(200d)로 구성됨을 특징으로 한 전송시스템의 장애 발생/해제 실시간 처리회로.
KR1019930027555A 1993-12-14 1993-12-14 전송시스템의 장애 발생/해제 실시간 처리회로 KR960012981B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930027555A KR960012981B1 (ko) 1993-12-14 1993-12-14 전송시스템의 장애 발생/해제 실시간 처리회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930027555A KR960012981B1 (ko) 1993-12-14 1993-12-14 전송시스템의 장애 발생/해제 실시간 처리회로

Publications (2)

Publication Number Publication Date
KR950022308A KR950022308A (ko) 1995-07-28
KR960012981B1 true KR960012981B1 (ko) 1996-09-25

Family

ID=19370823

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930027555A KR960012981B1 (ko) 1993-12-14 1993-12-14 전송시스템의 장애 발생/해제 실시간 처리회로

Country Status (1)

Country Link
KR (1) KR960012981B1 (ko)

Also Published As

Publication number Publication date
KR950022308A (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
US11100224B2 (en) Interference detection device and detection sensitivity adjusting method thereof
US5271023A (en) Uninterruptable fault tolerant data processor
JPH07129426A (ja) 障害処理方式
JPH07177130A (ja) エラーカウント回路
US4686677A (en) Apparatus and method for detecting time-related faults
KR970071268A (ko) 전자제어장치용 감시시스템
KR20020069143A (ko) 클록 신호 주기 이상의 검출
JPH0375834A (ja) パリティの置換装置及び方法
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
KR900005727A (ko) 복제 시스템의 전환에 의한 데이타의 손실 또는 전와에 대한 보호
KR0144824B1 (ko) 다수의 노드 장치들에 대한 장애발생 및 장애복구 감지회로
JP3006330B2 (ja) データ処理装置のクロック衝突検知回路
JPS61186041A (ja) デ−タ通信方式
KR100229429B1 (ko) 인터럽트 요구 신호 발생장치
JP2587881B2 (ja) 画像形成装置
JP2606160B2 (ja) パリティチェック回路の故障検出方式
KR930010950B1 (ko) 에러위치 및 상태 확인장치
JPS63263547A (ja) マイクロコンピユ−タ
JPH1020968A (ja) 選択的ハードウェア・リセット回路
JPS63298458A (ja) デ−タ転送回路
JPS6320540A (ja) 情報処理装置
KR940008321A (ko) 이중화 구조를 갖는 주종시스템간의 통신 경로 선택회로
JPS63310211A (ja) クロック障害検出回路
JP2000155614A (ja) 故障検出方式
KR19980011011U (ko) 데이터 전송 가능한 에러발생 검출회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050628

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee