KR960004815B1 - 모니터의 자막 떨림 방지 회로 - Google Patents

모니터의 자막 떨림 방지 회로 Download PDF

Info

Publication number
KR960004815B1
KR960004815B1 KR1019930012997A KR930012997A KR960004815B1 KR 960004815 B1 KR960004815 B1 KR 960004815B1 KR 1019930012997 A KR1019930012997 A KR 1019930012997A KR 930012997 A KR930012997 A KR 930012997A KR 960004815 B1 KR960004815 B1 KR 960004815B1
Authority
KR
South Korea
Prior art keywords
signal
output
outputting
horizontal
synchronization
Prior art date
Application number
KR1019930012997A
Other languages
English (en)
Other versions
KR950004944A (ko
Inventor
한석진
Original Assignee
엘지전자주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 이헌조 filed Critical 엘지전자주식회사
Priority to KR1019930012997A priority Critical patent/KR960004815B1/ko
Publication of KR950004944A publication Critical patent/KR950004944A/ko
Application granted granted Critical
Publication of KR960004815B1 publication Critical patent/KR960004815B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

모니터의 자막 떨림 방지 회로
제1도는 종래 모니터의 자막 출력 회로 블록도.
제2도는 제1도에 있어서, 동기신호의 파형도.
제3도는 종래 자막 떨림시 동기신호 파형의 예시도.
제4도는 본 발명 모니터의 자막 떨림 방지 회로 블록도.
제5도는 제4도에 있어서, 동기 정형부의 회로도.
제6도는, 제7도는 제5도에 있어서, 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1:동기부 2:자막출력부
3:동기 정형부 4, 7:카운터
5, 8:비교기 6, 9:플립플롭
OR4, OR2: 오아게이트.
본 발명은 영상 화면에 자막을 표시하는 기술에 관한 것으로 특히, 티브이 모니터에서 수직, 수평동기신호의 잡음에 의해 발생되는 자막 떨림 현상을 방지하는 모니터의 자막 떨림 방지 회로에 관한 것이다.
제1도는 종래 모니터의 자막 출력 회로 블럭도로서 이에 도시된 바와 같이, 수직, 수평동기신호(Vsync)(Hsync)를 입력받아 영상에서 자막표시위치를 판별하는 동기부(1)와, 이 동기부(1)의 출력(V1)에 따라 자막신호(V0)를 출력하는 자막 출력부(2)로 구성된 것으로, 이와같은 종래 회로의 동작과정을 제2도 및 제3도를 참조하여 설명하면 다음과 같다.
제2도(a)에 도시된 바와같은 수직동기신호(Vsync)가 입력된 동기부(10)는 제2(b)도, 제2(c)도에 도시된 바와같은 수평동기신호(Hsync)가 입력됨에 따라 티브이 화면의 자막 표시 위치를 결정한 후 그 위치 정보(V1)를 자막 출력부(20)에 입력시킨다.
이에 따라, 동기부(10)의 출력(V1)에 따라 자막출력부(20)는 자막신호(V0)를 출력하여 티브이 화면에 자막을 표시하게 된다.
그러나, 종래 회로는 제3(a)도, 제3(b)도에 도시된 바와같이 정상동기신호(Vsync)(Hsync)에 잡음이 혼입되면 동기위치를 오판하여 티브이 화면에 표시되는 자막이 상, 하, 좌, 우로 떨리게 되는 문제점이 있었다.
본 발명은 이러한 종래의 문제점을 해결하기 위하여 동기신호 발생구간을 계수함에 따라 설정값과 같을때 동기신호를 출력시킴으로써 동기구간에 발생된 잡음에 의해 자막이 떨리는 현상을 방지하는 모니터의 자막떨림 방지회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제4도는 본 발명 모니터의 자막 떨림 방지 회로 블럭도로서 이에 도시한 바와같이, 수직, 수평동기신호(Vsync)(Hsync)를 입력받아 계수함에 따라 설정값과 비교하여 정형된 수직, 수평동기신호(Vs)(Hs)를 출력하는 동기 정형부(3)와, 이 동기 정형부(3)의 출력(Vs)(Hs)를 연산하여 티브이 화면의 자막 표시 위치를 결정하는 동기부(1)와, 이 동기부(1)의 출력(V1)에 따라 자막신호(V0)를 출력하는 자막 출력부(2)로 구성한 것으로, 상기 동기 정형부(3)는 제 5도에 도시한 바와같이 수평동기신호(Hsync)에 리세트되어 클럭(CLK)을 계수하는 카운터(4)와, 이 카운터(4)의 출력(V4)을 임의의 위치에 따른 설정기준값(Vref1)과 비교하여 같으면 고전위 신호(V5)를 출력하는 비교기(5)와, 이 비교기(5)의 출력(V5)과 상기 수평동기신호(Hsync)를 입력받아 래치신호(V6)를 출력하는 플립플롭(6)과, 이 플립플롭(6)의 출력(V6)과 상기 수평동기신호(Hsync)를 논리합하는 오아게이트(OR1)와, 수직동기신호(Vsync)에 리세트되어 상기 오아게이트(OR1)의 출력(Hs)을 계수하는 카운터(7)와, 이 카운터(7)의 출력(V7)을 임의의 위치에 따른 설정 기준값(Vref2)과 비교하여 같으면 고전위 신호(V8)를 출력하는 비교기(8)와, 이 비교기(8)의 출력(V8)과 상기 수직동기신호(Vsync)를 입력받아 래치신호(V9)를 출력하는 플립플롭(9)과, 이 플립플롭(9)의 출력(V9)과 상기 수직동기신호(Vsync)를 논리합하는 오아게이트(OR2)로 구성한다.
상기 플립플롭(6)(9)은 J-K 플립플롭이다.
이와같이 구성한 본 발명 모니터의 자막 떨림 방지 회로의 동작 및 작용효과를 제6도, 제7도 각부의 파형도를 참조하여 상세히 설명하면 다음과 같다.
수직, 수평동기신호(Vsync)(Hsync)를 입력받아 동기 정형부(3)는 파형정형을하여 혼입되는 잡음을 제거하는데 제6도, 제7(a)도에 도시한 바와같이 상기 수직, 수평동기신호(Vsync)(Hsync)가 저전위가 되면 카운터(4)(7)는 리세트되고 상기 수직, 수평동기신호(Vsync)(Hsync)의 상승에지에서 플립플롭(6)(9)이 세트되며 상기 카운터(4)는 제6(b)도에 도시한 바와같은 12MHz의 클럭(CLK)을 계수하게 된다.
이때, 카운터(4)의 계수 출력(V4)을 입력받은 비교기(5)는 임의의 위치에 대한 설정기준값(vref1)과 비교하여 제6(c)도에 도시한 바와 같은 비교신호(V5)를 출력하는데 일치하지 않으면 저전위, 일치하면 고전위를 출력하며 이 고전위의 비교신호(V4)가 일측입력(J)에 고전위인 수평동기신호(Hsync)가 입력된 플립플롭(6)의 타측입력(K)에 상기 고정위의 비교신호(V4)가 입력되면 상기 플립플롭(6)은 리세트되어 제6(d)도 에 도시한 바와같이 저전위 신호(V6)를 오아게이트(OR1)에 출력하게 된다.
이에 따라, 수평동기신호(Hsync)가 저전위가 되면 오아게이트(OR1)는 제6(e)도에 도시한 바와같이 잡음이 제거된 수평동기신호(Hs)를 동기부(1) 및 카운터(7)에 출력하게 된다.
이때, 정상 수직동기신호(Vsync)가 저전위될때 리세트된 카운터(3)는 오아게이트(OR1)의 출력인 제7(b)도에 도시한 바와같은 수평동기신호(Hs)를 계수하는데 이 계수신호(V7)를 입력받은 비교기(8)는 임의의 위치에 대한 설정기준값(Vref2)과 비교함에 의해 제7(c)도와 같은 파형의 비교신호(V8)를 출력하는데, 일치하지 않으면 저전위인 비교신호(V8)를 출력하고 일치하면 고전위인 비교신호(V8)를 출력하게 된다.
이에 따라, 고전위인 수직 동기신호(Vsync)가 일측입력단자(J)에 입력된 플립플롭(9)은 타측 입력단(K)에 고전위인 비교기(8)의 출력(V8)이 입력되면 리세트되어 제7(d)도에 도시한 바와같이 저전위신호(V9)를 오아게이트(OR2)에 출력하고 상기 수직동기신호(Vsync)가 저전위가 될때 상기 오아게이트(OR2)는 제7(e)도에 도시한 바와같이 잡음이 제거된 수직동기신호(Vs)를 동기부(1)에 출력하게 된다.
따라서, 동기 정형부(3)에서 제6도, 제7도의 제7(e)도에 도시한 바와같이 잡음이 제거된 수평, 수직동기신호(Hs)(Vs)가 동기부(1)에 입력된 티브이 화면의 자막 표시 위치를 결정하고, 이 위치 정보(V1)에 따라 자막출력부(2)는 자막신호(V0)를 출력하게 된다.
상기에서 상세히 설명한 바와같이 본 발명 모니터의 자막 떨림 방지회로는 수평, 수직동기신호의 구간을 계수하여 설정 기준값과 비교함에 따라 수평, 수직동기신호를 인에이블 시킴으로써 동기신호의 구간에 발생하는 잡음을 제거하게 된다. 따라서, 잡음제거에 의해 정확한 수직, 수평동기신호를 발생시킴으로써 영상자막의 떨림을 방지할 수 있는 효과가 있다.

Claims (2)

  1. 수평, 수직동기신호(Hsync)(Vsync)의 구간을 계수함에 따라 설정기준값과 비교하여 비교값이 일치하면 정형된 수평, 수직동기신호(Hs)(Vs)를 출력하는 동기 정형부(3)와, 이 동기 정형부(3)의 출력(Hs)(Vs)에 따라 티브이화면의 자막 표시 위치를 결정하는 동기부(1)와, 이 동기부(1)의 출력(V1)에 따라 자막신호(V0)를 출력하는 자막 출력부(2)로 구성함을 특징으로 하는 모니터의 자막 떨림 방지 회로.
  2. 제1항에 있어서, 동기 정형부(3)는 수평동기신호(Hsync)에 리세트되어 클럭(CLK)을 계수하는 카운터(4)와, 이 카운터(4)의 출력(V4)을 설정기준값(Vref1)과 비교하여 일치하면 고전위, 일치하지 않으면 저전위인 비교신호(V4)를 출력하는 비교기(5)와, 상기 수평동기신호(Hsync)를 일측 입력단에 입력받음과 아울러 클럭(CLK)을 입력받아 상기 비교기(5)의 출력(V5)에 따라 래치신호(V6)를 출력하는 플립플롭(6)과, 상기 수평동기신호(Hsync)와 상기 플립플롭(6)의 출력(V6)을 논리합하여 정형된 수평동기신호(Hs)를 출력하는 오아게이트(OR1)와, 수직동기신호(Vsync)에 리세트되어 상기 오아게이트(OR1)의 출력(Hs)을 계수하는 카운터(7)와, 이 카운터(7)의 출력(V7)과 설정기준값(Vref2)을 비교하여 일치하면 고전위, 일치하지 않으면 저전위인 비교 신호(V8)를 출력하는 비교기(8)와, 상기 수직동기신호(Vsync)를 일측입력단(J)에 입력받음과 아울러 클럭(CLK)을 입력받아 상기 비교기(8)의 출력(V8)에 따라 래치신호(V9)를 출력하는 플립플롭(9)과, 상기 수직동기신호(Vsync)와 플립플롭(9)의 출력(V9)을 논리합하여 정형된 수직동기신호(Vs)를 출력하는 오아게이트(OR2)로 구성함을 특징으로 하는 모니터의 자막 떨림 방지 회로.
KR1019930012997A 1993-07-10 1993-07-10 모니터의 자막 떨림 방지 회로 KR960004815B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930012997A KR960004815B1 (ko) 1993-07-10 1993-07-10 모니터의 자막 떨림 방지 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930012997A KR960004815B1 (ko) 1993-07-10 1993-07-10 모니터의 자막 떨림 방지 회로

Publications (2)

Publication Number Publication Date
KR950004944A KR950004944A (ko) 1995-02-18
KR960004815B1 true KR960004815B1 (ko) 1996-04-13

Family

ID=19359083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930012997A KR960004815B1 (ko) 1993-07-10 1993-07-10 모니터의 자막 떨림 방지 회로

Country Status (1)

Country Link
KR (1) KR960004815B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000039881A (ko) * 1998-12-16 2000-07-05 서평원 음성인식을 이용한 세계 표준 시보 안내방법

Also Published As

Publication number Publication date
KR950004944A (ko) 1995-02-18

Similar Documents

Publication Publication Date Title
US4962427A (en) TV receiver including multistandard OSD
KR100243799B1 (ko) 비디오 신호의 기수/우수 필드 검출기
JPH0446467A (ja) 水平同期信号分離回路
KR960004815B1 (ko) 모니터의 자막 떨림 방지 회로
US5619275A (en) TV line and field detection apparatus with good noise immunity
US5436668A (en) Horizontal line counter stabilization in a video receiver
KR950006356B1 (ko) 동기회로
US4283662A (en) Line scan circuits for cathode ray tube displays
CA2142697C (en) Tv line and field detection apparatus with improved noise immunity
US6433829B1 (en) Signal processing apparatus for setting up vertical blanking signal of television set
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
KR940008492B1 (ko) 문자발생회로의 오동작 방지회로
KR100239980B1 (ko) 비디오 수신기의 안정화를 위한 수평 라인 카운터
KR19980703637A (ko) 수직 동기화 신호 검출기
KR200141097Y1 (ko) 문자 흔들림 방지 회로
US7705917B2 (en) Method and circuit for extracting synchronization signals in a video signal
KR0168361B1 (ko) 영상신호의 수평동기신호 발생장치
JP2714221B2 (ja) テレビジョン方式判別装置
US5995158A (en) Blanking signal generating control circuit of a video apparatus
KR0166860B1 (ko) 복합영상 신호의 특정라인 위치검출장치
KR100459453B1 (ko) 텔레비젼수상기의 글리치 제거회로
JP2811067B2 (ja) 選局表示回路
KR0175969B1 (ko) 수평동기 펄스 분리회로
KR0180617B1 (ko) 필드판별회로
KR100218271B1 (ko) 수직 동기 분리 회로와 수직 귀선 소거 기간 및 필드 검출 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080319

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee