KR0180617B1 - 필드판별회로 - Google Patents

필드판별회로 Download PDF

Info

Publication number
KR0180617B1
KR0180617B1 KR1019950015975A KR19950015975A KR0180617B1 KR 0180617 B1 KR0180617 B1 KR 0180617B1 KR 1019950015975 A KR1019950015975 A KR 1019950015975A KR 19950015975 A KR19950015975 A KR 19950015975A KR 0180617 B1 KR0180617 B1 KR 0180617B1
Authority
KR
South Korea
Prior art keywords
signal
pulse
field
detection
generating
Prior art date
Application number
KR1019950015975A
Other languages
English (en)
Inventor
유끼미쯔 야마다
Original Assignee
가다오까 마사다까
알프스 덴끼 가부시키 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가다오까 마사다까, 알프스 덴끼 가부시키 가이샤 filed Critical 가다오까 마사다까
Application granted granted Critical
Publication of KR0180617B1 publication Critical patent/KR0180617B1/ko

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

[목적]
실장면적을 억제하고, 또한 온도변화에 대하여 안정한 필드판별회로를 제공하는 것이다.
[구성]
펄스발생기(10)는 복합동기신호(A)로부터 수평동기펄스(B)와 수평동기펄스(B)에 동기하고, 0.5H주기의 클럭펄스(C)를 출력한다. 인버터(11)는 복합동기신호(A)를 반전시킨다. 앤드게이트(12)는 수직동기신호(A2)를 검출한다. 래치회로(13)는 상기 수직동기신호(A2)의 검출상태를 유지하는 펄스(F)를 출력한다. 카운터(14)는 상기 펄스(F)가 출력되면, 클럭펄스(C)의 계수를 개시하고, 5개 계수하면 펄스(G)를 발생한다. D-FF15는 펄스(G)의 상승시각에 복합동기신호(A)의 레벨을 검출한다.

Description

필드판별회로
제1도는 본 발명에 의한 필드판별회로의 회로도.
제2도는 본 발명에 의한 필드판별회로의 제1필드의 검출동작을 설명하는 타이밍 차트.
제3도는 본 발명에 의한 필드판별회로의 제2필드의 검출동작을 설명하는 타이밍 차트.
제4도는 액정 소형 텔레비젼의 외관의 일례를 나타낸 도.
* 도면의 주요부분에 대한 부호의 설명
10 : 펄스발생기 11 : 인버터
12 : 앤드게이트 13 : 래치회로
14 : 인버터 15 : D-FF
본 발명은 인터레이스된 텔레비젼 영상신호의 필드판별에 이용하는데 가장 적합한 필드판별회로에 관한 것이다.
제4도는 액정 소형 텔레비젼의 외관도이다. 이 액정 소형 텔레비젼(1)은 5인치 전후의 액정표시부(1a)와 외부프레임(1b) 및 액정표시부(1a)를 구동하는 회로가 장착된 프린트배선판(1c)에 의하여 구성되어 있다. 이 프린트배선판(1c)은 액정표시부(1a)의 뒤측에 이 액정표시부(1a)와 대향하여 설치되어 있다. 도시하는 바와 같이 액정표시부(1a)가 상당히 소형이기 때문에, 상기 프린트배선판(1c)의 외형 사이즈 및 높이 방향의 길이는 엄격하게 제한된다. 또, 프린트배선판(1c)에는 튜너회로, 음성회로, 영상신호를 구성하는 휘도신호처 리 회로 및 색신호처리회로, 액정표시회로 등 다수의 회로가 실장된다.
그런데, 상기 액정 소형 텔레비젼에 표시되는 화상은 텔레비젼 영상신호에 의하여 구성되어 있다. 주지한 바와 같이 NTSC(National Television system Committee)방식 또는 PAL(Phase Alternation by Line)방식 등의 텔레비젼 영상신호는 화상의 촬상 시에 건너뛰는 주사를 행하고 있기 때문에 제1필드와 제2필드에 의하여 1장의 화상을 구성한다. 그리고 이 제1필드와 제2필드를 판별하는 회로에 필드판별회로가 있고, 액정 소형 텔레비젼에 있어서는 상기한 사정으로부터 필드판별회로에 관해서도 가능한 한 구성부품을 소형화하여 프린트배선판(1c)상의 실장면적을 좁게 억제할 필요가 있다.
그러나, 종래 이 필드판별회로는 디스크리트 부품을 많이 사용한 아날로그 적분회로로 시판되고 있는 필드판별 전용 IC를 조합하여 구성되어있었다. 따라서, 필드판별회로의 실장면적을 억제하는데 한계가 있고, 또한 아날로그 적분회로를 사용하고 있기 때문에, 회로의 특성이 온도의 영향을 받기 쉽다고 하는 문제가 있었다.
본 발명은 상기한 문제점을 감안하여 이루어진 것으로 필드판별회로의 실장면적을 억제하는 것이 가능하며, 또한, 온도변화에 대하여 안정한 동작을 하는 필드판별회로의 제공을 목적으로 한다.
청구범위 제1항 기재의 필드판별회로는 1화상이 제1 및 제2필드에 의하여 구성되는 텔레비젼 방송용 복합영상신호의 복합동기신호 중에 포함되고, 또한 각 필드마다 위상이 다르고 각각 동일 신호기간을 가지는 수직동기신호에 대하여, 각 필드에 있어서의 수직동기신호의 발생 타이밍을 검지하기 위한 펄스를 발생하는 펄스발생회로를 구비하고, 각 필드에 있어서의 수직동기신호의 발생 타이밍 이후 최초로 상기 펄스를 검출하고, 그 시점에서 소정기간 경과 후의 수직동기신호기간 종료 전후의 복합동기신호 레벨의 고저차에 의하여 필드를 판별하는 필드판별수단을 구비하여 이루어진다.
청구범위 제2항 기재의 필드판별회로는 상기 펄스발생 회로가 복합동기신호로부터 수직동기신호의 발생 타이밍 검지 펄스를 형성하여 출력함과 동시에, 이 검지펄스에 동기하고 또한 검지펄스보다 높은 주파수의 펄스신호를 출력하는 회로로서, 상기 필드판별수단이, 복합동기신호에 포함되는 수직동기신호의 발생 타이밍 이후 최초로 검지펄스가 발생하는 시점을 검출하는 검출수단과, 이 검지수단이 검출신호를 출력한 시점이래 검지펄스보다 높은 주파수의 상기 펄스신호를 계수하여 그 계수치가 일정치에 이른 시점에서 신호를 출력하는 계수수단을 구비하고, 이 계수수단으로부터 상기 신호가 출력된 시점에서 복합동기신호의 레벨을 체크하여, 그 체크결과에 의거하여 필드판별신호를 출력한다.
청구범위 제3항 기재의 발명은 상기 문제를 해결하기 위하여 청구범위 제2항 기재의 필드판별회로에 있어서, 상기 검출수단이 상기 복합동기신호를 반전시키는 인버터와, 상기 인버터의 출력 신호와 상기 검지펄스와의 논리곱 신호를 출력하는 앤드 게이트와, 상기 논리곱 신호를 입력하여 상기 복합동기신호에 포함하는 수직동기신호의 발생타이밍 이후 최초로 상기 검지펄스가 발생하는 시점을 검출하는 래치회로를 구비하여 이루어진 것을 특징으로 한다.
텔레비젼 영상신호에 포함되는 수직동기신호와, 수평동기신호는 제1필드와 제2필드에서 위상이 달라져 있다. 청구범위 제1항 내지 제3항 기재의 필드판별회로는 이 위상차를 이용하여 필드검출을 행한다. 즉, 상기 검출수단은 수직동기신호의 발생 타이밍 이후, 최초로 검지펄스가 발생하는 시점을 검출한다. 상기한 위상차가 있기 때문에 이 검출수단에 의 한 검출결과가 제1, 제2필드에서 달라지기 시작한다. 이 결과, 상기 검출수단으로부터 검출신호가 출력된 후, 일정시간 경과하여 상기 계수수단으로부터 신호가 출력되는 시점에 있어서의 복합동기신호의 레벨이 제1, 제2필드에서 다른 레벨이 되어 필드 검출이 가능하게 된다.
제1도 내지 제3도를 참조하여 본 발명에 의한 필드판별회로를 NTSC방식에 준거한 텔레비젼 영상신호에 관하여 응용한 경우에 대해 설명한다. 또한, 제1도는 본 실시예에 의한 필드판별회로의 회로도, 제2도는 제1필드의 검출동작을 나타낸 타이밍차트, 제3도는 제2필드의 검출동작을 나타낸 타이밍 차트이다.
제1도에 있어서, 부호 a는 텔레비젼 영상신호로부터 분리된 - 극성의 복합동기신호(A)가 인가되는 단자이다. 제2도에 나타낸 복합동기신호(A)는 제1필드의 수직블랭킹기간 근방의 파형을 나타내고 있고, 제3도에 나타낸 복합동기신호(A)는 제2필드의 수직블랭킹 기간 근방의 파형을 나타내고 있다. 이들 도면에 나타낸 바와 같이, 복합동기신호(A)는 1수평기간(이하, 1H라 약칭한다)마다 병행하는 수평동기신호(A1)와 3H에 상당하는 펄스폭의 수직동기신호(A2)에 의하여 구성되어 있다. 수직동기신호(A2)에는 0.5H간격으로 세레이션(A3)이 삽입되어 있고, 수직동기신호(A2)의 전후에는 0.5H간격으로 등가펄스(A4)가 삽입 되어 있다.
펄스발생기(10)는 단자(a)에 입력된 복합동기신호(A)로부터 수평동기신호 성분만을 검출하고 복합동기신호(A)의 수직블랭킹기간에 포함되는 최초의 등가펄스(A4)의 직전의 수평동기신호(A1)의 하강시각(t6)에 대하여 0.75H후에 상승하는 1H간격의 수평동기펄스(B)와, 이 수평동기펄스(B)에 동기하고, 또한 주기가 0.5H의 클록펄스(C)를 출력한다.
여기에서, 제1필드에 있어서의 수평동기펄스(B)의 상승에 대한 수직동기신호(A2)의 하강으로부터의 지연시간(T1)은 0.75H가 되고, 한편, 제2필드에 있어서의 수평동기펄스(B)의 상승에 대한 수직동기신호(A2)의 하강으로부터의 지연시간(T2)은 0.25H가 된다.
인버터(11)는 복합동기신호(A)를 반전하여 +극성의 복합동기신호(D)를 출력한다. 앤드 게이트(12)는 이 +극성의 복합동기신호(D)와 수평동기펄스(B)의 앤드를 취함으로써 펄스신호(E)(제2도, 제3도 참조)를 형성하고 출력한다. 래치회로(13)는 펄스신호(E)의 상승시점에서 단자(D)의 하이(HIGH)신호 H를 읽어 들이고, 신호(F)(제2도, 제3도 참조)로써 출력한다. 그리고 다음에 설명하는 카운터(14)의 출력하는 리세트펄스(도시 생략)에 의하여 시각(t5)에 있어서 리세트된다.
카운터(14)는 이 신호(F)와 클럭펄스(C)를 입력으로 하고, 신호(F)가 시각(t1)에서 상승하면, 클럭펄스(C)의 카운트를 개시한다. 그리고, 클럭펄스(C)를 5개 카운트하면, 클럭펄스(C)의 반주기분에 상당하는 펄스폭의 펄스신호(G)를 출력하고, 이어서 리세트된다. D-FF(딜레이·플립플롭)(15)는 상기 펄스신호(G)의 상승 타이밍에 있어서 단자(D)의 복합동기신호(A)를 읽어들이고, 필드검출신호(FD)(제2도, 제3도 참조)로서 출력한다.
이상의 구성에 있어서, 제1필드에서는 제2도에 나타낸 바와 같이 수직동기신호(A2)의 하강시각(t0) 보다 시간(T1)(0.75H) 늦어져 신호(F)가 상승하고, 한편, 제2필드에서는 제3도에 나타낸 바와 같이 수직동기신호(A2)의 하강시각(t0)보다 시간(T2)(0.25H) 늦게 신호(F)가 상승한다. 이 결과, 제1필드에서는 펄스신호(G)가 상승한 시점에서 복합동기신호(A)가 H(HIGH)레벨에 있고, 제2필드에서는 펄스신호(G)가 상승한 시점에서 복합동기신호(A)가 L(LOW)레벨에 있다. 따라서, 필드검출신호(FD)는 제1필드에 있어서, H, 제2필드에 있어서 L이 되고, 필드검출이 가능하게 된다.
상기 구성의 필드판별회로에 의하면, 저항 또는 콘덴서 등의 디스크리트 부품을 사용하지 않고, 디지털회로 만으로 필드판별회로를 구성할 수 있다. 이로써, 이하와 같은 효과를 얻을 수 있다.
(1) 1개의 ASIC(특정용도용 집적회로)로서 회로를 구성할 수 있기 때문에, 부품점수를 줄여 프린트 배선판상의 실장면적을 억제하는 것이 가능함과 동시에, 저소비 전력화가 가능하다.
(2) 주위온도의 변화에 대하여 회로동작이 안정되게 된다.
(3) 회로동작이 전원전압의 영향을 받기 어렵다.
또한, 상기 필드판별회로의 구성에서는 클럭펄스의 주기를 0.5H로 하였으나, 이 클럭펄스의 주기는 0.5H이하이면, 다른 주기라도 좋다. 단, 이 경우, 클럭펄스 주기의 변경에 의하여 펄스신호(G)를 출력하는 계수치를 변경할 필요가 있다.
또, 본 발명에 의한 필드판별회로는 PAL방식의 텔레비젼 영상신호에 응용하는 것도 가능하다. 단, 이 경우, 카운터(14)의 계수치의 변경이 필요하게 된다.
본 발명에 관한 필드판별회로는 디지털 회로로 구성되어 있기 때문에 프린트배선판상의 실장면적을 억제하고, 이로써, 액정 소형 텔레비젼의 소형화를 실현할 수 있다. 또, 저 소비 전력화가 가능함과 동시에 추위온도 또는 전원전압의 변동에 대하여 안정한 동작을 얻을 수 있기 때문에, 액정 소형 텔레비젼의 동작성능을 향상하는 것이 가능하다.

Claims (3)

  1. 제1 및 제2필드에 의하여 한 개의 화상이 구성되는 텔레비젼 방송용 복합영상신호의 복합동기신호 중에 포함되고 또한 각 필드마다 위상이 다르며 각각 동일한 신호기간을 가지는 수직동기신호에 대하여, 각 필드에 있어서의 수직동기신호의 발생 타이밍을 검지하기 위한 펄스를 발생시키는 펄스발생회로를 구비하고, 상기 각 필드에 있어서의 수직동기신호의 발생 타이밍 이후 최초로 상기 펄스를 검출하고 그 시점에서 소정 기간 경과 후 상기 수직동기신호기간 종료 전후의 상기 복합동기신호 레벨의 고저차에 의하여 필드를 판별하는 필드판별수단을 구비하여 이루어지는 것을 특징으로 하는 필드판별회로.
  2. 제1항에 있어서, 상기 펄스발생회로는, 상기 복합동기신호로부터 상기 수직동기신호의 발생 타이밍 검지펄스를 형성하여 출력함과 동시에, 상기 검지펄스에 동기하며 또한 상기 검지펄스보다 높은 주파수의 펄스신호를 출력하는 회로이며, 상기 필드판별수단은, 상기 복합동기신호에 포함되는 수직동기신호의 발생 타이밍 이후 최초로 상기 검지펄스가 발생하는 시점을 검출하는 검출수단과, 상기 검출수단이 검출신호를 출력한 시점이래 상기 검지펄스보다 높은 주파수의 상기 펄스신호를 계수하고 그 계수치가 일정치에 이른 시점에서 신호를 출력하는 계수수단을 구비하며, 상기 계수수단으로부터 상기 신호가 출력된 시점에서 상기 복합동기신호의 레벨을 체크하여, 그 체크결과에 의거하여 필드판별신호를 출력하는 것을 특징으로 하는 필드판별회로.
  3. 제2항에 있어서, 상기 검출수단은, 상기 복합동기신호를 반전시키는 인버터와, 상기 인버터의 출력신호와 상기 검지펄스와의 논리곱 신호를 출력하는 앤드 게이트와, 상기 논리곱 신호를 입력으로 하여 상기 복합동기신호에 포함되는 수직동기신호의 발생 타이밍 이후 최초로 상기 검지펄스가 발생하는 시점을 검출하는 래치회로를 포함하는 것을 특징으로 하는 필드판별회로.
KR1019950015975A 1994-06-22 1995-06-16 필드판별회로 KR0180617B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP14057294A JP3322992B2 (ja) 1994-06-22 1994-06-22 フィールド判別回路
JP94-140572 1994-06-22

Publications (1)

Publication Number Publication Date
KR0180617B1 true KR0180617B1 (ko) 1999-05-01

Family

ID=15271810

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015975A KR0180617B1 (ko) 1994-06-22 1995-06-16 필드판별회로

Country Status (2)

Country Link
JP (1) JP3322992B2 (ko)
KR (1) KR0180617B1 (ko)

Also Published As

Publication number Publication date
JPH089191A (ja) 1996-01-12
JP3322992B2 (ja) 2002-09-09

Similar Documents

Publication Publication Date Title
US5025496A (en) Odd/even field detector for video signals
EP0327228B1 (en) Sync pulse separation circuitry
KR0180617B1 (ko) 필드판별회로
KR100272273B1 (ko) 동기 신호 검출 회로 및 방법
KR100425687B1 (ko) 평판표시장치의 합성동기신호 분리회로
KR900006305Y1 (ko) 영상신호의 수평 수직동기신호 및 필드검출회로.
US6108043A (en) Horizontal sync pulse minimum width logic
KR200141097Y1 (ko) 문자 흔들림 방지 회로
KR0175969B1 (ko) 수평동기 펄스 분리회로
KR930000978B1 (ko) 필드 검출회로
KR950011527B1 (ko) 동기신호의 홀/짝수필드검출회로 및 그 방법
KR960003443B1 (ko) 문자 표시 장치
KR0124601B1 (ko) 액정 티브이(tft-lcd tv)의 수직동기신호 잡음제거장치
KR100218271B1 (ko) 수직 동기 분리 회로와 수직 귀선 소거 기간 및 필드 검출 회로
JP3475773B2 (ja) 映像信号処理装置及び液晶表示装置
KR0160119B1 (ko) 블랭킹신호 및 필드구별신호 검출회로
KR960004815B1 (ko) 모니터의 자막 떨림 방지 회로
KR100429999B1 (ko) 텔레비젼수상기의 글리치 제거회로
JPH1169263A (ja) 垂直ブランキング生成回路
KR890007495Y1 (ko) 등화펄스 검출회로
JP3402954B2 (ja) ノイズ除去回路
KR100483533B1 (ko) 액정표시장치의동기신호의발생방법및발생회로
JP3083031B2 (ja) 文字放送装置
JPH11275384A (ja) 同期信号処理装置及びそれを備えた画像表示装置
JPH03263976A (ja) 同期分離回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061113

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee