KR960004567B1 - 반도체 메모리 장치의 데이타 출력 버퍼 - Google Patents

반도체 메모리 장치의 데이타 출력 버퍼 Download PDF

Info

Publication number
KR960004567B1
KR960004567B1 KR1019940002089A KR19940002089A KR960004567B1 KR 960004567 B1 KR960004567 B1 KR 960004567B1 KR 1019940002089 A KR1019940002089 A KR 1019940002089A KR 19940002089 A KR19940002089 A KR 19940002089A KR 960004567 B1 KR960004567 B1 KR 960004567B1
Authority
KR
South Korea
Prior art keywords
data
clock
output
latch
predetermined
Prior art date
Application number
KR1019940002089A
Other languages
English (en)
Other versions
KR950026113A (ko
Inventor
김철수
장현순
Original Assignee
삼성전자주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 김광호 filed Critical 삼성전자주식회사
Priority to KR1019940002089A priority Critical patent/KR960004567B1/ko
Priority to JP7016933A priority patent/JP2895765B2/ja
Priority to DE19503596A priority patent/DE19503596C2/de
Priority to US08/383,767 priority patent/US5535171A/en
Publication of KR950026113A publication Critical patent/KR950026113A/ko
Application granted granted Critical
Publication of KR960004567B1 publication Critical patent/KR960004567B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356017Bistable circuits using additional transistors in the input circuit
    • H03K3/356052Bistable circuits using additional transistors in the input circuit using pass gates
    • H03K3/35606Bistable circuits using additional transistors in the input circuit using pass gates with synchronous operation

Abstract

내용 없음.

Description

반도체 메모리 장치의 데이타 출력 버퍼
제1도는 종래의 기술에 의한 반도체 메모리 장치의 데이타 출력 버퍼를 보이는 도면.
제2도는 제1도에 따른 타이밍도를 보이는 도면.
제3도는 본 발명에 의한 반도체 메모리 장치의 데이타 출력 버퍼를 보이는 도면.
제4도는 제3도에 다른 타이밍도를 보이는 도면.
본 발명은 반도체 메모리 장치에 관한 것으로, 특히 외부에서 입력되는 일정한 주기의 클럭을 사용하는 반도체 메모리 장치의 데이타 출력 버퍼에 관한 것이다.
일반적으로, DRAM(dynamic random access memory)와 같은 반도체 메모리 장치는 기본적으로 로우 어드레스 스트로브 신호를 칩의 외부로부터 입력하므로 메모리 장치의 데이타 리이드 및 라이트 동작을 수행할 수 있다. 즉, 로우 어드레스 스트로브 신호가 인에이블되고 난 후 소정의 시간이 경과한 후에 컬럼 어드레스 스트로브 신호를 출력시키면 출력 데이타가 외부로 발생되는 시간은 일정하다.
제1도는 종래의 기술에 의한 반도체 메모리 장치의 데이타 출력 버퍼를 보이는 도면이다. 제1도에 도시된 반도체 메모리 장치는 외부에서 입력되는 클록 CLK를 입력받는 인버터 35와, 인버터 35의 출력 신호를 반전하기 위한 인버터 40와, 인버터 35의 출력 신호 및 인버터 40의 출력 신호에 의하여 제어되는 전송 게이트 5, 55로 구성된다. 이러한 전송 게이트 5, 55에는 도시되어 있지 않은 센스 앰프로부터 출력되는 데이타 DO,를 입력한다. 데이타 입력부 90의 전송 게이트 5, 55의 각 출력 신호는 래치부 85 및 97를 통하여 일시적으로 저장된 다음 데이타 DO 드라이버 95 및 데이타드라이버 100으로 전송된다. 데이타 DO 드라이버 95의 풀업 트랜지스터 25는 전원을 반도체 메모리 장치내에서 승압된 승압 전압 VPP를 사용하는데, 이는 출력용 풀업 트랜지스터 30의 게이트 전위를 충분히 상승시켜서 출력용 풀업 트랜지스터 30으로 하여금 전원전압 VCC를 데이타 출력 노드 N1으로 충분히 공급하기 위한 것이다.
제2도는 제1도에 따른 타이밍도를 보이는 도면이다. 제2도의 도면에 있어서, 외부에서 공급되는 시스템 클럭 CLK는 연속적으로 발생하게 되며, 컬럼 어드레스 스트브 신호가 인에이블된 후 두번째 클럭이 논리 "로우"상태에서 논리 "하이"상태로 인에이블됨에 따라 데이타 출력 버퍼 인에이블 신호 데이타 출력 버퍼 인에이블 신호 ψTRST는 논리 "하이"상태로 인에이블되고, 이에 따라 제1데이타가 발생하게 되어 데이타 출력 버퍼를 인에이블시키게 된다. 이러한 경우, 데이타 출력 버퍼 인에이블 신호 ψTRST를 인에이블하기 위한 시간이 지연되므로 인하여 데이타 출력 버퍼를 인에이블하기까지에는 시간 지연이 발생되어 데이타 출력 동작 속도의 저하가 발생한다. 그러나, 제2데이타부터는 데이타 출력 버퍼 인에이블 신호 ψTRST가 논리 "하이"상태를 유지하고 있으므로 인하여 4번 클럭에 대응하여 발생하게 된다.
한편, 제1도에 도시된 종래의 기술에 의한 반도체 메모리 장치의 데이타 출력 버퍼에 있어서는 데이타 출력 버퍼 인에이블 신호 ψTRST가 변화가 발생하게 되면, 유효 데이타 출력에 영향을 미치게 된다.
외부에서 인가되는 일정 주기의 시스템 클럭에 동기하여 동작하는 반도체 메모리 장치에 있어서는 데이타 출력 버퍼에서 유효 데이타를 적절하게 출력하게 하여 주기 위해서는 데이타 출력 버퍼를 인에이블시키는 시점이 중요하다. 또한, 시스템 클럭의 주파수에 따라 동작 가능한 시스템에서 주파수에 따라 클럭의 주기가 변화하는데 그에 따라 데이타 출력 버퍼 인에이블 신호 ψTRST가 인에이블되어야 한다.
따라서, 본 발명의 목적은 비유효한 데이타의 출력을 방지할 수 있는 반도체 메모리 장치를 제공함에 있다.
본 발명의 또다른 목적은 동작 속도를 향상시켜 안정적인 동작을 수행할 수 있는 반도체 메모리 장치를 제공함에 있다.
이러한 본 발명의 목적은 외부에서 공급되는 일정 주기의 클럭에 대응하여 동작하는 반도체 메모리 장치에 있어서, 상기 클럭에 동기하여 입력되는 데이타를 래치하여 소정의 지연 시간을 설정하는 데이타 래치수단과, 상기 클럭에 동기하여 인에이블되는 소정의 제어 신호를 소정 시간 래치하기 위한 래치 제어 수단, 상기 데이타 래치 수단으로부터 출력되는 출력 신호를 입력하며 상기 래치 제어 수단의 출력 신호에 의해 제어되는 데이타 출력 드라이버 수단과, 상기 데이타 출력 드라이버 수단에 접속하여 상기 데이타를 출력하여 출력 수단을 구비함을 특징으로 하는 반도체 메모리 장치를 제공함으로서 달성된다. 이러한 경우, 상기 제어 신호는 상기 클럭의 주파수에 따라서 데이타를 페치(fetch)해가는 정해진 소정의 클럭의 이전 클럭에 동기되어 래치 제어 수단에 의해 래치됨을 특징으로 한다.
이하 본 발명을 첨부한 제3도 및 제4도의 도면을 참조하여 더욱 상세하게 설명한다. 이하 본 발명에 의한 데이타 출력 버퍼의 구성 소자가 종래의 기술에 의한 데이타 출력 버퍼의 구성 소자의 동일한 경우에는 동일한 참조 번호를 사용하였다.
제3도는 본 발명에 따른 반도체 메모리 장치의 데이타 출력 버퍼를 보이는 도면이다. 제3도에 도시된 반도체 메모리 장치는 외부에서 공급되는 클럭 신호 CLK를 입력하는 인버터 105와 ,인버터 105의 출력 신호를 반전하기 위한 인버터 40와, 인버터 105의 출력 신호 및 인버터 40의 출력 신호에 의하여 제어되는 전송 게이트 5, 55로 구성된다. 이러한 전송 게이트 5, 55에는 도시되어 있지 않은 센스 엠프로부터 출력되는 데이타 DO,를 입력한다. 데이타 입력부90의 전송 게이트 5, 55의 각 출력 신호는 래치부 85 및 97를 통하여 일시적으로 저장된 다음 데이타 DO 드라이버 95 및 데이타드라이버 100으로 전송된다. 즉, 외부에서 공급되는 클럭 CLK에 동기하여 래치부 85 및 95에 의하여 데이타를 래치하여 소정의 지연 시간이 설정되며, 이러한 지연 시간 경과 후 데이타는 드라이버 100으로 전송된다. 데이타 DO 드라이버 95의 풀업 트랜지스터 25는 전원을 반도체 메모리 장치내에서 승압된 승압전압 VPP를 사용하는데, 이는 출력용 풀업 트랜지스터 30의 게이트 전위를 충분히 상승시켜서 출력용 풀업 트랜지스터 30으로 하여금 전원전압 VCC를 데이타 출력 노드 N1으로 충분히 공급하기 위한 것이다. 이러한 데이타 출력 드라이버 95, 100은 래치부 85및 97로 부터 출력되는 출력 신호를 입력하며 노드 N1에 설정되는 신호에 대응하여 래치부 85 및 97로부터 출력되는 출력 신호를 구동하게 된다.
또한 제3도에 도시된 데이타 출력 버퍼는 외부에서 입력되는 클럭 CLK에 동기하여 발생되는 데이타 출력 버퍼 인에이블 신호ψTRST를 입력하며, 인버터 105 및 인버터 40의 출력 신호에 따라 제어되는 데이타 출력 버퍼 인에이블 신호 입력부인 전송 게이트 120과, 전송 게이트 120의 출력 신호를 래치하기 위한 인버터 130, 135와, 전원전압 VCC를 소오스 단자로 입력하며 게이트 단자로 파워 업 전압 ψVCCH를 입력하는 PMOS 트랜지스터 125로 구성된 래치 제어부 145로 구성된다.
제3도에 도시된 본 발명에 의한 반도체 메모리 장치의 데이타 출력 버퍼를 첨부한 제4도의 타이밍도를 참조하여 더욱 상세하게 설명한다. 먼저, 컬럼 어드레스 스트로브 신호가 인에이블된 후 소정의 시간이 경과하면 유효한 데이타 DO 및가 데이타 전송부 90의 전송 게이트 5,55로 입력된다. 클럭 CLK가 논리"하이"상태로 입력됨에 따라 전송 게이트 5, 55는 턴온되어, 전송 게이트 5, 55의 출력 신호는 래치부 85, 97를 통하여 일시적으로 저장된 다음 데이타 DO 드라이버 95 및 데이타드라이버 100의 NAND게이트 20, 45, 70으로 각각 전송된다.
래치 제어부 145의 PMOS 트랜지스트 125의 게이트 단자로 입력되는 파워 업 전압 ψVCCH는 동작 초기에는 논리 "로우"상태로 유지되므로 PMOS트랜지스터 125는 턴온되어 노드 N2에는 논리 "로우"상태의 전위가 설정된다. 이는 데이타 DO 드라이버 95 및 데이타드라이버 100을 동작 초기시에 비활성화 상태로 설정하기 위한 것이다. 동작이 개시된 후 시간이 점점 경과함에 따라 파워 업 전압 ψVCCH는 논리 "하이"상태로 설정되고, 따라서 PMOS트랜지스터 125는 턴 오프되어 노드 N2의 전위는 데이타 출력 버퍼 인에이블 신호 ψTRST에 대응되어 설정된다.
제4도에 도시된 바와 같이 컬럼 어드레스 스트로브 신호가 인에이블된 후 제1클럭의 폴링 에지에 동기하여 데이타 출력 버퍼 인에이블 신호 ψTRST는 논리"하이"상태로 인에이블된다. 컬럼 어드레스 스트로브 신호가 인에이블된 후 두번째 클럭이 논리 "로우"상태로 논리"하이"상태로 인에이블되면 전송 게이트 120이 턴온되면서 데이타 출력 버퍼 인에이블 신호 ψTRST는 래치 제어부 145에 의하여 일시적으로 저장된 후 노드 N2에 설정되는 신호는 제4도에 도시된 바와 같이 논리"하이"상태로 전위를 유지하게 된다. 데이타 출력 버퍼 인에이블 신호 ψTRST는 클럭의 주파수에 따라서 데이타를 페치(fetch)해가는 정해진 클럭의 이전 클럭에 동기되어 래치된다.
따라서, 노드 N2는 NAND 게이트 20, 47, 70의 일입력으로 입력됨에 따라 데이타 DO 드라이버 95 및 데이타드라이버 100이 동작하여 유효한 데이타를 출력하게 된다.
제3도 및 제4도에 도시된 바와 같이 본 발명에 있어서는 데이타 출력 버퍼 인에이블 신호ψTRST의 신호발생은 제2클럭이 논리"하이"상태로 논리"로우"상태로 변화함에 따라 이러한 논리 "하이"상태의 신호를 데이타 출력 버퍼의 전단까지 전달한 후 제3번 클럭이 논리"로우"상태에서 논리"하이"상태로 변화함에 따라 제3도에 래치 제어부 145에 래치를 시킴과 동시에 유효한 데이타가 출력되므로 종래의 기술에 의한 데이타 출력 버퍼보다는 동작 속도가 훨씬 빠르게 된다.
즉, 본 발명에 의한 반도체 메모리 장치이 데이타 출력 버퍼에 있어서는 노드 N2을 논리 "하이"상태로 설정시켜주는 시점을 데이타가 출력이 되어야 할 시점에 정확하게 맞추어줌으로써 비유효한 데이타의 출력이 없어지고, 특히 일정 주기의 클럭에 동기되어 동작하는 메모리 장치에 있어서 중요한 인자인 tSAC, 즉 클럭이 발생한 이후부터 유효 출력 데이타가 발생할 때까지 시간을 만족시켜주는데 중요한 역할을 하게 된다.
유효한 데이타 DO,그리고 데이타 출력 버퍼 인에이블 신호ψTRST를 동일한 클럭 CLK에 동기를 시킴으로써 비유효한 데이타의 출력을 방지할 수 있을 뿐만아니라 제3번 클럭 및 제4번 클럭의 사이의 논리"로우"구간에서 데이타 출력 버퍼 인에이블 신호 ψTRST가 논리 "하이"상태에서 논리 "로우"상태로 변한다하더라도 클럭 CLK가 논리 "로우"인 구간에서도 제3도의 전송 게이트 120를 턴온시키지 못하므로 인하여 그 전에 래치되어 있던 노드 N2의 논리 "하이"상태는 변화하지 않게 되어 유효한 데이타의 출력에는 아무런 영향을 미치지 않는다.
본 발명에 의한 반도체 메모리 장치에 의하여 비유효한 데이타의 출력을 방지할 수 있을뿐만 아니라 동작속도를 향상시켜 안정적인 동작을 수행할 수 있는 효과가 있다.

Claims (6)

  1. 외부에서 공급되는 일정 주기의 클럭에 대응하여 동작하는 반도체 메모리 장치에 있어서, 상기 클럭에 동기하여 입력되는 데이타를 래치하여 소정의 지연 시간을 설정하는 데이타 래치 수단과, 상기 클럭에 동기하여 인에이블되는 소정의 제어신호를 소정 시간 래치하기 위한 래치 제어 수단과, 상기 데이타 래치 수단으로부터 출력되는 출력 신호를 입력하며 상기 래치 제어 수단의 출력 신호에 의해 제어되는 데이타 출력 드라이버 수단과,상기 데이타 출력 드라이버 수단에 접속하여 상기 데이타를 출력하는 출력 수단을 구비함을 특징으로 하는 반도체 메모리 장치.
  2. 제1항에 있어서, 상기 제어 신호는 상기 클럭의 주파수에 따라서 상기 데이타를 페치해가는 정해진 소정의 클럭의 이전 클럭에 동기되어 상기 래치 제어 수단에 의해 래치됨을 특징으로 하는 반도체 메모리 장치.
  3. 제2항에 있어서, 상기 제어 신호는 데이타 출력 버퍼 인에이블 신호임을 특징으로 하는 반도체 메모리 장치.
  4. 제1항에 있어서, 상기 래치 제어 수단은 소정의 파워 업 신호에 대응하여 제어됨을 특징으로 하는 반도체 메모리 장치.
  5. 외부에서 공급되는 일정 주기의 클럭에 대응하여 동작하는 반도체 메모리 장치에 있어서, 상기 클럭에 의해 제어되며 상기 클럭에 동기하여 데이타를 입력하는 데이타 입력부와, 상기 데이타 입력부를 통하여 출력되는 데이타를 래치하여 소정의 지연 시간을 설정하는 데이타 래치 수단과, 상기 클럭에 의해 제어되며 소정의 제어 신호를 입력하는 제어 신호를 입력하는 제어 신호 입력부와, 상기 제어 신호 입력부를 통하여 출력되는 제어 신호를 소정 시간 래치하기 위한 래치 제어 수단과, 상기 데이타 래치 수단으로부터 출력되는 출력 신호를 입력하며 상기 래치 제어 수단의 출력 신호에 의해 제어되는 데이타 출력 드라이버 수단과, 상기 데이타 출력 드라이버 수단에 접속하여 상기 데이타를 출력하는 출력수단을 구비함을 특징으로 하는 데이타 출력 버퍼.
  6. 제5항에 있어서, 상기 제어 신호는 상기 클럭의 주파수에 따라서 상기 데이타를 페치해가는 정해진 소정의 클럭의 이전 클럭에 동기되어 상기 래치 제어 수단에 의해 래치됨을 특징으로 하는 데이타 출력 버퍼.
KR1019940002089A 1994-02-04 1994-02-04 반도체 메모리 장치의 데이타 출력 버퍼 KR960004567B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019940002089A KR960004567B1 (ko) 1994-02-04 1994-02-04 반도체 메모리 장치의 데이타 출력 버퍼
JP7016933A JP2895765B2 (ja) 1994-02-04 1995-02-03 データ出力バッファ
DE19503596A DE19503596C2 (de) 1994-02-04 1995-02-03 Datenausgabepuffer einer Halbleiterspeichervorrichtung
US08/383,767 US5535171A (en) 1994-02-04 1995-02-03 Data output buffer of a semiconducter memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940002089A KR960004567B1 (ko) 1994-02-04 1994-02-04 반도체 메모리 장치의 데이타 출력 버퍼

Publications (2)

Publication Number Publication Date
KR950026113A KR950026113A (ko) 1995-09-18
KR960004567B1 true KR960004567B1 (ko) 1996-04-09

Family

ID=19376806

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940002089A KR960004567B1 (ko) 1994-02-04 1994-02-04 반도체 메모리 장치의 데이타 출력 버퍼

Country Status (4)

Country Link
US (1) US5535171A (ko)
JP (1) JP2895765B2 (ko)
KR (1) KR960004567B1 (ko)
DE (1) DE19503596C2 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07326191A (ja) * 1994-05-31 1995-12-12 Mitsubishi Electric Corp 半導体記憶装置
JPH08161883A (ja) * 1994-11-30 1996-06-21 Mitsubishi Electric Corp 半導体記憶装置
JP3518562B2 (ja) * 1995-02-17 2004-04-12 株式会社ルネサステクノロジ 半導体装置
KR0167683B1 (ko) * 1995-09-11 1999-02-01 김광호 동기메모리의 고주파 동작용 데이타 출력버퍼 제어방법
JP3252678B2 (ja) * 1995-10-20 2002-02-04 日本電気株式会社 同期式半導体メモリ
JPH09147598A (ja) * 1995-11-28 1997-06-06 Mitsubishi Electric Corp 半導体記憶装置およびアドレス変化検出回路
JPH09167076A (ja) * 1995-12-15 1997-06-24 Fuji Photo Film Co Ltd 出力同期方法及び装置
KR0164807B1 (ko) * 1995-12-22 1999-02-01 김광호 반도체 메모리 장치의 데이타 출력버퍼 제어회로
KR100223747B1 (ko) * 1995-12-28 1999-10-15 김영환 고속 저잡음 출력 버퍼
JP3768608B2 (ja) * 1996-01-30 2006-04-19 株式会社日立製作所 半導体装置および半導体記憶装置
JPH1021684A (ja) * 1996-07-05 1998-01-23 Mitsubishi Electric Corp 同期型半導体記憶装置
WO1998008224A1 (fr) * 1996-08-16 1998-02-26 Mitsubishi Denki Kabushiki Kaisha Dispositif de circuit integre a semi-conducteurs
US5953411A (en) * 1996-12-18 1999-09-14 Intel Corporation Method and apparatus for maintaining audio sample correlation
US5715198A (en) * 1997-02-03 1998-02-03 International Business Machines Corporation Output latching circuit for static memory devices
US5793672A (en) * 1997-03-11 1998-08-11 Advanced Micro Devices, Inc. Low power register memory element circuits
KR100266901B1 (ko) * 1997-09-04 2000-10-02 윤종용 내부 전원 전압 발생 회로 및 그것을 이용한 반도체 메모리 장치
JP4306821B2 (ja) * 1997-10-07 2009-08-05 株式会社ルネサステクノロジ 半導体記憶装置
JP4057125B2 (ja) * 1998-01-23 2008-03-05 株式会社ルネサステクノロジ 半導体記憶装置
JPH11213666A (ja) * 1998-01-30 1999-08-06 Mitsubishi Electric Corp 出力回路および同期型半導体記憶装置
JP2000021200A (ja) * 1998-07-06 2000-01-21 Mitsubishi Electric Corp 半導体記憶装置
DE10235453A1 (de) * 2002-08-02 2004-02-19 Infineon Technologies Ag Ausgangstreiberanordnung
KR100532971B1 (ko) * 2004-04-22 2005-12-01 주식회사 하이닉스반도체 메모리 장치용 데이타 출력 장치
KR100668829B1 (ko) * 2004-10-12 2007-01-16 주식회사 하이닉스반도체 메모리 장치용 데이타 출력 제어 회로
KR100599216B1 (ko) * 2005-07-11 2006-07-12 삼성전자주식회사 반도체 메모리 장치의 출력회로 및 데이터 출력방법
DE102007048646B3 (de) * 2007-10-10 2009-01-22 Texas Instruments Deutschland Gmbh Asynchrones Taktgatter mit Störimpulsschutz

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910005602B1 (ko) * 1989-06-15 1991-07-31 삼성전자 주식회사 어드레스 변환 검출에 따른 출력버퍼의 프리챠아지 제어방법
JP3100622B2 (ja) * 1990-11-20 2000-10-16 沖電気工業株式会社 同期型ダイナミックram
JP3118472B2 (ja) * 1991-08-09 2000-12-18 富士通株式会社 出力回路
KR950012019B1 (ko) * 1992-10-02 1995-10-13 삼성전자주식회사 반도체메모리장치의 데이타출력버퍼
US5402388A (en) * 1993-12-16 1995-03-28 Mosaid Technologies Incorporated Variable latency scheme for synchronous memory
EP0660329B1 (en) * 1993-12-16 2003-04-09 Mosaid Technologies Incorporated Variable latency, output buffer and synchronizer for synchronous memory
US5424983A (en) * 1993-12-16 1995-06-13 Mosaid Technologies Incorporated Output buffer and synchronizer

Also Published As

Publication number Publication date
US5535171A (en) 1996-07-09
DE19503596A1 (de) 1995-08-10
JP2895765B2 (ja) 1999-05-24
KR950026113A (ko) 1995-09-18
DE19503596C2 (de) 1999-02-18
JPH07262777A (ja) 1995-10-13

Similar Documents

Publication Publication Date Title
KR960004567B1 (ko) 반도체 메모리 장치의 데이타 출력 버퍼
US5384735A (en) Data output buffer of a semiconductor memory device
US5555526A (en) Synchronous semiconductor memory device having an auto-precharge function
JPH09198875A (ja) 同期型半導体記憶装置
KR100272167B1 (ko) 동기식 반도체 메모리 장치의 기준 신호 발생 회로
KR20080026664A (ko) 리셋 기능을 갖는 반도체 메모리
KR100649826B1 (ko) 반도체 메모리 소자의 오토 프리차지장치
KR20000011667A (ko) 메모리디바이스
US6154415A (en) Internal clock generation circuit of semiconductor device and method for generating internal clock
US6094380A (en) Memory device with a data output buffer and the control method thereof
US6496443B2 (en) Data buffer control circuits, integrated circuit memory devices and methods of operation thereof using read cycle initiated data buffer clock signals
KR100505711B1 (ko) 칼럼 선택 신호 제어 방법 및 칼럼 선택 신호 제어 회로
JP3814381B2 (ja) 半導体メモリ装置
KR100191145B1 (ko) 데이타 출력회로 및 반도체 기억 장치
US5940330A (en) Synchronous memory device having a plurality of clock input buffers
US6301189B1 (en) Apparatus for generating write control signals applicable to double data rate SDRAM
US7120083B2 (en) Structure and method for transferring column address
KR960011208B1 (ko) 반도체 메모리 장치
KR100653972B1 (ko) 반도체메모리장치의 데이터 출력 제어 방법 및 장치
KR100616493B1 (ko) 디디알 에스디램의 입력버퍼 제어 방법 및 장치
KR0142405B1 (ko) 최소 라스 액티브구간을 보장하는 자동 프리차아지기능을 가진 동기식 반도체메모리장치
US7263025B2 (en) Semiconductor memory device for stably controlling power mode at high frequency and method of controlling power mode thereof
US5963501A (en) Dynamic clock signal generating circuit for use in synchronous dynamic random access memory devices
KR100341587B1 (ko) 리드 레이턴시와 동일한 라이트 레이턴시를 갖는 동기식디램
KR0135671B1 (ko) 리드 모디파이 라이트 동작 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 18

EXPY Expiration of term