KR960003100A - 집적논리회로 및 논리 어레이 - Google Patents
집적논리회로 및 논리 어레이 Download PDFInfo
- Publication number
- KR960003100A KR960003100A KR1019950014635A KR19950014635A KR960003100A KR 960003100 A KR960003100 A KR 960003100A KR 1019950014635 A KR1019950014635 A KR 1019950014635A KR 19950014635 A KR19950014635 A KR 19950014635A KR 960003100 A KR960003100 A KR 960003100A
- Authority
- KR
- South Korea
- Prior art keywords
- logic
- input
- complementary
- logic circuit
- circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0019—Arrangements for reducing power consumption by energy recovery or adiabatic operation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1738—Controllable logic circuits using cascode switch logic [CSL] or cascode emitter coupled logic [CECL]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356017—Bistable circuits using additional transistors in the input circuit
- H03K3/356026—Bistable circuits using additional transistors in the input circuit with synchronous operation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
- H03K3/356121—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit with synchronous operation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
에너지효율이 높은 논리게이트회로(11,12)의 디자인은 출력에 또는 게이트로 부터 논리신호입력(IN1-IN1,IN2-IN2)에 상관없이, 거의 일정한 로드를 클럭소오스(Ø1,Ø2)을 공급한다. 게이트는 두개의 상보형출력(OUT1,OUT1,OUT2,OUT2)을 공급하고, 논리입력이 뮤효로 된 후, 출력이 유효로 남는 것(상보형)을 보장하도록 교차 결합된 트랜지스터(17,18)을 이용한다. 두개의 논리블럭(15,16)은 각각 클럭소오스에 연결된 노르를 갖고, 게이트의 출력을 재충전하기 위한 다이오드(26,27)에 따라, 상보형 논리기능을 실행하여, 일정한 로드를 클럭소오스에 공급한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예에 따라 집적회로도의 집적화에 적합한 통상의 논리기능을 실행하는 두개의 게이트 논리회로의 간단한 1예의 회로도.
Claims (8)
- 적어도 제1 및 제2의 상보형입력(IN1-IN1,IN2-IN2), 제1및 제2의 상보형출력(OUT1,OUT1,OUT2,OUT2)및 클럭입력(Ø1,Ø2)을 갖는 논리회로 (11,12)의 집적회로에 있어서, 제1 및 제2의 논리블럭(15,16)은 상호 소정의 상보적인 논리 기능을 실행하고, 그 각각의 블럭은 상보형 입력의 적어도 하나에 연결되는 입력, 클럭입력에 연결되는 노드(21,22)및 논리회로의 대응하는 출력에 연결되는 입력(23,24)을 포함하며, 제1및 제2의 블럭회로의 병렬조합에 의한 클럭입력으로의 로드는 상기 논리회로의 입력에 인가되는 허용가능한 논리입력조합에대해 거의 일정한 것을 특징으로 하는 집적논리회로.
- 제1항에 있어서, 상기 제1 및 제2의 논리블럭은 각각 두개의 출력과 하나의 입력을 갖는 적어도 하나의 트랜지스터(30,31)를 포함하고, 상기 입력은 상기 논리회로의 입력에 연결되고, 상기 두개의 출력의 각각의하나는 그 블럭의 노드 및 출력에 연결되는 것을 특징으로 하는 집적논리회로.
- 제1항에 있어서, 상기 제1 및 제2의 논리블럭은, 그의 각각이 두개의 출력과 하나의 입력을 갖는 트랜지스터(30,31)의 조합이며, 상기 제1의 블럭내의 트랜지스터의 조합은 소정의 논리기능을 실행하고, 다른 논리블럭은 소정의 논리기능의 상보동작을 실행하는 것을 특징으로 하는 집적논리회로.
- 제2항 또는 제3항에 있어서, 교차결합된 제1 및 제2의 트랜지스터(17,18)는 각각 대응하는 논리블럭 출력과 제1및 제2의 상보형출력 사이에서 직렬로 배치되는 것을 특징으로 하는 집적논리회로.
- 제4항에 있어서, 재충전회로(26,27)는 상기 클럭입력과 상기 논리회로의 쌍보형출력 사이에 배치되는 것을 특징으로 하는 집적논리회로.
- 제5항에 있어서, 상기 트랜지스터는 모두 동일한 극성인 것을 특징으로 하는 집적논리회로.
- 제6항에 있어서, 상기 재충전회로는 상기 클럭입력과 상기 논리회로의 대응하는 출력사이에 배치된 제1및 제2의 다이오드인 것을 특징으로 하는 집적논리회로.
- 제1항에 적어도 두개의 직렬연결된 논리회로의 논리어레이에 있어서, 상기 제1의 논리회로에 대한 상기 클럭입력은 상기 제2의 논리회로에 대한 클럭입력을 구동하는 클럭신호로 부터 시프트된 클럭신호위상에 의해 구동되는 것을 특징으로 하는 논리어레이.※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/253,795 | 1994-06-03 | ||
US08/253,795 US5506519A (en) | 1994-06-03 | 1994-06-03 | Low energy differential logic gate circuitry having substantially invariant clock signal loading |
Publications (1)
Publication Number | Publication Date |
---|---|
KR960003100A true KR960003100A (ko) | 1996-01-26 |
Family
ID=22961738
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950014635A KR960003100A (ko) | 1994-06-03 | 1995-06-02 | 집적논리회로 및 논리 어레이 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5506519A (ko) |
EP (1) | EP0685942A3 (ko) |
JP (1) | JPH07336206A (ko) |
KR (1) | KR960003100A (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5602497A (en) * | 1995-12-20 | 1997-02-11 | Thomas; Steven D. | Precharged adiabatic pipelined logic |
US5986476A (en) * | 1997-08-08 | 1999-11-16 | Intel Corporation | Method and apparatus for implementing a dynamic adiabatic logic family |
US6242951B1 (en) | 1997-09-05 | 2001-06-05 | Shunji Nakata | Adiabatic charging logic circuit |
FR2796224B1 (fr) * | 1999-07-08 | 2001-09-07 | Suisse Electronique Microtech | Circuit logique adiabatique |
US6448816B1 (en) * | 2000-07-11 | 2002-09-10 | Piconetics, Inc. | Resonant logic and the implementation of low power digital integrated circuits |
US20050253571A1 (en) * | 2004-05-12 | 2005-11-17 | University Of Florida Research Foundation, Inc. | MEMS waveform generator and adiabatic logic circuits using the same |
US7746117B2 (en) * | 2008-09-24 | 2010-06-29 | Chang Gung University | Complementary energy path adiabatic logic |
US9796347B2 (en) * | 2014-01-06 | 2017-10-24 | Union Pacific Railroad Company | Maintenance of a minimum voltage to equipment in rail vehicle |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4570084A (en) * | 1983-11-21 | 1986-02-11 | International Business Machines Corporation | Clocked differential cascode voltage switch logic systems |
US5144163A (en) * | 1988-03-14 | 1992-09-01 | Matsushita Electric Industrial Co., Ltd. | Dynamic BiCMOS logic gates |
JP2679420B2 (ja) * | 1991-02-01 | 1997-11-19 | 日本電気株式会社 | 半導体論理回路 |
DE4115081A1 (de) * | 1991-05-08 | 1992-11-12 | Siemens Ag | Logikschaltung fuer asynchrone schaltungen mit n-kanal-logikblock und dazu inversem p-kanal-logikblock |
US5384493A (en) * | 1991-10-03 | 1995-01-24 | Nec Corporation | Hi-speed and low-power flip-flop |
-
1994
- 1994-06-03 US US08/253,795 patent/US5506519A/en not_active Expired - Lifetime
-
1995
- 1995-05-30 EP EP95303627A patent/EP0685942A3/en not_active Withdrawn
- 1995-06-01 JP JP7156679A patent/JPH07336206A/ja active Pending
- 1995-06-02 KR KR1019950014635A patent/KR960003100A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
EP0685942A2 (en) | 1995-12-06 |
EP0685942A3 (en) | 1996-07-03 |
JPH07336206A (ja) | 1995-12-22 |
US5506519A (en) | 1996-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0817387B1 (en) | Voltage-level shifter | |
KR970051145A (ko) | 전위 발생회로 | |
KR930020852A (ko) | 반도체 집적 회로 장치 | |
KR900013616A (ko) | 집적회로의 배치배선방식 | |
KR970013707A (ko) | 레벨 시프트 반도체 장치 | |
KR900001131A (ko) | 반도체 집적회로의 출력회로 | |
KR840006112A (ko) | 레벨 변환 입력 회로 | |
US5041740A (en) | Parallel clocked latch | |
GB1366772A (en) | Field effect transistor inverter circuits | |
JPH035692B2 (ko) | ||
KR940027316A (ko) | 저전력 모드 및 클럭 증폭기 회로를 가진 집적 회로 | |
KR960003100A (ko) | 집적논리회로 및 논리 어레이 | |
EP0244142A2 (en) | Cmos data register | |
US6906552B2 (en) | System and method utilizing a one-stage level shift circuit | |
KR940024629A (ko) | 통신회로시스템 | |
US5049761A (en) | CMOS pulse width modulator | |
KR940008074A (ko) | 반도체 집적 회로 | |
US5422582A (en) | Diode coupled CMOS logic design for quasi-static resistive dissipation with multi-output capability | |
KR930006875A (ko) | 집적회로 | |
KR950016002A (ko) | 3치 입력 버퍼 회로 | |
KR940004833A (ko) | 씨엠오에스(cmos)회로의 래치업 저감출력 드라이버 및 래치업 저감방법 | |
KR940010531A (ko) | 전력 전압보다 작은 진폭을 갖는 입력 신호를 위한 버퍼 회로 | |
KR960702698A (ko) | 전자 회로(CMOS input with Vcc compensated dynamic threshold) | |
EP0388074A1 (en) | Cmos level shifting circuit | |
EP0621691B1 (en) | Complementary-signal BiCMOS line driver with low skew |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |