KR950015610A - 집적 회로 제조 방법 - Google Patents

집적 회로 제조 방법 Download PDF

Info

Publication number
KR950015610A
KR950015610A KR1019940028839A KR19940028839A KR950015610A KR 950015610 A KR950015610 A KR 950015610A KR 1019940028839 A KR1019940028839 A KR 1019940028839A KR 19940028839 A KR19940028839 A KR 19940028839A KR 950015610 A KR950015610 A KR 950015610A
Authority
KR
South Korea
Prior art keywords
layer
material layer
conductive
silicon oxide
forming
Prior art date
Application number
KR1019940028839A
Other languages
English (en)
Other versions
KR100330438B1 (ko
Inventor
치티페디 사이레쉬
토마스 코크란 월리엄
Original Assignee
제이. 티. 레흐버그
에이티 앤드 티 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제이. 티. 레흐버그, 에이티 앤드 티 코포레이션 filed Critical 제이. 티. 레흐버그
Publication of KR950015610A publication Critical patent/KR950015610A/ko
Application granted granted Critical
Publication of KR100330438B1 publication Critical patent/KR100330438B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane

Abstract

본 발명은 금속 전도체 에칭 및 전도체의 적층을 위한 방법에 관한 것으로 도프된 이산화 실리콘층(15)은 금속 위에 증착 또는 인으로 에칭될 전도층의 적층상에 증착된다. 다음에, 상기 이산화 실리콘층(15)은 부분적으로 에칭되며 포토레지스트는 제거된다. 다음의 에칭은 아래에 놓인 금속층(13) 또는 전도체의 적층을 에칭하기 위한 마스크로서 이산화 실리콘층(15)에 형성된 상승부를 유용하게 한다.

Description

집적 회로 제조 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명의 실시예에 따른 집적 회로부의 단면도.

Claims (9)

  1. 기판상에 하나 이상의 전도층을 형성하는 단계, 상기 전도층(13)상에 재료층(15)을 형성하는 단계, 상기 재료층(15)상에 패턴형성된 포토레지스트(17) 을 형성하는 단계를 포함하는 집적 회로 제조 방법에 있어서, 제1마스크로서 상기패턴형성된 포토레지스트(17)를 사용하고 상기 재료층(15)을 통해 적어도 부분적 으로 에칭함으로서, 상승부(19)를 형성하는 단계와, 상기 포토레지스트를 제거하는 단계와, 마스크로서 상기 상승부(19)를 사용하고 상기 전도층(13)을 에칭하므로서, 상기 기판상에 전도성 상승부를 형성하는 단계와, 상기 상승부(19)가 제거되는 단계를 구비하는 것을 특징으로 하는 집적 회로 제조 방법.
  2. 제2항에 있어서, 상기 전도성 재료(13)는 구리, 알루미늄, 텅스텐 및 내화성 금속 실리사이드로 구성된 그룹으로부터 선택되는 것을 특징으로 하는 집적 회로 제조 방법.
  3. 제1항에 있어서, 상기 반사-방지 코팅(37)은 상기 전도층(35, 33)과 재료층(15) 사이에 형성되고, 상기 반사-방지 코팅(37)은 상기 전도층 보다 먼저 에칭되는 것을 특징으로 하는 집적 회로 제조 방법.
  4. 제3항에 있어서, 상기 반사-방지 코팅(37)은 질화 티타늄 및 티타늄 텅스텐으로 구성된 그룹으로부터 선택되는 것을 특징으로 하는 집적 회로 제조 방법.
  5. 제1항에 있어서, 질화 티타늄층(33)은 상기 전도성 재료층과 기판 사이에 형성되며, 상기 질화 티타늄층은 상기 전도층 다음에 에칭되는 것을 특징으로 하는 집적 회로 제조 방법.
  6. 제5항에 있어서, 티타늄층(33)은 상기 질하 티타늄층(31)은 상기 질화티타늄층(33) 다음에 에칭되는 것을 것을 특징으로 하는 집적 회로 제조 빙법.
  7. 제1항에 있어서, 상기 재료층(15)은 인, BPTEOS, BPSG, PPETROS 및 스핀-온 글래스로 도포된 산화물로 구성된 그룹으로부딕 선택되는 것을 특징으로 하는 집적 회로 제조 방법.
  8. 제1항에 있어서, 상기 재료층(15)은 이중층이고, 상기 이중층은, 플라즈마-항상된 인 도프된 산화 실리콘 하의 플라즈마-향상된 도프되지 않은 산화 실리콘과, 플리즈라-향상된 도프된 산화 실리콘 하의 질화 실리콘과, 도프된 산화 실리콘 하의 도프되지 않은 산화 실리콘으로 구성된 그룹으로부터 선택되는 것을 특징으로 하는 집적 회로 제조 방법.
  9. 제1항에 있어서, 상기 재료층(15)은 그 도핑이 바닥부에서 상부가지 점차로 증가되는 산화 실리콘인 것을 특징으로 하는 집적 회로 제조 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940028839A 1993-11-05 1994-11-04 집적회로제조방법 KR100330438B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US147368 1988-01-25
US08/147,368 US5439847A (en) 1993-11-05 1993-11-05 Integrated circuit fabrication with a raised feature as mask

Publications (2)

Publication Number Publication Date
KR950015610A true KR950015610A (ko) 1995-06-17
KR100330438B1 KR100330438B1 (ko) 2002-11-27

Family

ID=22521295

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940028839A KR100330438B1 (ko) 1993-11-05 1994-11-04 집적회로제조방법

Country Status (5)

Country Link
US (1) US5439847A (ko)
EP (1) EP0652588B1 (ko)
JP (1) JP3550195B2 (ko)
KR (1) KR100330438B1 (ko)
DE (1) DE69426618D1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5976769A (en) * 1995-07-14 1999-11-02 Texas Instruments Incorporated Intermediate layer lithography
KR100434132B1 (ko) * 1995-07-14 2004-09-08 텍사스 인스트루먼츠 인코포레이티드 중간층리쏘그래피
US6133146A (en) * 1996-05-09 2000-10-17 Scb Technologies, Inc. Semiconductor bridge device and method of making the same
US5950106A (en) * 1996-05-14 1999-09-07 Advanced Micro Devices, Inc. Method of patterning a metal substrate using spin-on glass as a hard mask
US6281585B1 (en) 1997-06-30 2001-08-28 Philips Electronics North America Corporation Air gap dielectric in self-aligned via structures
US6133635A (en) * 1997-06-30 2000-10-17 Philips Electronics North America Corp. Process for making self-aligned conductive via structures
US6420099B1 (en) * 1999-08-02 2002-07-16 Infineon Technologies Ag Tungsten hard mask for dry etching aluminum-containing layers
US6261967B1 (en) * 2000-02-09 2001-07-17 Infineon Technologies North America Corp. Easy to remove hard mask layer for semiconductor device fabrication
US6772692B2 (en) * 2000-05-24 2004-08-10 Lifesparc, Inc. Electro-explosive device with laminate bridge
US7538034B2 (en) * 2006-12-22 2009-05-26 Qimonda Ag Integrated circuit having a metal element

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4382827A (en) * 1981-04-27 1983-05-10 Ncr Corporation Silicon nitride S/D ion implant mask in CMOS device fabrication
JPS6245071A (ja) * 1985-08-22 1987-02-27 Nec Corp 半導体装置の製造方法
JPS62241376A (ja) * 1986-04-11 1987-10-22 Seiko Epson Corp Mos型半導体装置の製造方法
US4676869A (en) * 1986-09-04 1987-06-30 American Telephone And Telegraph Company At&T Bell Laboratories Integrated circuits having stepped dielectric regions
US4728617A (en) * 1986-11-04 1988-03-01 Intel Corporation Method of fabricating a MOSFET with graded source and drain regions
US4820611A (en) * 1987-04-24 1989-04-11 Advanced Micro Devices, Inc. Titanium nitride as an antireflection coating on highly reflective layers for photolithography
JP2585064B2 (ja) * 1987-06-12 1997-02-26 ヒューレット・パッカード・カンパニー タングステン構造形成方法
US4786609A (en) * 1987-10-05 1988-11-22 North American Philips Corporation, Signetics Division Method of fabricating field-effect transistor utilizing improved gate sidewall spacers
KR910006093B1 (ko) * 1988-06-30 1991-08-12 삼성전자 주식회사 반도체 장치의 제조방법
DE69012555T2 (de) * 1990-07-25 1995-04-06 Ibm Methode zur Herstellung von mikromechanischen Sensoren für AFM/STM/MFM-Profilometrie und mikromechanischer AFM/STM/MFM-Sensorkopf.
US5211804A (en) * 1990-10-16 1993-05-18 Oki Electric Industry, Co., Ltd. Method for dry etching
US5240554A (en) * 1991-01-22 1993-08-31 Kabushiki Kaisha Toshiba Method of manufacturing semiconductor device
US5217570A (en) * 1991-01-31 1993-06-08 Sony Corporation Dry etching method
US5204280A (en) * 1992-04-09 1993-04-20 International Business Machines Corporation Process for fabricating multiple pillars inside a dram trench for increased capacitor surface
US5264076A (en) * 1992-12-17 1993-11-23 At&T Bell Laboratories Integrated circuit process using a "hard mask"

Also Published As

Publication number Publication date
EP0652588A2 (en) 1995-05-10
KR100330438B1 (ko) 2002-11-27
EP0652588A3 (en) 1997-02-19
EP0652588B1 (en) 2001-01-24
US5439847A (en) 1995-08-08
JPH07258868A (ja) 1995-10-09
DE69426618D1 (de) 2001-03-01
JP3550195B2 (ja) 2004-08-04

Similar Documents

Publication Publication Date Title
US5441914A (en) Method of forming conductive interconnect structure
KR100273609B1 (ko) 캐패시터 및 집적회로내 그 제조 방법
US6852640B2 (en) Method for fabricating a hard mask
KR100277377B1 (ko) 콘택트홀/스루홀의형성방법
US5057186A (en) Method of taper-etching with photoresist adhesion layer
KR950015610A (ko) 집적 회로 제조 방법
US5960293A (en) Methods including oxide masks for fabricating capacitor structures for integrated circuit devices
US6090704A (en) Method for fabricating a high dielectric capacitor
KR20000035246A (ko) 반도체 구조물의 제조 방법
KR20040058765A (ko) 반도체 소자의 제조 방법
US5994223A (en) Method of manufacturing analog semiconductor device
KR970054033A (ko) 반도체 소자의 캐패시터 제조방법
KR100349692B1 (ko) 강유전체 메모리 소자의 보호막 식각 방법
KR980006341A (ko) 반도체 소자의 캐패시터 제조 방법
JPH08306871A (ja) 誘電体キャパシタの製造方法
KR100275116B1 (ko) 반도체소자의커패시터형성방법
KR100439027B1 (ko) 셀프 얼라인 콘택형성방법
KR100365745B1 (ko) 반도체장치의콘택홀형성방법
JP2989369B2 (ja) 半導体装置の製造方法
KR950021381A (ko) 반도체 소자의 필드산화막 형성 방법
KR20030000950A (ko) 반도체소자의 제조방법
KR970052299A (ko) 반도체 소자의 비아콘택 형성방법
KR980011909A (ko) 반도체 장치의 콘택 형성방법
KR940002956A (ko) 메탈배선 형성방법
KR940001334A (ko) 다층 금속 배선 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130220

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140220

Year of fee payment: 13

EXPY Expiration of term