KR950009434A - 순환 여유검사(crc) 동기 장치 - Google Patents

순환 여유검사(crc) 동기 장치 Download PDF

Info

Publication number
KR950009434A
KR950009434A KR1019930018461A KR930018461A KR950009434A KR 950009434 A KR950009434 A KR 950009434A KR 1019930018461 A KR1019930018461 A KR 1019930018461A KR 930018461 A KR930018461 A KR 930018461A KR 950009434 A KR950009434 A KR 950009434A
Authority
KR
South Korea
Prior art keywords
byte
polynomial
block
bit
remaining
Prior art date
Application number
KR1019930018461A
Other languages
English (en)
Other versions
KR950009690B1 (ko
Inventor
이범철
임성렬
김정식
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019930018461A priority Critical patent/KR950009690B1/ko
Priority to JP6220322A priority patent/JPH07170200A/ja
Priority to US08/305,789 priority patent/US5715259A/en
Publication of KR950009434A publication Critical patent/KR950009434A/ko
Application granted granted Critical
Publication of KR950009690B1 publication Critical patent/KR950009690B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • H03M13/091Parallel or block-wise CRC computation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/33Synchronisation based on error coding or decoding

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

본 발명은 순환부호(Cyclic Code)를 사용하는 착오 검출 정정 방식의 하나인 순환여유검사(Cyclic Redundancy Check;이하CRC라함)에서 입력되는 데이터가 바이트 동기는 되어 있으나 순환부호의 블럭 경계를 알 수 없을 때에 순환부호가 내포된 바이트 열을 한 바이트마다(byte by byte)연속적으로 연산을 하여 블럭의 경계를 식별해내 바이트 동기 된 데이터와 블럭동기 상태를 출력하는 CRC동기장치에 관한 것으로 블럭을 구성하는 비트 또는 바이트 열이 순차적으로 달라지더라도 블럭을 구성하는 비트 또는 바이트 수만큼 연산을 하여 블럭의 경계를 구별해내어 바이트동기되고 블록동기된 데이터를 블럭의 시작 시점전에 출력하는 순환 여유검사(CRC)동기 장치를 제공하는 그 목적이 있다. 본 발명은 N바이트 쉬프트 레지스터(21), 보상 다항식 구동부(22), 보상 다항식 모듈로2 빼기 및 생성 다항식 모듈로 2 나누기부(23), 블럭동기 식별부(24), 64:8데이터 선택부(25)로 구비한다.

Description

순환 여유검사(CRC)동기 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 바이트 동작으로 블럭 경계를 구분할 수 있는 순환여유검사(CRC)동기장치의 구성도.

Claims (1)

  1. r(r은자연수)비트의 확인 비트와 m(m은r보다 큰 8배수 자연수)비트의 메시지 비트로 구성된 n(n은r+m인 8배수 자연수)비트인 N(N=n/8)s바이트의 블럭 부호로 생성 다항식은(Generator polynominal) G(x)=x「+……+1를 사용하는 CRC 동기장치에 있어서 초기에는 논리레벨 ‘0’으로 N바이트가 모두 초기화 되어있고, 입력된 바이트 열을 N바이트 및 N-1쉬프트시켜 N바이트 쉬프트 된 B15,B14……,B8(B15가 최상위 비트)와 N-1바이트 쉬프트된 B7,B6……,B0(B7이 최상위 비트)를 출력하는 N바이트 쉬프트 레지스터와; 상기 N바이트 쉬프트 레지스터에 연결되어 상기N바이트 쉬프트 레지스터에서 출력되는 바이트의 비트가 Bs+8Xs(s는 0에서7까지의 정수로 Bs+8는 0또는 1을 갖는 계수이며 B15은 최상위 비트의 계수로 0또는 1이고 Bs는 최상위 비트 계수로 0또는 1)이면 각비트(Bs+8xs)에 대해 N바이트의 블럭 코드의 최상의 비트인 Xn-1를 생성 다항식으로 모듈로2 나누기를 하여 남은 나머지를 한 비트 상위 비트 방향으로 쉬프트한 C(x,Bs+8)x=Bs+8xs{ar-1xr-1=ar-2xr-2=……+a2x2+a1x11+a0}x인 보상 다항식을 구동시키는 보상(compensation)다항식 구동 수단과, 상기 보상 다항식 구동수단과 데이터 입력단자에 연결되어 초기에는‘0’으로 초기화된 기연산된 나머지를 저정하는 r(r은 생성다항식의 r)개의 나머지 레지스터(register)의 바이트를 상위 비트로 하고 입력된 데이터를 하위 비트로 하여 상위 비트순서로 나머지 r비트와 입력된 최상위 비트에 대해서 상기 보상 다항식 구동 수단에서 구동된 C(x,B14)x다항식으로 모듈로 2빼기를 한뒤 상기 생성 다항식 G(x)로 모듈로 2나누기를 수행한 후 남은 나머지가 ‘0’인지 아닌지를 제1나머지결과(syndrome)출력(RRO)으로 출력하며, 남은 나머지를 상위 비트로하고 입력된 바이트의 다음 비트를 하위비트로 하여 다시 상위 비트 순서로 상기 보상 다항식 구동 수단에서 구동된 C(x,B14)x다항식으로 모듈로2빼기를 한 뒤 상기 생성 다항식 G(x)로 모듈로2나누기를 수행한 후 남은 나머지가 ‘0’인지 아닌지를 제2나머지결과 출력(RRI)으로 출력하며 남은 나머지를 상위 비트로 하고 입력된 바이트의 다음 비트를 하위 비트로 하여 다시 상위 비트 순서로 상기보상 다항식 구동 수단에서 구동된 C(xB13)x다항식으로 모듈로 2빼기를 한뒤 상기 생성 다항식 G(x)모듈로 2나누기를 수행한 후 남은 나머지가 ‘0’인지 아닌지를 각각 순차적으로 비트단위로 1바이트에 대해서 상기 보상 다항식 구동 수단에서 구동된 C(x,B8)다항식까지 반복수행하고 상기 생성 다항식 G(x)로 모듈로 2나누기를 각각 할 때마다 나눈 결과의 나머지C(Syndrome)가 ‘0’인지 아닌지를 제1나머지 결과 출력(syndrome)으로부터 제8나머지결과 출력(RR7)까지 각각 8개 나머지 결과 출력단자로 출력하고 제8나머지 결과를 출력하는 단의 나머지는 r비트 나머지 레지스터에 입력시켜 다음 바이트시간에 상기의 과정을 되풀이하는 보상 다항식 모듈로 2빼기 및 생성 다항식 모듈로2나누기 수단과, 상기 보상 다항식 모듈로 2빼기및 생성 다항식 모듈로 2나누기 수단에서 출력되는 제1나머지 결과출력(RRO)으로부터 제8나머지결과 출력(RR7)까지 8개의 출력을 각각 바이트시간 간격으로 검색하여(바이트 검색과정 상태)나머지가 ‘0’인 결과를 출력한 나머지 결과단자에서 계속해서 j(j는 자연수)번 연속해서 블럭주기 간격으로 나머지가 ‘0’인 출력을 같은 나머지 결과 출력 단자에서 출력하는(블럭 검색과정 상태) 나머지 결과 출력단자가 몇번째 출력단자인가를 식별하여 3비트 데이터로 변환하여 바이트 선택 신호를 출력하는 동시에 블럭동기 상태를 선언하며 블럭동기 상태와 블럭주기적으로 나머지‘0’를 출력하는 시점을 바이트간격에 동기된 동기신호로 출력하고 상기 블럭동기 상태에서 블럭동기 상태를 유발시킨 나머지 결과 출력단자에서 불럭주기 간격으로 i(i는 자연수)번 연속해서 나머지가 ‘0’이 아닌 나머지 결과 출력을 출력하면 블럭 비동기 상태를 선언하며 블럭비동기 상태를 출력하고 상기 바이트 검색과정 상태로 다시 돌아가는 블럭동기 식별수단과, 상기 N바이트 쉬프트 레스터 및 블럭동기 식별 수단에 연결되어, 상기 블럭동기 식별수단에서 출력하는 바이트 선택신호에 의해 상기 블럭동기 식별수단이 보상다항식 모듈로2빼기 및 생성 다항식 모듈로 2나누기 수단의 제1나머지 결과 출력으로 블럭동기 식별수단에서 블럭동기가 선언되었다면 상기 N바이트 시프트레지스터의 N번째 바이트의 최상위 비트인 B15를 제외한 7비트(B14,B13,……B8;B14이 최상위비트)와 N-1번째 바이트의 최상위 비트인 B7(최하위 비트)로 구성되는 바이트 동기된 데이터를 선택하여 출력하고 상기 블럭동기 식별수단이 보상 다항식 모듈로2빼기 및 생성 다항식모듈로2나누기 수단의 제 z(z는 1,2,3,4,5,6,7,8)나머지 결과 (RR(z-1))로 인해 블럭동기 식별수단에서 블럭동기가 선언되었다면 상기 N바이트 쉬프트 레지스터의 N번째바이트의 B7……,B7(z-1)(B7-(z-1)이 최하위 비트)로 구성되는 바이트를 선택하여 출력하는 데이터 선택수단;을 구비하는 것을 특징으로 하는 바이트 동작으로 블럭 경계를 구분할 수 있는 CRC동기 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018461A 1993-09-14 1993-09-14 순환 여유검사(crc) 동기 장치 KR950009690B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930018461A KR950009690B1 (ko) 1993-09-14 1993-09-14 순환 여유검사(crc) 동기 장치
JP6220322A JPH07170200A (ja) 1993-09-14 1994-09-14 巡回冗長検査同期装置
US08/305,789 US5715259A (en) 1993-09-14 1994-09-14 Cyclic redundancy check synchronizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930018461A KR950009690B1 (ko) 1993-09-14 1993-09-14 순환 여유검사(crc) 동기 장치

Publications (2)

Publication Number Publication Date
KR950009434A true KR950009434A (ko) 1995-04-24
KR950009690B1 KR950009690B1 (ko) 1995-08-26

Family

ID=19363501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018461A KR950009690B1 (ko) 1993-09-14 1993-09-14 순환 여유검사(crc) 동기 장치

Country Status (3)

Country Link
US (1) US5715259A (ko)
JP (1) JPH07170200A (ko)
KR (1) KR950009690B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114726383A (zh) * 2022-04-12 2022-07-08 北京理工大学 一种基于crc-16的高吞吐量并行循环冗余校验的方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09116541A (ja) * 1995-10-16 1997-05-02 Toshiba Corp 通信制御装置
JP3441589B2 (ja) * 1996-02-29 2003-09-02 シャープ株式会社 同期検出復調回路
US5844923A (en) * 1996-10-24 1998-12-01 At&T Corp Fast framing of nude ATM by header error check
KR100251634B1 (ko) 1997-08-29 2000-04-15 윤종용 다위상구조를가지는디지털수신기
US20020155936A1 (en) * 2001-04-23 2002-10-24 Wied Randy C. Modular pouch machine
US6928608B2 (en) * 2001-08-14 2005-08-09 Optix Networks Ltd. Apparatus and method for accelerating cyclic redundancy check calculations
JP2003078421A (ja) * 2001-09-04 2003-03-14 Canon Inc 符号系列の先頭位置検出方法とその装置、それを用いた復号方法とその装置
US6968492B1 (en) 2002-03-28 2005-11-22 Annadurai Andy P Hardware-efficient CRC generator for high speed communication networks
US7137046B2 (en) * 2003-08-12 2006-11-14 Broadcom Corporation High speed comparator for 10G SERDES
US20050114751A1 (en) * 2003-11-24 2005-05-26 Ungstad Steve J. Two input differential cyclic accumulator
WO2006095385A1 (ja) * 2005-03-04 2006-09-14 Fujitsu Limited 無線通信装置
JP6156589B2 (ja) * 2014-09-22 2017-07-05 株式会社ソシオネクスト 受信回路、集積回路及び受信方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4404676A (en) * 1981-03-30 1983-09-13 Pioneer Electric Corporation Partitioning method and apparatus using data-dependent boundary-marking code words
US5172381A (en) * 1989-04-27 1992-12-15 International Business Machines Corporation Enhanced data formats and machine operations for enabling error correction
US5109385A (en) * 1989-04-27 1992-04-28 International Business Machines Corporation Enhanced data formats and machine operations for enabling error correction
US5103451A (en) * 1990-01-29 1992-04-07 Motorola, Inc. Parallel cyclic redundancy check circuit
JPH04211547A (ja) * 1990-03-20 1992-08-03 Fujitsu Ltd 同期回路
EP0470451A3 (en) * 1990-08-07 1993-01-20 National Semiconductor Corporation Implementation of the high-level data link control cyclic redundancy check (hdlc crc) calculation
US5131012A (en) * 1990-09-18 1992-07-14 At&T Bell Laboratories Synchronization for cylic redundancy check based, broadband communications network
CA2050123C (en) * 1990-10-11 1997-12-09 Subrahmanyam Dravida Apparatus and method for parallel generation of cyclic redundancy check (crc) codes
US5251215A (en) * 1992-01-13 1993-10-05 At&T Bell Laboratories Modifying check codes in data packet transmission
US5375127A (en) * 1992-03-25 1994-12-20 Ncr Corporation Method and apparatus for generating Reed-Soloman error correcting code across multiple word boundaries

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114726383A (zh) * 2022-04-12 2022-07-08 北京理工大学 一种基于crc-16的高吞吐量并行循环冗余校验的方法

Also Published As

Publication number Publication date
US5715259A (en) 1998-02-03
JPH07170200A (ja) 1995-07-04
KR950009690B1 (ko) 1995-08-26

Similar Documents

Publication Publication Date Title
KR950009434A (ko) 순환 여유검사(crc) 동기 장치
JP3046988B2 (ja) データストリームのフレーム同期検出方法及び装置
KR970706655A (ko) 다목적 에러 교정 시스템(versatile error correction system)
KR840004965A (ko) 데이타 전송방법
US5390196A (en) Byte-wise determination of a checksum from a CRC-32 polynomial
US4488302A (en) Burst error correction using cyclic block codes
JPS632370B2 (ko)
JP2001127645A (ja) 誤り訂正方法および誤り訂正装置
KR960701537A (ko) 순회부호 검출방법 및 장치(method and device for detecting a cyclic code)
US4991175A (en) Signature analysis
KR910012920A (ko) 병렬로 생성되는 순환 여유 에러 검사 코드를 호출하는 장치 및 방법
JP2859850B2 (ja) 並列入力/直列出力装置および並列入力/直列出力方法
JPS62233932A (ja) Bch符号の復号回路
KR950009689B1 (ko) 바이트 동기된 데이터에서 블럭 경계를 구분할 수 있는 순환여유검사장치
KR950020104A (ko) 바이트 동기된 데이터에서 블럭 경계를 구분할 수 있는 crc(순환여유검사)장치
JPS60230732A (ja) 回線多重化crc符号生成装置
JP2002544724A (ja) データの圧縮及び非圧縮方法及び装置
KR970022702A (ko) 병렬 사이클릭 리던던시 체크(crc) 엔코더
JP2644389B2 (ja) 命令列生成装置
RU2012135C1 (ru) Преобразователь кодов
SU530338A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1341641A2 (ru) Запоминающее устройство
KR940012864A (ko) 블럭 경계의 구분이 가능한 순환 여유 검사 장치
SU598102A1 (ru) Устройство дл индикации
SU1109924A1 (ru) Декодер укороченного кода Хэмминга

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040730

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee