KR950001477A - 기억 회로 - Google Patents

기억 회로 Download PDF

Info

Publication number
KR950001477A
KR950001477A KR1019940015135A KR19940015135A KR950001477A KR 950001477 A KR950001477 A KR 950001477A KR 1019940015135 A KR1019940015135 A KR 1019940015135A KR 19940015135 A KR19940015135 A KR 19940015135A KR 950001477 A KR950001477 A KR 950001477A
Authority
KR
South Korea
Prior art keywords
data
memory
read
outputs
selection means
Prior art date
Application number
KR1019940015135A
Other languages
English (en)
Other versions
KR100209039B1 (ko
Inventor
마사또 오나야
스스무 야마다
Original Assignee
다까노 야스아끼
상요덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다까노 야스아끼, 상요덴기 가부시끼가이샤 filed Critical 다까노 야스아끼
Publication of KR950001477A publication Critical patent/KR950001477A/ko
Application granted granted Critical
Publication of KR100209039B1 publication Critical patent/KR100209039B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/16Storage of analogue signals in digital stores using an arrangement comprising analogue/digital [A/D] converters, digital memories and digital/analogue [D/A] converters 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/04Arrangements for selecting an address in a digital store using a sequential addressing device, e.g. shift register, counter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/16Solid state audio

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Reverberation, Karaoke And Other Acoustics (AREA)
  • Memory System (AREA)
  • Pulse Circuits (AREA)

Abstract

본 발명은 복수의 지연 시간 데이타를 용이하게 얻는 것을 목적으로 한다.
데이타 입력부(32)는 메모리(30)에 데이타를 순서재로 기입한다. 데이타 출력부(36)은 메모리(30)의 8개 영역 a내지 f부터 병력해서 데이타를 출력한다. SW1, SW2는 메모리(30)의 8개의 영역 a 내지 f로부터 독출 데이타를 각각 차례로 선택해서 출력한다. SW1, SW2에서 독출 위치를 비켜 놓음으로써 극극의 출력하는 데이타를 메모리가 다른 위치의 것으로 할 수 있다. 이로써 기입과 독출의 시간차가 다른(지연 시간이 다른) 데이타를 동시에 복수 얻을 수 있다.

Description

기억 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 기억 회로의 전체 구성을 도시하는 블럭도. 제2도는 지연 회로의 개략 구성을 도시하는 블럭도.

Claims (1)

  1. 데이타를 기억하는 메모리, 입력되어 오는 데이타를 메모리에 어드레스 순으로 순차 기입하는 라이트 수단, 메모리를 복수의 그룹으로 나누어 각 그룹으로부터 순차 어드레스 순서로 데이타를 독출함으로써 소정 어드레스 떨어진 장소에 기억되어 있는 데이타를 병렬로 순차 출력하는 리드 수단, 리드 수단으로부터의 복수의 출력을 받아 이것을 순차 선택해서 출력하는 제1선택수단 및 리드 수단으로부터의 복수의 출력을 받아 제1선택수단과는 다른 그룹의 출력을 순차 선택서 출력하는 제2선택수단을 포함하고,제1 및 제2선택수단의 출력에 의해 다른 지연 시간 데이타를 얻는 것을 특징으로 하는 기억 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940015135A 1993-06-30 1994-06-29 기억 회로 KR100209039B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5189094A JPH0784870A (ja) 1993-06-30 1993-06-30 記憶回路
JP93-189094 1993-06-30

Publications (2)

Publication Number Publication Date
KR950001477A true KR950001477A (ko) 1995-01-03
KR100209039B1 KR100209039B1 (ko) 1999-07-15

Family

ID=16235243

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015135A KR100209039B1 (ko) 1993-06-30 1994-06-29 기억 회로

Country Status (5)

Country Link
US (1) US5500825A (ko)
EP (1) EP0632458B1 (ko)
JP (1) JPH0784870A (ko)
KR (1) KR100209039B1 (ko)
DE (1) DE69413459T2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100398645B1 (ko) * 2001-07-11 2003-09-19 위니아만도 주식회사 에어컨의 실외기 송풍팬 작동방법
KR20050062672A (ko) * 2003-12-19 2005-06-27 현대모비스 주식회사 자동차 오디오의 라디오 선국예약 시스템

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100237565B1 (ko) * 1996-10-25 2000-01-15 김영환 반도체 메모리장치
US5896337A (en) * 1998-02-23 1999-04-20 Micron Technology, Inc. Circuits and methods for multi-level data through a single input/ouput pin

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4171538A (en) * 1978-01-23 1979-10-16 Rockwell International Corporation Elastic store slip circuit apparatus for preventing read and write operations interference
US4237343A (en) * 1978-02-09 1980-12-02 Kurtin Stephen L Digital delay/ambience processor
US4389915A (en) * 1980-12-18 1983-06-28 Marmon Company Musical instrument including electronic sound reverberation
US4611299A (en) * 1982-02-22 1986-09-09 Hitachi, Ltd. Monolithic storage device
US4549283A (en) * 1983-09-06 1985-10-22 Rockwell International Corporation Digital time delay circuit with high speed and large delay capacity
US4710966A (en) * 1984-01-04 1987-12-01 Itek Corporation Digital frame processor pipe line circuit
CA1286420C (en) * 1987-10-14 1991-07-16 Youssef Alfred Geadah Fifo buffer controller
US5280448A (en) * 1987-11-18 1994-01-18 Sony Corporation Dynamic memory with group bit lines and associated bit line group selector
JPH0642196B2 (ja) * 1988-06-09 1994-06-01 株式会社東芝 倍密度走査用ラインメモリ
JP2740097B2 (ja) * 1992-03-19 1998-04-15 株式会社東芝 クロック同期型半導体記憶装置およびそのアクセス方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100398645B1 (ko) * 2001-07-11 2003-09-19 위니아만도 주식회사 에어컨의 실외기 송풍팬 작동방법
KR20050062672A (ko) * 2003-12-19 2005-06-27 현대모비스 주식회사 자동차 오디오의 라디오 선국예약 시스템

Also Published As

Publication number Publication date
DE69413459D1 (de) 1998-10-29
KR100209039B1 (ko) 1999-07-15
JPH0784870A (ja) 1995-03-31
EP0632458A2 (en) 1995-01-04
EP0632458A3 (en) 1995-05-17
EP0632458B1 (en) 1998-09-23
US5500825A (en) 1996-03-19
DE69413459T2 (de) 1999-02-11

Similar Documents

Publication Publication Date Title
KR950004854B1 (ko) 반도체 메모리 장치
KR870010551A (ko) 다이나믹 ram
KR940025353A (ko) 저장된 데이터로부터 다수의 데이터 스트림을 공급하기 위한 이중 메모리 버퍼구조
KR880009521A (ko) 디지탈 메모리 시스템
KR890015157A (ko) 고속 디지탈 신호처리 프로세서
KR920013462A (ko) 반도체 기억장치
KR900010561A (ko) 듀얼 포트 판독/기입 레지스터 파일 메모리 및 그 구성방법
KR950025840A (ko) 케스케이드형 메모리셀 구조를 갖춘 다뱅크 싱크로너스 메모리 시스템
KR910001777A (ko) 속도변환용 라인 메모리
KR860009422A (ko) 기억회로
KR910015999A (ko) 반도체 메모리장치
KR940024603A (ko) 영상 데이타 기억 장치 및 방법
KR100228623B1 (ko) 내용 주소화 메모리
KR950001477A (ko) 기억 회로
KR920003314A (ko) 반도체 메모리장치
GB1074739A (en) Content addressable memory
KR910014954A (ko) 다포트메모리회로의 테스트장치
KR920007187A (ko) 반도체 기억장치
KR940006351A (ko) 데이타 신장 장치
KR0180679B1 (ko) 플래쉬메모리를 사용하는 동영상신호 실시간처리방법 및 그 장치
KR100223626B1 (ko) 선입선출 메모리 회로
KR870009294A (ko) 비트 슬라이스 프로세서용 레지스터 파일
KR970051210A (ko) 연속적인 라이트 사이클에 의한 반도체 메모리 라이트 방법
JPS5826109B2 (ja) ジヨウホウシヨリソウチ
JPS5758280A (en) Method for making memory address

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040331

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee