KR940027317A - 단열의 동적 비반전 회로 - Google Patents

단열의 동적 비반전 회로 Download PDF

Info

Publication number
KR940027317A
KR940027317A KR1019940011631A KR19940011631A KR940027317A KR 940027317 A KR940027317 A KR 940027317A KR 1019940011631 A KR1019940011631 A KR 1019940011631A KR 19940011631 A KR19940011631 A KR 19940011631A KR 940027317 A KR940027317 A KR 940027317A
Authority
KR
South Korea
Prior art keywords
clock
node
signal
control switch
input
Prior art date
Application number
KR1019940011631A
Other languages
English (en)
Inventor
스튜와트 덴커 존
Original Assignee
이. 에스. 인딕
에이 티 앤드 티 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이. 에스. 인딕, 에이 티 앤드 티 코포레이션 filed Critical 이. 에스. 인딕
Publication of KR940027317A publication Critical patent/KR940027317A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/096Synchronous circuits, i.e. using clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0019Arrangements for reducing power consumption by energy recovery or adiabatic operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

단열적인 동적 비반전기 회로는 논리레벨 신호 및 2의 반전 신호가 동적 논리 회로에서 중대한 전력 소모없이 동시에 이용가능하도록 한 메카니즘이다. 상기 비반전 회로의 원리는 중요한 전력을 손실하지 않는 배타적-OR 게이트를 만드는데 사용되어진다. 상기의 모든 회로들은 간소화된 회로 토폴로지를 사용한다.

Description

단열의 동적 비반전 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 4 도는 단열의 동적 낸드(NAND) 게이트의 개요 다이어그램, 제 5 도는 단열의 동작 NOR 게이트의 개요 다이어그램.

Claims (2)

  1. 비반전기(non-inverter) 회로로서, 두 상태(state)중의 하나를 가지는 입력신호를 수신하는 입력 노드, 입력신호와 같은 종류의 상태(state)를 가지는 출력 신호를 만드는 출력 노드, 제 1 및 제 2 레벨 사이에서 이미 정해진 변화율로 단열적으로 변화하는 제 1 주기의 클럭신호를 수신하는 제 1 클럭 노드, 제 3 및 제 4 레벨 사이에서 이미 정해진 변화율로 단열적으로 변화하는 제 2 주기의 클럭신호와 제 1 클럭신호에 대해서 미리 정해진 위상 시프트를 가지는 제 2 클럭신호를 수신하는 제 2 클럭 노드, 제 2 전도성 형태의 제 2 제어 스위치에 직렬로 접속된 제 1 전도성 형태의 제 1 제어 스위치, 클럭 노드들 중의 하나와 출력 노드 사이에 직렬로 접속된 상기 제1 및 제 2 제어 스위치, 상기 클럭 노드들중의 다른 하나에 응답하는 제어 단자를 포함하는 제 1 제어 스위치와 입력단자에 응답하는 제어 단자를 포함하는 제 2 제어 스위치, 및 출력 노드와 하나의 클럭 노드 사이에 접속된 정류 수단을 포함하는 비반전기 회로.
  2. 배타적-OR 회로로서, 두 상태(state)중의 하나를 각각 가지는 제1 및 제 2 입력신호를 수신하는 제1 및 제 2 입력 노드, 상기 제 1 및 제 2 입력신호의 배타적-OR 기능을 나타내는 상태를 가지는 출력 신호를 만드는 출력 노드, 제1 및 제 2 레벨 사이에서 이미 정해진 변화율로 단열적으로 변화하는 제 1 주기의 클럭신호를 수신하는 제 1 클럭 노드, 제 3 및 제 4 레벨 사이에서 이미 정해진 변화율로 단열적으로 변화하는 제 2 주기의 클럭신호와 제 1 클럭신호에 대해서 미리 정해진 위상 시프트를 가지는 제 2 클럭신호를 수신하는 제 2 클럭 노드, 제 2 전도성 형태의 제 3 제어 스위치에 직렬로 접속된 제 1 전도성 형태의 제 1 및 제 2 제어 스위치, 클럭 노드들 중의 하나와 출력 노드 사이에 직렬로 접속된 제1, 제2 및 제 3 제어 스위치, 상기 클럭 노드들 중의 다른 하나에 응답하는 제어 단자를 포함하는 제 3 제어 스위치와 제1 및 제 2 입력 노드의 각각에 응답하는 제어 단자들을 각각 포함하는 제1 및 제 2 제어 스위치, 및 출력 노드와 하나의 클럭 노드 사이에 접속된 정류 수단을 포함하는 배타적-OR 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940011631A 1993-05-28 1994-05-27 단열의 동적 비반전 회로 KR940027317A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/069,944 US5477164A (en) 1993-05-28 1993-05-28 Adiabatic dynamic noninverting circuitry
US069,944 1993-05-28

Publications (1)

Publication Number Publication Date
KR940027317A true KR940027317A (ko) 1994-12-10

Family

ID=22092166

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940011631A KR940027317A (ko) 1993-05-28 1994-05-27 단열의 동적 비반전 회로

Country Status (7)

Country Link
US (1) US5477164A (ko)
EP (1) EP0626759A3 (ko)
JP (1) JPH0715318A (ko)
KR (1) KR940027317A (ko)
CA (1) CA2122805A1 (ko)
IL (1) IL109798A (ko)
TW (1) TW267276B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08148982A (ja) * 1994-11-21 1996-06-07 Yamaha Corp 半導体集積回路
US5670899A (en) * 1994-11-21 1997-09-23 Yamaha Corporation Logic circuit controlled by a plurality of clock signals
US5757205A (en) * 1996-07-22 1998-05-26 International Business Machines Corporation Power-saving dynamic circuit
US6018621A (en) * 1996-12-09 2000-01-25 International Business Machines Corporation Identifying an optimizable logic region in a logic network
US6035110A (en) * 1996-12-09 2000-03-07 International Business Machines Corporation Identifying candidate nodes for phase assignment in a logic network
US5903467A (en) * 1996-12-10 1999-05-11 International Business Machines Corporation Selecting phase assignments for candidate nodes in a logic network
FR2796224B1 (fr) * 1999-07-08 2001-09-07 Suisse Electronique Microtech Circuit logique adiabatique
US7005893B1 (en) * 1999-07-19 2006-02-28 University Of Southern California High-performance clock-powered logic
JP4905540B2 (ja) * 2009-11-20 2012-03-28 セイコーエプソン株式会社 回路装置、電子機器及び電源供給方法
GB2505467A (en) * 2012-08-31 2014-03-05 Ibm Dynamic logic gate comprising a nano-electro-mechanical switch
GB201215512D0 (en) 2012-08-31 2012-10-17 Ibm Four terminal nano-electromechanical switch with a single mechanical contact

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3621292A (en) * 1969-11-24 1971-11-16 Shell Oil Co Pulsed substrate transistor inverter
US4716312A (en) * 1985-05-07 1987-12-29 California Institute Of Technology CMOS logic circuit

Also Published As

Publication number Publication date
US5477164A (en) 1995-12-19
EP0626759A2 (en) 1994-11-30
IL109798A (en) 1997-04-15
CA2122805A1 (en) 1994-11-23
IL109798A0 (en) 1994-08-26
JPH0715318A (ja) 1995-01-17
EP0626759A3 (en) 1995-12-20
TW267276B (ko) 1996-01-01

Similar Documents

Publication Publication Date Title
KR940027317A (ko) 단열의 동적 비반전 회로
KR900001110A (ko) 위상 검출 회로
KR960009774A (ko) 전전자 교환기의 클럭 폴트 검출회로
KR960036332A (ko) 논리회로
KR940027318A (ko) 단열의 동적 예비충전 부스터 회로
KR960018901A (ko) 피이드백 래치 및 피이드백 래치의 피이드백 동작 형성 방법
KR900002553A (ko) 위상 검출회로
EP0175522A3 (en) Voltage temperature compensated hysteresis type line receiver circuit
JPS5561144A (en) Logic circuit
JPS53140553A (en) Switching circuit
KR890001104A (ko) 반도체집적회로
KR880000764A (ko) 냉장고용 온도 제어장치
KR970076821A (ko) 래치회로
KR850004669A (ko) 연산 기능 회로 내의 선택 및 로킹회로
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
GB1464842A (en) Resettable toggle flip-flop
ATE67891T1 (de) Integrierbare bewerterschaltung.
SU1160542A1 (ru) Многостабильный триггер
KR840000940A (ko) 디지탈 전이 레지스터
SU1603367A1 (ru) Элемент сортировочной сети
JPS5451456A (en) Switching circuit of double balancing type
JPS5333040A (en) Delay circuit
SU871332A1 (ru) Устройство задержки
KR920015712A (ko) 선택적 펄스 발생회로 장치
SU580643A1 (ru) Аналоговый ключ с гальванической разв зкой

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid