KR940000600B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR940000600B1
KR940000600B1 KR1019900010196A KR900010196A KR940000600B1 KR 940000600 B1 KR940000600 B1 KR 940000600B1 KR 1019900010196 A KR1019900010196 A KR 1019900010196A KR 900010196 A KR900010196 A KR 900010196A KR 940000600 B1 KR940000600 B1 KR 940000600B1
Authority
KR
South Korea
Prior art keywords
signal
display
circuit
row
display device
Prior art date
Application number
KR1019900010196A
Other languages
English (en)
Other versions
KR910003561A (ko
Inventor
다께다 마고도
다께 회로시
Original Assignee
샤프 가부시끼가이샤
쓰지 하루오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시끼가이샤, 쓰지 하루오 filed Critical 샤프 가부시끼가이샤
Publication of KR910003561A publication Critical patent/KR910003561A/ko
Application granted granted Critical
Publication of KR940000600B1 publication Critical patent/KR940000600B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
    • H04N3/127Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0414Vertical resolution change

Landscapes

  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal (AREA)
  • Control Of El Displays (AREA)

Abstract

내용 없음.

Description

표시장치
제1도는 본 발명의 1실시예의 액정 표시 장치(21)의 구성을 표시하는 블록도.
제2도는 표시부(22)의 전기적 구성을 표시하는 전기 회로도.
제3도는 제2도의 구성예의 동작을 표시하는 타임 차트.
제4도는 제1도의 액정 표시 장치(21)의 기본적 동작을 설명하는 타임 차트.
제5도는 본 발명의 타의 동작예를 설명하는 차트.
제6도는 제5도의 동작을 설명하는 타임 차트.
제7도는 본 실시예의 작용을 설명하는 차트.
제8도는 본 발명의 타의 실시예의 액정 표시 장치의 1부분의 구성을 표시하는 블록도.
제9도는 제8도의 구성을 동작을 표시하는 타임 차트.
제10도는 전형적인 종래예의 액정 표시 장치(1)의 구성을 표시하는 블럭도.
* 도면의 주요부분에 대한 부호의 설명
1,21 : 액정 표시 장치 2,23 : 표시 화소
3,22 : 표시부 4,24 : 스위칭 트랜지스터
5,25 : 열전극 6,26 : 행전극
7 : 주사회로 8 : 데이터 신호 회로
9,26 : 제어회로 10 : 안테나
11 : 수신회로 12 : A/D 변환회로
13 : 신호 처리 회로 14 : D/A 변환 회로
27 : 열전극 구동회로 28 : 행전극 구동 회로
30 : 시프트 레지스터 31 : AND회로
32,43,47 : 반전 회로 33 : 휴지 회로
35 : 솎어내기 위치 설정 회로 36 : 플립 플롭 회로
37 : 카운터 38.42,45 : N시프트 레지스터회로
41 : 래치 회로 F : 전환신호
R : 리셋 단자 D : 데이터 입력 단자
SP :주사 개시 신호 CL : 클럭 신호
VS : 수직 동기 신호 ST : 휴지 신호
Wl : 휴지 기간 CK : 클럭 입력 단자
T1 : 상기 구동 기간 SW : 모드 전환 신호
Sy : 기준 신호
본 발명은 예를들면 액정 표시 장치등의 표시 장치에 관한 것이고, 특히 행열상으로 배열된 표시 화소마다 스위칭 소자를 부가하여 액티브 매트릭스(active matrix)구동을 하는 표시장치에 관한 것이다. 소형 경량의 표시 장치로서 액정 표시 장치가 넓게 사용되고 있다.
특히 표시 화소를 행열상으로 배열하고 각 표시 화소에 예를들면 스위칭 트랜지스터를 각각 부가한 액티브 매트릭스형 액정 표시장치는, 스위칭 트랜지스터의 스위칭 효과를 사용하여 표시화소를 순차 선택하고, 표시데이터 대응한 태양의 표시 전압을 인가하고 표시를 얻는 것이다.
이와같은 액티브 매트릭스형 액정 표시장치는, 고콘트라스트(contrast)이고, 그리고도 다단계의 계조표시가 가능한 표시 장치로서 텔레비젼 수신기나 비디오 테이프 레코더의 모니터 장치등으로서 많이 사용되고 있다.
제10도에 이와같은 종래예의 액정 표시 장치 (1)의 블록도를 표시한다. 액정 표시 장치 (1)는 표시 화소(2)가 다수 행열상으로 배열된 표시부(3)를 비치하고, 각 표시 화소(2)에는 스위칭 트랜지스터(4)의 한쪽 단자가 각각 접속된다. 각 스위칭 트랜지스터 (4)의 다른쪽 단자는 각각 열전극(5)에 접속되어, 스위칭 트랜지스터(4)의 게이트는 각각 행전극(6-1,6-2,…,6-n) (필요한 경우에는 참조 부호 6으로 총칭한다)에 접속된다. 각 행전극(6)은 주사 회로(7)에 각각 접속되어, 열전극(5)은 데이터 신호 회로(8)에 접속되어, 이들의 회로 7,8은 제어회로 9에 의해 그의 동작이 제어된다. 주사회로(7)은 행전극(6)을 순차적으로 예를들면 하이레벨로서 당해 행전극(6)에 접속된 각 스위칭 트랜지스터(4)를 도통 상태로 한다. 이때 각 열전극(5)은 소망의 표시에 대응하는 표시 전압의 인가된다. 이것에 의해 각 표시 화소(2)는 대응하는 표시를 한다.
이와같은 표시를 각 행전극(6)마다 반복하고, 1화면분의 표시가 종료한다. 이와같은 처리가 예를들면 1/ 60초 또는 1/30초마다 반복되어 표시가 행하여 진다. 이와같은 액정 표시 장치(1)를 소위 액정 텔레비젼 수신 장치로서 사용하는 경우에는 상기 표시 신호로서 예를들면 NTSC방식의 영상 신호가 사용된다. 이와같은 경우, 영상 신호는 안테나(10)로 수신되어, 예를들면 검파 회로나 증폭 회로등을 포함하는 수신회로(11) 에 의해 소망의 영상 신호를 분리하고, 아나로그/디지탈 변환 회로(이하, A/D 변환 회로도 약한다) (12)에 의해 디지탈 신호로 변환한후, 신호 처리 회로(13)로 각종의 신호처리가 행하여져, 디지탈/아나로그 변환 회로(이하, D/A 변환 회로로 약하다) (14)에 의해 아나로그 신호로 변환되어, 상기 데이터 신호 회로(8)에 공급되는 동시에 기준 신호(Sy)가 회로 8,9에 입력되어 소정의 주사 동작을 한다.
위에 언급한 바와같은 매트릭스형의 액정 표시장치 (1)에 있어서, 텔레비젼 영상 신호에 의거하여 표시를 할 경우, 상기 행전극(6)의 수가 텔레비젼 신호의 유효 주사선수(NTSC방식의 경우 약 480개)에 가까울 때, 또는 그의 1/2의 수에 가까울 때에는, 당해 텔레비젼 신호를 그의 수평 주상기간마다 선순차 방식으로, 액정 표시장치(1)에 공급하는 구동방식이 사용되고 있다. 이때, 행전극(6)의 수가 상기 유효 주사선수에 가까운 경우에는, 프레임 주파수마다 표시부(3)의 1화면분의 표시가 행하여져, 유효 주사선수의 1/2에 가까운 경우에는 필트 기간마다 표시부(3)의 1화면마다 표시가 행하여진다. 행전극(6)의 수가 상기 유효 주사선수나 그의 1/2의 수에 대해 비교적 작을 경우에는, 상기와 같은 표시를 행하게한 경우, 예를들면 영상신호의 1수직 주사 기간내의 수평 주사선을 행전극(6)에 수직 주사 방향 상방측에서 할당하여가면, 전주사선수분의 영상 신호가 입력되지 않는 동안에 행전극(6)이 할당되어 종료되고, 표시부(3)에는 적정한 화면의 하방이 결락된 표시가 되는 것이 된다.
또 상기 결락분의 영상 신호를 1수직 주상기간의 선두에서 제외하고, 잔여의 영상신호를 표시부(3)에 표시된 경우에는 적정한 영상 신호의 상부가 결락한 표시가 되어 버린다. 이 때문에 행전극(6)의 수가 유효 주사선수나 그의 1/2의 수보다 비교적 작을 경우에는, 외관상 적정한 전화면을 표시하기 위해 1수직 주사 기간내의 영상신호중, 특정의 주사선에 대응하는 영상신호를 솎아내는 방법이 사용된다. 이 방법은 예를들면 PAL방식(주사선수 625개)의 영상 신호를 NTSC방식(주사선수 525개)의 신호에 변환하는 경우등에서도 동일하게 행하여진다.
현재 행하여 지고 있는 이와같은 1개 또는 복수개의 주사선에 대응하는 영상 신호를 솎아내는 신호처리는, 처리상의 정도등의 점에서 제10도에 표시하는 신호처리 회로(13)등 디지탈 회로에서 행하여지고 있고, 이때문에 상기와 같은 A/D 변환회로(12), 신호 처리 회로(13) 및 D/A 변환 회로(14)등이 필수가 되어, 회로 구성이 대단히 번잡하게 된다고 하는 과제가 있다. 따라서, 본 발명은 선행 기술의 상기 결점을 실질상 제거하는 관점내에 개발되었고, 그리고 표시장치를 제공할 실제 목적을 가진다.
본 발명의 또 다른 목적은 상기의 기술적 과제를 해소하고, 간편한 구성이고 더욱 표시 품질의 열화를 초래함이 없이, 표시상의 주사선수를 변화할 수가 있는 표시 장치를 제공하는 것이다. 이러한 목적을 이루는 데 있어, 본 발명의 1실시예에 따라, 매트릭스상으로 배치된 복수의 표시화소의 표시 수단과, 수평 주사 방향에 따른 열방향에서 복수의 표시 화소열중의 하나를 선택하는 복수의 행전극과, 열방향에 따른 복수의 표시 화소열상에서 동시에 신호를 인가하는 복수의 열전극이 설치되어, 영상 신호에 의거하여 표시를 하는 표시 장치가 제공되고, 그리고 각 행전극을 순차적으로 지정하는 행전극 선택 수단과 각 열전극에 영상 신호에 대응하는 표시 데이터를 출력하는 열전극 구동 수단과, 클럭 신호가 입력되어 미리 정하는 수평 주사선 수마다에 행전극 선택 수단의 선택 동작을 미리 정하는 정지 기간에 걸쳐 정지하게하는 정지 수단을 출력하는 정지 신호 발생 수단이고, 정지 신호의 프레임내의 출력 시기를 열방향을 따라 적어도 1개의 수평 주사 기간을 비우도록 선택하는 그와같은 정지 신호 발생수단을 포함하는 것을 특징으로 하는 표시장치이다.
본 발명에 따르면, 복수의 표시화소가 행열상으로 배치된 표시 수단에 표시를 행하는데 있어, 표시 수단에 설치되어 있는 행전극수가 영상 신호의 1수직 주사 기간의 주사선수보다 작을 경우에는, 정지 신호 발생 수단을 미리 정하는 수평 주사선수마다에, 행전극 선택 수단의 선택동작을 미리 정하는 정지 기간에 걸쳐 정지하게 하는 정지 신호를 행전극 선택수단에 출력한다.
행전극 선택 수단은, 수평 주사 방향에 따른 행방향의 표시 화소열을 선택하는 복수의 행전극을 순차적으로 지정한다. 따라서, 상기 정지 기간에서는 영상 신호가 표시장치에 입력되면서, 행전극의 선택 동작이 정지되어, 이 정지 기간에 걸친 영상 신호가 솎아 내어진다.
이것에 의해 표시 장치의 행전극의 수가 영상신호의 주사선수보다 작을 경우이더라도, 수직 수사 기간의 전 범위내의 영상을 표시 할 수가 있다. 또 상기 정지 신호는 영상 신호의 1프레임 기간내의 출력 시기를 수직 주사방향에 따라 적어도 1개의 수평 주사 기간을 비우도록 발생된다. 이것에 의해 영상 신호의 각 필드 기간마다 솎아내기 처리를 하는 경우에, 필드 기간마다의 솎아내어진 주사선이 프레임 기간내에 수직주사 방향에 인접하게 되는 상태가 방지되어 표시 품질의 저하를 방지할 수가 있다.
[실시예]
제1도는 본 발명의 1실시예의 표시 장치인 액정 표시 장치(21)의 구성을 표시하는 블록도이고, 제2도는 액정 표시 장치(21)의 표시 수단인 표시부(22)의 구성을 표시하는 계통도이다. 이들의 도면을 참조하여. 액 정 표시 장치 (21)에 대해 설명한다.
액정 표시 장치 (21)는 제2도에 표시되는 것과 같이 표시 전극등으로서 구성되는 표시 화소(23)가 행열상으로 배열된 상기 표시부(22)를 비치한다. 각 표사 화소(23)에는, 예를들면 TFT(박 막트랜지스터)소자등으로서 실현되는 스위칭 트랜지스터 (24)가 각각 배치된다. 스위칭 트랜지스터(24)의 출력 단자는 표시 화소(33)에 접속되어, 입력단자는 수직 주사 방향에 따른 열방향(제2도 상하 방향)의 표시 화소 열마다에 설치 되는 열전극(25)에 접속된다.
스위칭 트랜지스터(24)의 게이트는 수평 주사 방향에 따른 행방향의 표시 화소열마다에 형성되는 행전극 (26)에 각각 접속된다. 각 열전극(25)은 열전극 구동 수단인 열전극 구동회로(27)에 접속되어, 행전극(26)은 행전극 선택수단인 행전극 구동회로(28)에 접속된다.
각 구동쇠로 27,28은 예를들면 마이크로 프로세서 등을 포함하여 구성되는 정지 신호 발생 수단인 제어 회로(29)에 의해 그의 동작 상태가 제어된다. 제어 회로(29)에 의해 그의 동작 상태가 제어된다. 제어 회로(29)에는 액정 표시 장치(21)에 공급되는 영상 신호에서 분리되는 수직 동기 신호 및 수평 동기 신호등의 기준 신호(Sy)가 압력된다. 행전극 구동 회로(28)는, 제어 회로(29)에서의 클럭신호(CL)를 클럭 입력으로서, 주사 개시 신호(SP)를 입력 데이터로서, 행전극(26)의 수의 비트수를 가지는 시프트 레지스터(30)를 비치한다. 시프트 레지스터(30)의 각 비트마다의 출력은 대응하는 AND회로(31)를 경유하여 각 행전극(26)에 제공된다. AND회로(31)은 타방 입력에는, 상기 클럭 신호(CL)가 반전 회로(32)에 의해 반전된 신호가 제공되어, 이들 시프트 레지스터 31은 후술하는 기능을 실현하는 휴지 회로(33)를 구성한다.
제3도는 액정 표시 장치(21)의 표시부(22)의 기본적 표시동작을 설명하는 타임차트이다. 제3도를 참조하여, 표시부(22)의 표시동작에 대해 설명한다. 더욱 이 설명에서는 설명의 간략화를 위해, 상기 열전극(25) 및 행전극(26)이 각각 5개인 경우에 대해 설명하고, 행전극(26)에는 개별로 참조 부호 G1,G2,…,G5 를 부친다. 각 행전극 G1∼G5에 수직 주사 방향(제1도 상방에서 하방으로 향하는 방향)에 따라 제3도(1) ∼(5)와 같은 주사 신호(Gl∼G5)가 시간 순차적으로 인가된다.
제3도(6)의 신호 Si는 어느 열전극(25)에 인가되는 신호 파형이고, vl∼v5는 5개의 행전극(Gl∼G5)의 각각에 접속된 스위칭 트랜지스터 (24)를 통하여 각 표시 화소(23)에 인가되는 표시 전압의 예이다.
수직 주사 방향의 최초의 행전극(G1)에 접속된 표시 화소(23)에 대해 관찰하면, 주사 신호 G1에 의해 기간 T1의 사이, 스위칭 트랜지스터 (24)가 도통 상태로 되고. 그 사이에 상기 표시 전압(vl)이 표시 화소(23)에 인간된다.
이와같은 표시 전압의 인가동작은, 상기 구동 기간(T1)에 걸쳐 각 열전극(25)에 관해 행하여진다. 또, 상기 구동 기간(T1)이외의 잔여의 기간(T2∼T5)에서는, 스위칭 트랜지스터 (24)는 차단 상태가 되어, 상기 인가 전압(vl)은 표시 회소(23)와 대응하는 액정 재료(도면에 표시되지 않음)의 액정 용량에 유지된다.
상기와 같은 동작이 잔여의 행전극(26)의 구동 기간(T1∼T5)에 있어 행하여진후, 수직 주사 기간(TV1)은 종료하고, 다음의 수직 주사 기간(TV2)의 구동기간(T1')에서 다시 첫째의 행전극(G1)의 스위칭 트랜지스터(24)가 도통 상태가 된다. 이때 제3도(6)에 표시하는 것과 같이, 인가전압을 -vl로 하면, 표시회로 (23)의 액정 용량에 대응하는 전하가 유지되어, 결과로서 이 표시 화소(23)에 제3도(7)에 표시하는 진폭 (vl)의 교류 구형파인 구동 신호(Vli)가 인가되는 것이 된다. 잔여의 표시 화소(23)에 대해서도 동일하다.
이와같은 스위칭 트랜지스터(24)를 사용한 액정 표시 장치 (21)에서는, 스위칭 트랜지스터 (24)가 도통상태로 되어 있는 사이의 표시 전압이 항상 표시화소(23)에 대응하는 액정에 인가되어, 스위칭 트랜지스터(24)가 차단 상태의 사이도 이 전하가 유지되기 때문에, 크로스토크(Crosstalk)가 없고, 또한 고콘트라스트의 표시를 실행할 수가 있다.
본 실시예는 이와같은 표시 방법의 액정 표시 장치(21)에 있어서, 행전극(26)의 수가 표시하려고하는 텔레비전 영상 신호의 주사선수 또는 그의 1/2의 수보다도 작은 경우이라도, 수직 주시기간의 전범위를 포함 하는 표시를 실현하려고 하는 것이다. 이것은 예를들면, 상기 PAL 방식의 텔레비젼 영상 신호를 사용하여, NTSC방식의 행전극수의 액정 표시 장치(21)에 표시할 경우등이다.
그러므로 본 실시예에서는, 행전극 구동 회로(28)에 행전극(26)에의 주사 펄스의 발생을 특정의 기간 휴지하기 위해서의 AND 회로(31)로 이루는 휴지 회로(33)를 설치하고 있고 텔레비젼 영상 신호중, 솎아내어 질 주사선에 대응하는 기간은 주사 신호의 발생을 휴지하고, 이 기간을 수신되어 있는 텔레비젼 영상 신화 표시 화소 전극에 공급되지 않도록 한다.
이것에 의해 솎아내기 동작을 행하여, 작은 행전극 수의 표시부(22)에 의해 큰 유효 표시 범위를 얻을 수 있게 하는 것이다. 또 이 때문에의 구성을 본 실시예에 있어서는 휴지회로(33)이고, 이것을 시프트 레지스터(30)의 각 비트마다의 출력이 입력되는 복수의 AND회로(31)로 구성되어 있고, 반도체 기술 및 박막 기술에 의해 매우 용이하고 또한 간편한 구성으로서 실현이 가능하다고 하는 상기 종래 기술에 없는 특징으로 가지고 있다.
제4도는 본 실시예의 동작을 설명하는 타임 차트이다.
제1도 및 제2도를 참조하여, 본 실시예에 대해 설명한다.
이하의 설명에서는, 행전극(26)의 수는 임의로 하고, 개별의 참조 부호 G1,G2…Gn을 부친다. 제어회로 (29)에서 출력되는 클럭 신호(CL)는 텔레비젼 영상 신호의 수평 동기 신호와 동기한 신호이고, 주사 개시 신호(SP)는 수직 동기신호와 동기한 신호이다.
제어회로(29)는 제4도(1)에 표시되는 것과 같이 클럭 신호(CL)에 대해, 예를들면 7클럭마다에 휴지 기간(Wl)만이 하이 레벨 상태를 유지하는 신호를 출력한다. 이 클럭 신호(CL)에 의해 시프트 레지스터(30)에서는, 제4도(2)의 주사 개시 신호(SP)가 제4도 (4)∼(12)에 표시되는 것과 같이 순차적으로 시프트되어, 휴지 회로(33)를 경유하여 각 행전극 G1∼Gn에 출력된다. 이때 클럭신호(CL)에는 휴지 기간(Wl)이 설정되어 있고, 이 기간은 시프트 레지스터(30)에 있어 시프트 동작이 정지되는 동시에, 각 AND 회로(31)는 차단 상태로 되고, 행전극(26)에 주사 신호 G1,G2,…가 출력되지 않게 된다.
따라서 제4도(3)에 표시하는 것과 같이 클럭신호(CL)의 휴지 기간(Wl)이 설정되어 있는 타이밍로 휴지 기간으로 되어, 이 휴지 기간에 대응하는 영상신호의 주사선이 솎아지게 된다.
현재, 각국에서 채용되고 있는 텔레비젼 시스템은 주로 주사선수가 525개(유효 주사선수 약 485개)와 625개(유효 주사선수 약 576개)의 시스템이다. 여기서 주사선수 652개의 시스템의 영상 신호를 주사선수 약 525개의 시스템용의 액정 표시 장치(21)에 표시하는 경우를 생각하면, 유효 주사선수의 비는 485 : 576=1 : 1.19로 되나, 이 비에 가까운 정수의 비는 6 : 7=1 : 1.17 또는 5 : 6=1: 1. 2이고, 주사건을 6개 또는 7개중에서 1개의 비율로 솎아내는 것이 유효하다. 예를들면, 행전극수 240개의 표시장치에서 7개중 1개를 솎아내는 구동을 한 경우, 240+6×7=280개 상당의 표시 범위가 얻게 된다.
제5도는 이와같은 솎아내기 동작의 타의 예를 표시하는 도면이다.
제6도는 이 예를 실현하는 타임 차트이다.
본 동작예에서는 영상 신호의 주사선 Hl,H2,…가 제6도(1)에 표시되는 것과 같이 21개의 경우, 즉 주사선 H1,H2,…H2l이 일수직 주사 기간을 구성하는 경우에 대해 설명한다. 이와같은 영상신호를 제5도 (2)에 표시되는 행전극수가 18개의 액정 표시 장치(21)에 표시하는 경우, 상기 제1도 및 제4도를 참조하여 설명한 클럭 신호(CL)를 제6도(1)에 표시되는 것과 같이 예를들면 6클럭마다에 휴지 기간(Wl)을 설정 하도록 한다.
이것에 의하면, 예를들면 주사선 H4,Hll,Hl8이 솎아내어져, 행전극 G1,G2,…G18에 수평 주사선 Hl,…H3,H3,… H10, Hl2,… Hl7, Hl9,…H2l이 각각 할당된다. 이것에 의해 전수직 주사기간의 범위를 포함하는 영상이 표시되어지게 된다.
본 실시예는 제1도에 표시한 것과 같은 구성을 사용하여, 상기와 같은 솎아내기 동작을 하는것이고, 이것에 의해 상기와 같이 솎아내기 처리등을 하는 구성의 간략화를 도모할 수가 있다.
한편, 제1도 표시의 구성만으로서는 후술하는 것과 같이, 1프레임 기간내에서 인접하는 주사선이 솎아내어지고, 또는 시간적으로 늦은 짝수 필드에서 솎아내어지는 주사선의 위치가 홀수 필드에서 솎아내어지는 주사선의 위치보다도 수직주사 방향의 상류측에 위하여, 표시 품질이 저하하는 등의 상태가 상정된다. 즉,행전극(26)의 수가 상기 유효 주사선수에 가깝고 동시에 작은 경우에는, 표시부(22)에서 1프레임 주기마다에 표시가 행하여지나, 텔레비젼 영상신호는 홀수 필드 및 짝수 필드가 반복되어 구성되어 있고, 따라서 상기 솎아내기 처리는 홀수 필드와 짝수 필드의 각각에 대해 동일 주사선수씩을 행할 필요가 있다.
한편, 예를들면 흘수 필드에서 솎아내어진 주사선의 수직주사 방향에 관한 위치와, 짝수 필드에서 솎아내어진 주사선의 상기 위치가 이들을 합친 1프레임으로서 본 경우에는, 수직 주사 방향에 따라 인접하는 경우에는, 연속한 2개의 주사선의 신호가 표시되지 않게 되어, 신호의 결락이 시인되어지는 등, 화질이 열화된다고 하는 과제가 있다.
제7도는 상기 상정되는 문제점을 설명하는 도면이다.
이하, 행전극(26)의 수가 주사선수의 1/2이하의 경우에 대해 설명한다. 이러한 경우에는, 상기 흘수 필드의 영상 신호와 짝수 필드의 영상 신호가 교호로 동일의 행전극(26)에 인가된다. 이 상태가 제7도(1)에 표시된다.
이하, 제7도에 있어 실선을 예를들면 흘수 필드를 표시하고, 파선은 짝수 필드를 표시하고, 부호 1o,2o,…은 홀수 필드에 있어 주사선을 표시하고, 부호 le,2e,…는 짝수 필드에 있어 주사선을 표시한다. 주사선수와 행전극(26)의 수가 일치하고 있을 경우에는 제7도(1)에 표시되는 것과 같이, 1필드 기간에서는 행전극 G1,G2,…G6에는 홀수 필드의 주사선 1o,2o,3o,…6o이 할당되어, 다음의 필드 기간에서는 주사선 le,2e,…6e가 각각 할당된다. 따라서, 각 행전극 G1∼G6에는, 프레임 기간의 수직 주사 방향에 관하여 인접하는 주사선의 신호가 각각 제공되는 것이되어, 표시상의 장해는 발생하고 있지 않다.
한편, 솎아내기 처리를 하는데 있어, 시간적으로 빠른 필드, 즉 홀수 플드에서 솎아내기 처리를 하고, 그리고 또 홀수 필드의 솎아내는 위치가 짝수 필드의 솎아내는 위치에서 수직 주사방향 상류측인 경우를 제7도(2)에 표시한다. 이 예에서는 각 제3주사선(3o)과 짝수 필드의 제5주사선(5e)이 솎아내어져 있다. 이 예에서도 각 행전극(6)에는 1프레임내에서 인접하는 주사선이 할당되어, 표시장치 장해는 없다.
제7도(3)에 표시되는 것과 같이, 짝수 필드의 주사선(3e)과 흘수 필드의 주사선(6o)이 솎아내어지는 경우, 시간적으로 늦은 짝수 필드의 주사선이 수직 주사 방향에 관하여 상류측에 있다.
이와같은 경우, 도면에 표시되는 것과 같이, 프레임 기간내에서 인접하지 않는 주사선 3o,4e ; 4o,5e ; 5o,6e가 동일 행전극 G3,G4,G5에 할당되는 것이 되어, 화질이 열화된다는 사태가 상성된다.
따라서 상기와 같이 주사선을 솎아내는 신호 처리를 경우라도, 상기와 같은 상태에 배려한 처리가 바람직하다.
제8도는 본 발명의 타의 실시예의 구성을 설명하는 블록도이다.
본 실시예는 상기의 실시예에 유사하고, 대응하는 부분에는 동일의 참조 부호를 붙친다. 이 구체적 회로예에 있어서는 제어회로(29)와 행전극 구동 회로(28)의 사이에, 구제적으로는 제7도표시와 같이 7진 카운터 (34), 솎아내기 위치 설정 회로(35) 및, 당해 솎아내기 위치 설정회로(35)에 의해 설정되는 솎아내기 위치를 필드마다에 전환하기 위해서의 전환 신호(F)를 출력하는 플립플롭회로(56)가 설치된다.
제어 회로(29)에서는, 영상 신호의 수직 동기 신호에 동기한 주사 개시 신호(SP)와, 수평동기 신호에 동기한 클럭 신호(CL)와, 수직 동기 신호(VS)와 모드 전환 신호(SW)가 출력된다. 모드 전환 신호(SW)는, 액정 표시 장치(21)의 동작을 솎아내기 처리를 하는 동작과 입력되는 영상신호의 주사선을 각 행전극(26)에 1대 1로 대웅케하여 표시를 하는 동작과의 어느것을 선택하는 신호이고, 본 실시예에서는 모드 전환 신호 (SW)의 레벨이 하이 레벨때에 솎아내기 동작을 포함하는 표시 동작을 한다.
7진 카운터(34)는 클럭 신호(CL)가 입력되는 3비트의 카운터(37)를 비치하고, 각 비트 Q2, Q1, QO 출력은 병렬로 솎아내기 위치 설정 회로(35)에 입력되는 동시에 NAND회로(38)에 입력되어, NAND(38)의 출력은 1쌍의 NAND(39,40)로 구성되는 래치 회로(41)에 입력된다.
래치 회로(41)에서는, NAND 회로(38)의 출력을 리셋 신호로서 카운터(37)의 리셋 단자(R)에 입력하는데 있어, 클럭 신호(CL)와 동기한 파형으로 정형한다.
래치 회로(41)의 출력은 NAND 회로(42)에 입력되어, NAND 회로(42)에는 영상 신호의 수직 동기 신호(VS)가 반전 회로(43)에서 반전된 신호와 모드 전환 신호(SW)가 입력된다.
수직 동기 신호(VS)는 필드마다에 후술되는 솎아내기 위치 설정 회로(35)에 있어 솎아내기 위치를 전환하기 위해서의 플립플롭 회로(36)의 클럭 단자에 입력된다.
플립플롭 회로(36)는 반전 출력(Q)이 데이터 입력 단자(D)에 접속되어, 출력 단자(Q)가 솎아내기 위치 설정 회로(35)의 배타적 논리합 회로(이하, EX회로라 약한다) (44)에 입력된다.
솎아내기 위치 설정 회로(35)의 상기 EX 회로(44)에는 카운터 (37)의 최상위 비트(Q2)가 입력되어, 그 출력은 NAND 회로(45)에 입력된다.
NAND 회로(4)에는, 카운터(37)의 비트(Q1)의 반전 회로(46)에 의한 반전 신호와 최하위 비트(Q0)가 입력된다.
NAND 회로(45)의 출력은, 클럭 신호(CL)의 반전회로(47)에 의한 반전 신호가 입력되는 NAND 회로(48)에 입력되어, 그 출력은 클럭 신호(CLI)로서 상기 시프트 레지스터(30)의 끌럭 입력 단자(CK)에 입력되는 동시에, 상기 반전 회로(32)를 통하여 휴지 회로(33)의 AND 회로(31)에 공통으로 입력된다.
제9도는 제8도 표시의 구성의 동작을 설명하는 타임 차트이다.
제8도 및 제9도를 참조하여, 본 실시예의 동작에 대해 설명한다.
주사 개시 신호(SP), 클럭 신호(CL) 및 수직 동기 신호(VS)는 제9도(1)∼제9도(3)에 표시하는 것과 같이 공급되어, 7진 카운터(34)에서는 수직 동기 신호(VS)에 의해 NAND 회로(42)의 출력이 하이레벨로 되어, 카운터 (37)가 리셋된다.
이후, 제9도(2)에 표시한 것과 같이 클럭 신호(CL)마다에 카운터(37)에 카운트압된다. 카운터 (37)는 3비트이고, 카운트치 0∼7를 카운트한다. 출력(Q2,Q1,Q0)=(1,1,1)이 되었을때, NAND 회로(38)의 출력이 잔여의 카운트치 000∼110에서는 하이 레벨였는데에 대해, 로우 레벨로 전환되어, 이것에 의해 NAND 회로(42)의 출력이 로우 레벨에서 하이 레벨로 반전되어. 카운터 (37)는 리셋된다.
이와 같이하여, 제7도 표시의 7진 카운터(34)는 3비트의 카운터(37)를 사용하여 0∼6사이의 7빈 카운터를 실현 할 수가 있다.
(1) 전환신호(F)가 하이 레벨의 경우.
전환 신호(F)가 하이 레벨의 경우에 있어, NAND 회로(45)의 출력인 휴지 신호(ST)가 로우 레벨로 되어, NAND 회로(48)에서 클럭 신호(CLl)가 공급되지 않는 상태로 되는 것은, AND 회로(45)의 입력이 모두 하이 레벨로 되는 경우이고, 이것은 (Q2,Q1,Q0) = (0,0,1)의 경우이다.
따라서 제9도(4)에 표시하는 것과 같이, 카운터7)의 카운터치가 0일때에는 NAND 회로(45)의 출력인 휴지 신호(ST)는 하이 레벨이고, NAND 회로(48)를 통하여 클럭 신호(CL)가 출력된다. 이것에 의해, 주사 개시 신호(SP)가 시프트 레지스터 (30)에 의해 원 클럭 분(one clock portion)으로 시프트되어, 또, 각 NAND 회로(31)도 도통 상태로되어, 행전극 G1∼Gn에는 제9도(G)-(8)에 표시되는 것과 같이 행전극(G1)에게만 주사 신호(G1)가 도출된다.
카운터(37)의 카운트치가 1이되면, 상기 휴지 신호(ST)가 로우 레벨이되고, NAND 회로(48)는 차단되어, 클럭 신호(CL1)는 하이 레벨에 고정된다. 이것에 의해 시프트 레지스터(30)는 시프트 동작이 휴지되어, 또 각 AND 회로(31)도 차단 상태가된다. 이것에 의해 시각 t1∼t2의 휴지 기간(Wl)에서는 액정 표시 장치(21)에 입력되는 영상 신호의 주사선에 대응하는 신호가 표시부(2)에서는 표시되지 않게된다.
이하, 카운터(37)의 카운터치가 증가함에 따라, 잔여의 행 전극 G2,G3,…이 순차적으로 선택되어, 카운터(37)를 사용한 7진 카운터(34)의 주기로 이상의 동작이 반복되어 행하여 진다.
(2)전환 신호(F)가 로우 레벨의 경우,
휴지 신호(ST)가 로우 레벨로 되는 조건은(Q2,Q1,Q0)=(1,0,1)이다. 따라서, 제9도(9)∼(13)에 표시되는 것과 같이 카운터(37)의 카운터치가 5일때 휴지 신호(ST)가 하이 레벨에서 로우 레벨로 하락하고, 이 휴지 기간(Wl)에는 상기와 같이, 행전극 G1∼Gn의 어느 것도 선택되지 않는 것이 된다.
잔여의 카운트치의 경우에는 상기의 설명과 동일하게, 각 행전극 G1-Gn가 순차적으로 선택된다. 상기의 설명에서는, 모드 전환 신호(SW)가 하이 레벨의 경우를 설명했으나, 이 신호가 로우 레벨이면, NAND 회로(42)의 출력은 하이 레벨에 고정되어, 카운터 (37)는 리셋 상태로 고정된다. 이것에 의해 NAND 회로(45)의 출력인 휴지 신호(ST)는 하이 레벨에 고정되어, NAND 회로(48)는 도통 상태로 유지된다.
따라서 시프트 레지스터(30)의 클럭 입력 단자(CK)에는, 클럭 신호(CL)가 반전 회로(47), NAND 회로 (48)를 통하여 입력된다.
이때의 클럭 신호(CLI)은 제9도(15)에 표시하는 것과 같이 클럭 신호(CL)와 동일의 신호로된다. 본 실시예에 의하면 7진 카운터(34)를 사용하여 입력되는 영상 신호의 주사선에 관해 7개중 1개를 솎아내는 처리를 하고, 표시부(22)애서 영상 신호의 수직 주사 기간의 전체에 걸친 영상 범위를 실현 할 수가 있다.
또 제8도 표시의 구성에 의하면 펄드마다에 솎아내기 위치를 전환하고, 그리고도 1프레임으로 본 경우에 솎아내어지는 주사선의 위치가 인접하는 일이 없게하고 있다. 이것에 의해 솎아내여지는 주사선이 1프레임 내에서 인접하여 표시 품위가 열화하는 사태를 방지 할 수가 있다.
상기의 실시예에서는, 필드마다에 솎아내어지는 주사선의 위치를 전환하도록하고 있으나, 본 발명의 타의 구체예로서 제8도에 있어 플립플롭 회로(36)를 흘수 필드와 짝수 필드를 판별 할 수 있는 주지의 필드 판별 회로에 변경하고, 홀스 필드의 경우에는, 수직 주사 기간내에서 솎아내어지는 주사선의 위치를 짝수 필드에서 솎아내어지는 주자선의 위치보다도 수직 주사 방향 상류측에 있게 할 수 있다.
제8도의 예에 의하면, 홀스 필드에서 전환 신호(F)를 하이 레벨로하고, 짝수 필드에서 전환 신호(F)를 로우 레벨로 하면 좋다.
이와 같은 구성에 의하면, 제7도를 참조하여 설명한 동일 행전극(26)에 대해 수직 주사 방향에 관해 인접하지 않는 주사선에 대응하는 영상 신호가 할당되어지는 사태를 방지 할수가 있고, 이 점에 관한 표시 품위의 열화를 방지 할 수 있다. 또, 모드 전환 신호(SW)를 설정하여서 주사선수가 다른 시스템에 대응 할 수 있고, 편리성이 현격히 향상된다.
상기의 각 실시예에서는 주사선수의 7개중의 1개를 솎아내는 동작을 설명 하였으나, 기타수의 주사선에서 1개를 솎아내도록 하여도 좋은 것은 물론이다. 또 각 실시예는 액정 표시 장치 (21)로서 설명했으나 기타 매트릭스 방식의 표시 장치에 관련하여 넓게 실시 할수가 있다.
이상의 설명으로 명백한 것과 같이 본 발명의 배치에 따라, 표시 수단에 제공되어 있는 행전극수가 매트릭스형에 배치된 표시 수단에 복수의 표시 화소의 표시 동작에서 영상 신호의 1수직 주사 기간동안 주사선 수보다 작을때는, 정지 신호 발생 수단은 미리 정하는 수평 동기 신호 수마다에 행라인 선택 수단의 선택 동작을 소정의 정지 기간을 걸쳐 정지하는 정지 신호를 행라인 선택 수단에 출력토록 하였다.
그래서, 표시 장치의 행라인의 수가 영상 신호의 주사선수보다 작을 경우이더라도, 간편한 구성을 사용하여 수직 주사 기간의 전범위내의 영상을 표시 할 수가 있다. 또, 상기 정지 신호는 영상 신호의 프레임내의 출력 시기를 수직 주사 방향에 따라 적어도 1개의 수평 주사 기간을 비우도록 발생되도록 하였다. 이것에 의해 영상 신호의 각 필드마다에 솎아내기 처리를 할 경우에는, 필드마다 솎아내어진 주사선이 1프레임내에서 수직 주사 방향으로 인접하게되는 사태가 방지되고, 표시 품질의 저하를 방지 할 수가 있다. 비록 본 발명이 첨부 도면을 인용하여 보기로 완전하게 설명되었지만, 각종의 변경과 수정은 기술에 익숙한 사람들에게는 명백하게 되는 것이 여기에서 주목된다.
그러므로, 본 발명의 견지에서 그러한 변화와 수정이 이탈하지 않으면, 여기에 포함되는 것을 해석되야 한다.

Claims (1)

  1. 복수의 표시 화소가 매트릭스상으로 배치된 표시 수단과, 수평 주사 방향으로 따른 행방향에서의 복수의 표시 화소열의 1개를 선택하는 복수의 행전극과, 열방향으로 따른 복수의 표시 화소열에 동시에 신호를 인가하는 복수의 열전극이 설치되어, 영상 신호에 의거하여 표시를 행하는 표시 장치에 있어서 각 행전극을 순차적으로 지정하는 행전극 선택 수단과, 각 열전극에 영상 신호에 대응하는 표시 데이터를 출력하는 열전극 구동수단과, 클럭 신호가 입력되어 미리 정하는 수평 주사선수마다에 행전극 선택 수단의 선택동작을 소정의 정지 기간에 걸쳐 정지하는 정지 신호를 출력하는 정지 신호 발생수단이고, 정지 신호의 1프레임내의 출력 시기를 열방향에 따라 적어도 1개의 수평 주사 기간을 비우게 되게 선택하는 그와 같은 정지 신호 발생 수단을 포함하는 것을 특징으로하는 표시 장치.
KR1019900010196A 1989-07-11 1990-07-06 표시장치 KR940000600B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP89-180054 1989-07-11
JP1-180054 1989-07-11
JP1180054A JPH088674B2 (ja) 1989-07-11 1989-07-11 表示装置

Publications (2)

Publication Number Publication Date
KR910003561A KR910003561A (ko) 1991-02-27
KR940000600B1 true KR940000600B1 (ko) 1994-01-26

Family

ID=16076684

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010196A KR940000600B1 (ko) 1989-07-11 1990-07-06 표시장치

Country Status (6)

Country Link
US (1) US5223824A (ko)
EP (1) EP0408347B1 (ko)
JP (1) JPH088674B2 (ko)
KR (1) KR940000600B1 (ko)
DE (1) DE69012246T2 (ko)
ES (1) ES2060048T3 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9207527D0 (en) * 1992-04-07 1992-05-20 Philips Electronics Uk Ltd Multi-standard video matrix display apparatus and its method of operation
KR0171913B1 (ko) * 1993-12-28 1999-03-20 사토 후미오 액정표시장치 및 그 구동방법
JP3476241B2 (ja) 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
JP3243932B2 (ja) * 1994-04-22 2002-01-07 ソニー株式会社 アクティブマトリクス表示装置
JP3219640B2 (ja) * 1994-06-06 2001-10-15 キヤノン株式会社 ディスプレイ装置
JPH0836374A (ja) * 1994-07-22 1996-02-06 Sony Corp 表示装置
CN1495497A (zh) * 1995-02-01 2004-05-12 精工爱普生株式会社 液晶显示装置
TW340937B (en) * 1995-09-28 1998-09-21 Toshiba Co Ltd Display controller and display control method
DE19546221A1 (de) * 1995-11-30 1998-02-12 Dietmar Dipl Ing Hennig Matrixschaltungsanordnung mit Permutations-Dekoder
KR100195276B1 (ko) * 1995-12-01 1999-06-15 윤종용 구동회로를 내장한 액정 표시장치 및 그 구동방법
FR2749431B1 (fr) * 1996-05-31 1998-08-14 Pixtech Sa Reglage de la luminosite d'ensemble d'un ecran matriciel a emission de champ
JP3572473B2 (ja) 1997-01-30 2004-10-06 株式会社ルネサステクノロジ 液晶表示制御装置
TW491954B (en) 1997-11-10 2002-06-21 Hitachi Device Eng Liquid crystal display device
US6873313B2 (en) * 1999-10-22 2005-03-29 Sharp Kabushiki Kaisha Image display device and driving method thereof
JP2001318627A (ja) * 2000-02-29 2001-11-16 Semiconductor Energy Lab Co Ltd 発光装置
EP1296174B1 (en) * 2000-04-28 2016-03-09 Sharp Kabushiki Kaisha Display unit, drive method for display unit, electronic apparatus mounting display unit thereon
JP3620434B2 (ja) * 2000-07-26 2005-02-16 株式会社日立製作所 情報処理システム
JP2003005720A (ja) * 2001-06-21 2003-01-08 Matsushita Electric Ind Co Ltd 液晶表示方法、液晶表示装置、プログラム、および媒体
JP2007178784A (ja) * 2005-12-28 2007-07-12 Oki Electric Ind Co Ltd 駆動装置
KR20180057101A (ko) * 2016-11-21 2018-05-30 엘지디스플레이 주식회사 게이트 구동회로 및 이를 이용한 표시패널

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5614296A (en) * 1979-07-17 1981-02-12 Matsushita Electric Ind Co Ltd Drive gear for matrix display device
JPS57171884A (en) * 1981-03-12 1982-10-22 Victor Co Of Japan Ltd Conversion system for number of scanning lines
US4701799A (en) * 1984-03-13 1987-10-20 Sharp Kabushiki Kaisha Image display panel drive
JPH07113819B2 (ja) * 1984-11-06 1995-12-06 キヤノン株式会社 表示装置及びその駆動法
JPH0652938B2 (ja) * 1986-01-28 1994-07-06 株式会社精工舎 液晶表示装置
US5043811A (en) * 1989-06-15 1991-08-27 Sharp Kabushiki Kaisha Scanning line number converting device for video signal, and down-converter and picture-in-picture TV receiver using the same

Also Published As

Publication number Publication date
EP0408347B1 (en) 1994-09-07
DE69012246D1 (de) 1994-10-13
EP0408347A1 (en) 1991-01-16
ES2060048T3 (es) 1994-11-16
US5223824A (en) 1993-06-29
DE69012246T2 (de) 1995-03-09
KR910003561A (ko) 1991-02-27
JPH088674B2 (ja) 1996-01-29
JPH0344178A (ja) 1991-02-26

Similar Documents

Publication Publication Date Title
KR940000600B1 (ko) 표시장치
KR930002912B1 (ko) 표시장치 및 액정 표시장치
JP3133216B2 (ja) 液晶表示装置及びその駆動方法
US5040874A (en) Liquid crystal display device having interlaced driving circuits for black line interleave of a video signal
JPH0685108B2 (ja) マトリクス表示パネル
US4789899A (en) Liquid crystal matrix display device
JPS63253984A (ja) マトリクス型カラー表示装置
JPH07118794B2 (ja) 表示装置
JPH0362357B2 (ko)
US5448385A (en) Active matrix liquid crystal display device with interdigitated counter electrodes
JPH0488770A (ja) 表示装置の駆動方法
JPH099180A (ja) 液晶表示装置の駆動方法
JPS62631B2 (ko)
JPS59230378A (ja) 液晶ビデオデイスプレイ装置
JP2708038B2 (ja) 液晶ディスプレイ装置
JP3032721B2 (ja) 表示装置
JPS61141492A (ja) 液晶デイスプレイ装置
JP2605261B2 (ja) 液晶マトリクス・パネル駆動回路
JPH07168542A (ja) 液晶表示装置
EP0694899B1 (en) Display device adapted to display video signals from different video standards
JPH0537909A (ja) 液晶映像表示装置
JPS6238905B2 (ko)
JP2565190B2 (ja) 液晶表示装置
JPH06301007A (ja) 液晶表示装置の駆動方法
JPH05257435A (ja) 画像表示装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100125

Year of fee payment: 17

EXPY Expiration of term