KR930002893Y1 - 동기 검출 회로 - Google Patents

동기 검출 회로 Download PDF

Info

Publication number
KR930002893Y1
KR930002893Y1 KR2019910000738U KR910000738U KR930002893Y1 KR 930002893 Y1 KR930002893 Y1 KR 930002893Y1 KR 2019910000738 U KR2019910000738 U KR 2019910000738U KR 910000738 U KR910000738 U KR 910000738U KR 930002893 Y1 KR930002893 Y1 KR 930002893Y1
Authority
KR
South Korea
Prior art keywords
data
detector
input
output
detecting
Prior art date
Application number
KR2019910000738U
Other languages
English (en)
Other versions
KR920015638U (ko
Inventor
유호중
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910000738U priority Critical patent/KR930002893Y1/ko
Publication of KR920015638U publication Critical patent/KR920015638U/ko
Application granted granted Critical
Publication of KR930002893Y1 publication Critical patent/KR930002893Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음.

Description

동기 검출 회로
제1도는 본 고안에 따른 회로도.
제2도는 본 고안에 따른 동작 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
가 : FF검출기 나 : øø검출기
10 : FF데이타 순차입력 검출기 20 : 동기신호 발생기
21 : 카운터
본 고안은 디지탈 시스템에서 동기 검출 회로에 관한 것으로, 특히 CD-ROM 및 CD-i(CD-interactive) 시스템에서 데이타열중 동기신호를 검출하기 위한 회로에 관한 것이다.
일반적으로 CD-ROM 및 CD-i 시스템에 있어서 그 데이타는 블럭 단위로 구성되어 있으며 매 블럭은 2352 바이트씩으로 구성이 되어 있다. 이에 따라 매 블럭을 구분하기 위해 각 블럭의 선두에 일정한 형태의 패턴을 삽입하여 블럭 구분을 하고 있다. 또한 디코더 시스템에서는 데이타 에러의 검출 및 정정이 블럭 단위로 수행이 되므로, 최초 데이타를 받아들일 때 이 블럭 동기 신호를 검출해 내야만 하게 된다.
따라서 본 고안의 목적은 바이트 단위로 입력되는 입력데이타에서 동기 패턴을 검출해내는 회로를 제공함에 있다.
제1도는 본 고안에 따른 회로도로서, 입력데이타(DT)로부터 FF데이타를 검출하는 FF검출기(가)와, 상기 입력데이타(DT)로부터 øø데이타를 검출하는 øø검출기(나)와, 상기 FF검출기(가)와 øø검출기(나)로부터 øø데이타 및 FF데이타를 받아 øø데이타가 입력된 후 FF데이타가 10회 입력되는가 검출하며 FF데이타가 10회 계속 입력되면 그 기간동안 액티브 상태를 갖는 펄스를 출력하는 FF데이타 순차입력 검출기(11)와, 상기 FF데이타 순타 입력 검출기(11)의 출력과 상기 øø검출기(나)의 출력을 받아 상기 FF데이타 검출기(10)의 출력의 액티브 구간을 카운팅하고 이어 상기 øø검출기(나)에서 øø데이타가 검출될시 소정 펄스인 동기신호를 생성 출력하는 동기신호 발생기(20)로 구성한다.
제2도는 본 고안에 따른 동작 타이밍도로서, 상기 제1도의 동작 타이밍도이다.
이하 상기한 구성에 의거 본 고안의 일실시예를 상세히 설명한다.
파형을 검출할 데이타는 바이트 단위로 구성이 되어 제1도의 (1)신호선을 통해 “FF”데이타 검출기인 (가)와 “øø”데이타 검출기인(나)로 입력이 된다. 이때 상기 FF데이타 검출기(가)와 øø데이타 검출기(나)에서는 입력 데이타를 판독하여 해당 데이타가 검출이 되면 (2)와 (3)신호선으로 검출 신호를 출력한다. “øø”이나 “FF”가 아닌 임의의 데이타가 입력이 될 때 상기 FF데이타 검출기(2)와 øø데이타 검출기(3)의 출력은 모두 “L”이며 오아게이트(다)의 출력(4)도 역시 “L”가 되어 디-플립플롭(라)의 출력(6)도 “L”가 된다.
제2클럭(CK2)은 제1클럭(CK1)보다 약간 위상이 뒤쳐져 있는 것으로 본 설명에서는 CK1의 반전 신호로 설명을 하겠다.
역시 디-플립플롭(마),(바)도 그 출력이 “L”이며 그로 인해 엔드게이트(4)의 출력(9)도 “L”가 되어 동기 파형의 길이를 카운팅하는 카운터(자)의 클리어단도 “L”로 잡혀 있게 된다.
입력 데이타에 최초로 “øø”데이타가 입력되어지면 상기 “øø”데이타 검출기(나)에 의해 (3)신호 라인에 검출파형이 발생하게 되며, 상기 오아게이트(다)의 출력이 “H”가 되고 제2클럭(CK2)에 의해 디-플립플롭(라)의 출력(6)이 “L→H”로 변화한다. 이어서 “FF”데이타가 입력되지 않으면 디-플립플롭(아)의 출력(10)도 변화가 없어 카운터(자)는 계속 클리어 상태에 놓여 있게 된다.
“øø”데이타 직후 “FF”데이타가 입력되면 “FF”데이타 검출기(가)에 (2)신호 라인에 파형을 출력하며 이는 디-플립플롭(아)의 입력으로 되어 출력(10)을 “L→H”로 변하게 하고 디-플립플롭(바)을 구동하여 출력(8)을 역시 “L→H”하여 엔드게이트(사)의 출력을 “L→H”로 만들어 카운터(자)를 클리어에서 해제케 하고 카운팅을 할 수 있게 한다.
계속하여 “FF”데이타가 입력되면 카운터(자)가 카운팅을 하여 0,1,2...와 같이 그 출력을(12) 신호선에 출력하게 된다. 10바이트의 “FF”데이타가 입력된 뒤 이어서 다시 “øø”데이타가 입력되면 “øø”데이타 검출기(가)에서 이를 감지, (2)신호선에 검출 파형을 보내게 되고 이때 카운터(자)의 출력(12)은 “10”이 되어 1ø검출기(차)에 의해 검출 파형(13)을 내보내게 된다. 결국 (13)신호와 (2)신호가 엔드게이트(마)에 의해 게이팅되어 CD-ROM 데이타의 동기 신호가 검출되었음을 (14)신호선을 통해 출력을 하게 된다.
상술한 바와 같이 동작할 때 본 고안은 입력 데이타에서 동기신호를 검출해 낼 수 있는 이점이 있다.

Claims (1)

  1. 동기 검출 회로에 있어서, 입력데이타(DT)로부터 FF데이타를 검출하는 FF검출기(가)와, 상기 입력데이타(DT)로부터 øø데이타를 검출하는 øø검출기(나)와, 상기 FF검출기(가)와 øø검출기(나)로부터 øø데이타 및 FF데이타 받아 øø데이타가 입력된 후 FF데이타가 10호 입력되는가 검출하며 FF데이타가 10회 계속 입력되면 그 기간동안 액티브 상태를 갖는 펄스를 출력하는 FF데이타 순차입력 검출기(11)와, 상기 FF데이타 순차입력 검출기(11)의 출력과 상기 øø검출기(나)의 출력을 받아 상기 FF데이타 검출기(10)의 출력의 액티브 구간을 카운팅하고 이어 상기 øø검출기(나)에서 øø데이타가 검출될 시 소정 펄스인 동기신호를 생성 출력하는 동기신호 발생기(20)로 구성함을 특징으로 하는 동기 검출 회로.
KR2019910000738U 1991-01-18 1991-01-18 동기 검출 회로 KR930002893Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000738U KR930002893Y1 (ko) 1991-01-18 1991-01-18 동기 검출 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000738U KR930002893Y1 (ko) 1991-01-18 1991-01-18 동기 검출 회로

Publications (2)

Publication Number Publication Date
KR920015638U KR920015638U (ko) 1992-08-17
KR930002893Y1 true KR930002893Y1 (ko) 1993-05-24

Family

ID=19309971

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000738U KR930002893Y1 (ko) 1991-01-18 1991-01-18 동기 검출 회로

Country Status (1)

Country Link
KR (1) KR930002893Y1 (ko)

Also Published As

Publication number Publication date
KR920015638U (ko) 1992-08-17

Similar Documents

Publication Publication Date Title
US4404675A (en) Frame detection and synchronization system for high speed digital transmission systems
US4943985A (en) Frame synchronization device for a synchronous digital bit stream divided into blocks by means of a block code and structured in frames
KR930002893Y1 (ko) 동기 검출 회로
US4203003A (en) Frame search control for digital transmission system
US4468791A (en) Method and facility for decoding a biphase-code and application of the method
JPH06162669A (ja) 同期符号抽出回路
KR100207644B1 (ko) 섹터동기신호 발생방법 및 장치
KR940006563Y1 (ko) 텔레 텍스트 바이트 동기 신호 검출 회로
KR880006862A (ko) 디지틀 신호처리회로 및 그에 대한 신호전송방법
KR940011488B1 (ko) 동기 신호 인출용 장치
KR950005765Y1 (ko) 디지탈 텔레비젼의 수직동기 발생장치
JP3063291B2 (ja) 回線監視回路
SU1126965A1 (ru) Устройство дл фиксации неустойчивых сбоев
JPS6474827A (en) Data converter
KR940010429B1 (ko) 동기신호 발생장치
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
KR0171820B1 (ko) 광기록 재생장치의 동기 검출 회로
KR100212051B1 (ko) 데이타 수신 장치 및 방법
SU1190415A1 (ru) Устройство дл обнаружени сбо синхронизма декодировани при воспроизведении с носител записи
SU1229809A1 (ru) Способ магнитной записи цифровой информации
JPS6444648A (en) Malfunction preventing circuit for serial signal transmission system
JP2591850B2 (ja) フレーム同期回路
SU1277113A1 (ru) Сигнатурный анализатор
JPS63151237A (ja) フレ−ム同期保護回路
JPH04255171A (ja) 基準信号作成回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee