SU1277113A1 - Сигнатурный анализатор - Google Patents
Сигнатурный анализатор Download PDFInfo
- Publication number
- SU1277113A1 SU1277113A1 SU853881378A SU3881378A SU1277113A1 SU 1277113 A1 SU1277113 A1 SU 1277113A1 SU 853881378 A SU853881378 A SU 853881378A SU 3881378 A SU3881378 A SU 3881378A SU 1277113 A1 SU1277113 A1 SU 1277113A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signature
- trigger
- analyzer
- input
- output
- Prior art date
Links
Landscapes
- Collating Specific Patterns (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть ис пользовано дл контрол и диагностики цифровых блоков, преимущественно содержащих элементы с трем состо ни ми на вьпсоде.Цель изобретени повьшение достоверности контрол цифровых потоков данных на выходе элементов с трем состо ни ми. Сигнатурный анализатор содержит формирователь измерительного строба,формирователь сигнатур, блок индикации, шифратор и IK- триггер. Сущность работы анализатора заключаетс в том, что за счет введени в схему IK триггера с соответствующими св з ми обеспечиваетс фиксаци информации в формирователе сигнатур по следующему алгоритму: бинарные сигналы поступают на информационный вход формировател сигнатур в неизмененном виде, а последовательность Z состо ний (третьих состо ний) - как чередующа с последовательность О и 1. Это обеспечивает фиксацию наличи или отсутстви третьего со- (Л сто ни на любой временной позиции контролируемой последовательности. 1 ил.
Description
:о 1 12 Изобретение относитс к вычисли . тельной технике и может быть использовано дл контрол и диагностики методом сигнатурного анализа цифровых устройств различного назначени , в том числе устройств, содержащих элементы с трем состо ни ми на выходе , Цель изобретени - повышение достоверности контрол цифровых потоков данных на вйгходе злементов с трем состо ни ми. На чертеже изображена структурна схема сигнатурного анализатора. Сигнатурный анализатор содержит управл ющие входы 1 Старт и 2 Стоп, подключенные к входам форми ровател 3 измерительного строба, выход которого подключен к управл ю щему входу 4 формировател 5 сигнатур , к выходам которого подключен блок 6 индикации. Информационный вход 7 анализатор подключен к входу шифратора 8, два выхода 9 и 10 которого подключены к входам IK - триггера 11, выход кото рого подключен к информационно |у вх ду 12 формировател 5 сигнатур. Син хровход 13 анализатора подключен к синхрОБХОду IK - триггера 11 и син хровходу формировател 5 сигнатур Выход 9 Выход 1
IK - триггер 11 по каждому синхроимпульсу , поступающему на сихровход 13, Преобразует двухразр дный параллельный код, поступающий с выходов 9 и 10 шифрато)а 8 на входы К и I триггера 11 соответственно, в одноразр дный код.
Если на входах 1 и К действуют противоположные сигналы, то на очередном фронте синхроимпульса на выходе IK - триггера воспроизведетс значение 1 - входа.
Если оба входа I и К имеют низки уровень, то состо ние IK -,триггера не изменитс . И наконец, если на обоих входах действует высокий уровень , триггер будет мен ть свое состо ние на каждом синхроимпульсе, т.е. работать в счетном режиме.
Формирователь 5 сигнатур в пределах измерительного строба производит сжатие данных, поступающих с выхода IK - триггера 11 на его информацион-f ный вход 12. Блоком 6 индикации состо ни формировател 5 сигнатур в конце измерительного интервала отображаетс сигнатура, в виде 4-х шестнадцатиричных чисел.
В предлагаемом сигнатурном анализаторе достоверность контрол цифровых потоков данньЕс на выходе элемен2 Сигнатурный анали:)атор работает ледующим образом. Управл ющие входы 1 и 2 подклюаютс к точкам контролируемого блоа , в которых присутствуют импульсы, определ ющие начало и конец измерительного строба. Синхровход 13 подключаетс к точке контролируемого блока, где присутствуют тактовые, сигналы, определ ющие моменты переключени контролируемого потока данных . Информационный вход 7 подключаетс к точкам контролируемого блока, где присутствуют контролируемые потоки данных (бинарные или трехуровневые ) . По управл ющим сигналам, поступающим на входы 1 Старт и 2 Стоп, в формирователе 3 вырабатываетс измерительный ;Строб, определ ющий границы измерительного интервгша. Сфор- ; мированный строб поступает на управл ющий вход формировател 5 сигнатур. Шифратор 8 преобразует входной поток данных на информационном входе 7 в двухразр дный параллельный код. В зависимости от состо ни входного бита на выходах 9 и 10 шифратора 8 будут выработаны коды, представленные в таблице. Ситуаци На входе 7 низкий уровень потенциала На входе 7 высокий уровень потенциала На входе 7 промежуточный потенциал, соответствующий третьему состо нию тов с трем состо ни ми существенно увеличена. Форм.ула изобретени Сигнатурный анализатор, содержащий формирователь измерительного строба, формирователь сигнатур,блок индикации и шифратор, причем входы Старт и Стоп анализатора подклю чены к первому и второму входам фор мировател измерительного строба, выход которого соединен с управл ющим входом iформировател сигнатур, группа выходов которого соединена с группой входов блока индикации. 1134 информационный вход анализатора подключен к входу шифратора, отличающийс тем, что, с целью повышени достоверности контрол цифровых потоков данных на выходе элементов с трем состо ни ми, он содержит IK - триггер, I- и К - входы которого подключены соответственно к первому и второму выходам шифратора , выход IK - триггера подключен к информационному входу формировател сигнатур, синхронизирующий вход IK триггера подключен к .синхронизирующему входу формировател сигнатур и вл етс синхронизирующим входом анализатора.
Claims (1)
- Формула изобретенияСигнатурный анализатор, содержащий формирователь измерительного строба, формирователь сигнатур,блок индикации и шифратор, причем входы Старт и Стоп анализатора подключены к первому и второму входам формирователя измерительного строба, выход которого соединен с управляющим входом ίформирователя сигнатур, группа выходов которого соединена с группой входов блока индикации,1277113 4 информационный вход анализатора подключен к входу шифратора, отличающийся тем, что, с целью повышения достоверности контроля5 цифровых потоков данных на выходе элементов с тремя состояниями, он содержит IK - триггер, I- и К - входы которого подключены соответственно к первому и второму выходам шиф10 ратора, выход IK - триггера подключен к информационному входу формирователя сигнатур, синхронизирующий вход IK - триггера подключен к синхронизирующему входу формирователя 15 сигнатур и является синхронизирующим входом анализатора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853881378A SU1277113A1 (ru) | 1985-04-08 | 1985-04-08 | Сигнатурный анализатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853881378A SU1277113A1 (ru) | 1985-04-08 | 1985-04-08 | Сигнатурный анализатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1277113A1 true SU1277113A1 (ru) | 1986-12-15 |
Family
ID=21172084
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853881378A SU1277113A1 (ru) | 1985-04-08 | 1985-04-08 | Сигнатурный анализатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1277113A1 (ru) |
-
1985
- 1985-04-08 SU SU853881378A patent/SU1277113A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР . № 903898, кл. G 06 F 15/46, 1980. Авторское свидетельство СССР № 1174944, кл. G 06 F 11/00, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1277113A1 (ru) | Сигнатурный анализатор | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1054916A2 (ru) | Преобразователь кода | |
SU1492311A1 (ru) | Устройство дл измерени времени переходного процесса | |
SU1383360A1 (ru) | Сигнатурный анализатор | |
SU903898A1 (ru) | Сигнатурный анализатор | |
SU1226619A1 (ru) | Формирователь последовательности импульсов | |
SU1287184A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1265642A1 (ru) | Устройство дл определени знака разности фаз | |
SU1282105A1 (ru) | Устройство дл ввода информации | |
SU1684918A1 (ru) | Имитатор помех | |
SU1114976A1 (ru) | Цифровой фазометр | |
SU1541646A1 (ru) | Устройство дл сжати информации | |
SU1434437A1 (ru) | Сигнатурный анализатор | |
KR930002893Y1 (ko) | 동기 검출 회로 | |
SU1461230A1 (ru) | Устройство дл контрол параметров объекта | |
SU1223234A1 (ru) | Устройство дл контрол логических блоков | |
SU1624701A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи | |
SU1359904A1 (ru) | Устройство контрол двоичных счетчиков с последовательным вводом информации | |
SU1159061A2 (ru) | Устройство цифровой магнитной записи | |
SU1598197A1 (ru) | Устройство дл формировани биимпульсных сигналов | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU1022206A1 (ru) | Устройство дл индикации | |
SU1029407A2 (ru) | Селектор импульсов по длительности | |
SU1157661A1 (ru) | Устройство дл формировани серий импульсов |