KR910007128A - 프로그램가능 논리 집적회로소자와 이를 위한 전원장치 및 전원공급 방법 - Google Patents

프로그램가능 논리 집적회로소자와 이를 위한 전원장치 및 전원공급 방법 Download PDF

Info

Publication number
KR910007128A
KR910007128A KR1019900013106A KR900013106A KR910007128A KR 910007128 A KR910007128 A KR 910007128A KR 1019900013106 A KR1019900013106 A KR 1019900013106A KR 900013106 A KR900013106 A KR 900013106A KR 910007128 A KR910007128 A KR 910007128A
Authority
KR
South Korea
Prior art keywords
power supply
input
power
programmable logic
integrated circuit
Prior art date
Application number
KR1019900013106A
Other languages
English (en)
Inventor
찰스 스타일 랜디
Original Assignee
다니엘 쿼지색
에스지에스-톰슨 마이크로 일렉트로닉스, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다니엘 쿼지색, 에스지에스-톰슨 마이크로 일렉트로닉스, 인코포레이티드 filed Critical 다니엘 쿼지색
Publication of KR910007128A publication Critical patent/KR910007128A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/17772Structural details of configuration resources for powering on or off
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/141Battery and back-up supplies
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17704Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/1776Structural details of configuration resources for memories

Abstract

내용 없음

Description

프로그램가능 논리 집적 회로소자와 이를 위한 전원 장치 및 전원 공급방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 논리기능을 수행하는데 사용되는 SRAM의 블럭도.
제 2 도는 제1도의 SRAM을 이용한 프로그램가능 논리 소자의 부분 블럭도.
제 3 도는 본 발명에 따른 프로그램 가능 논리 소자의 블럭도.

Claims (12)

  1. 프로그램가능 논리 집적 회로소자로서, 복수의 입출력 버퍼와 구성정보를 저장하기 위한 복수의 메모리 소자와 본 발명의 논리집적 회로소자의 전원 전압 압력에 접속된 전력 손실 검출 회로와, 상기 전력은 손실 검출회로에 접속되 백업 전원장치를 구비하며, 상기 전력 손실 검출회로가 전원 전압 입력상의 전력 손실을 검출해낼 때 상기 백업 전원 장치가 상기 메모리 소자에 전원을 가하도록 스위칭도는 한편 상기 백업 전원이 상기 입출력 버퍼에는 가해지지 않게 되는 것을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  2. 제 1 항에 있어서, 상기 백업 전원 장치는 집적 회로소자와 동일한 패키지내에 일체로 내장되는 배터리를 포함함을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  3. 제 1 항에 있어서, 상기 입출력 버퍼는 입력 버퍼 또는 출력 버퍼로서 역할을 하도록 독립적으로 구성되어 있는 것을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  4. 제 1 항에 있어서, 상기 메모리 소자는 논리 기능을 수행하도록 구성된 등속도 호출 메모리로 이루어진 것을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  5. 제 4 항에 있어서, 상기 다수의 메모리 소자들은 또한 정상적인 소자의 동작 기간동안에 정보를 기입 및 판독할 수 있는 등속도 호출 메모리로 이루어진 것을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  6. 제 4 항에 있어서, 상기 복수의 메모리 소자는 프로그램 가능 스위칭 매트릭스의 동작을 제어하기 위한 구성 비트들을 구비함을 특징으로 하는 프로그램가능 논리 집적 회로소자.
  7. 입출력 버퍼와 휘발성 메모리 소자를 구비한 프로그램가능 논리소자를 위한 전원장치로서, 상기 논리 소자에 전원을 공급하기 위한 전원 공급 입력핀과, 상기 논리 소자와 함께 일체로 동일 패키지내에 내장되는 배터리와, 상기 전력 공급 입력핀 및 배터리에 접속된 전력손실 검출회로를 구비하며, 상기 전력 손실 검출회로에 의해 전력 손실이 검출될 때 상기 배터리는 휘발성 메모리 소자에 전기적으로 접속되는 한편 입출력 버퍼로부터는 전기적으로 격리되는 것을 특징으로 하는 프로그램가능 논리 소자를 위한 전원장치.
  8. 제 7 항에 있어서, 상기 휘발성 메모리 소자는 입출력 버퍼에 대한 구성 비트를 포함하고 있는 것을 특징으로 하는 프로그램가능 논리 소자를 위한 전원장치.
  9. 제 7 항에 있어서, 상기 휘발성 메모리 소자는 논리 기능을 수행하도록 구성된 등속도 호출 메모리로 이루어진 것을 특징으로 하는 프로그램가능 논리 소자를 위한 전원장치.
  10. 제 9 항에 있어서, 상기 휘발성 메모리 소자는 등속도 호출 메모리의 부분들을 상호 연결시키는데 사용되는 프로그램가능 스위칭 매트릭스에 대한 구성 비트를 추가로 포함하는 것을 특징으로 하는 프로그램가능 논리 소자를 위한 전원장치.
  11. 입출력 버퍼와 구성 메모리 소자를 구비한 프로그램가능 논리소자에 전원을 공급하기 위한 방법으로서, 전원 입력상에 충분한 공급 전압이 인가되어 있을 때에는 논리소자 전체에 대한 전원을 상기 공급 전압으로부터 제공하는 단계와, 상기 공급 전압이 불충분할 때에는 입출력 버퍼에 대한 전원공급은 하지 않고, 구성 메모리 소자에는 백업 전원 공급장치로부터 전원을 제공하는 단계를 포함하여 이루어지는 프로그램가능 논리소자에 전원을 공급하기 위한 방법.
  12. 제 11 항에 있어서, 상기 백업 전원 공급 단계는 상기 전원 공급 입력에 전력 손실 검출회로를 접속설치하는 단계와, 공급 전압의 부족이 발생할 때, 상기 논리 소자와 일체로 내장된 백업 배터리로부터의 전원을 구성 메모리 소자에 공급하는 단계로 이루어짐을 특징으로 하는 프로그램가능 논리소자에 전원을 공급하기 위한 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
KR1019900013106A 1989-09-29 1990-08-24 프로그램가능 논리 집적회로소자와 이를 위한 전원장치 및 전원공급 방법 KR910007128A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/414,712 US5099453A (en) 1989-09-29 1989-09-29 Configuration memory for programmable logic device
US414712 1989-09-29

Publications (1)

Publication Number Publication Date
KR910007128A true KR910007128A (ko) 1991-04-30

Family

ID=23642630

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900013106A KR910007128A (ko) 1989-09-29 1990-08-24 프로그램가능 논리 집적회로소자와 이를 위한 전원장치 및 전원공급 방법

Country Status (5)

Country Link
US (1) US5099453A (ko)
EP (1) EP0420390B1 (ko)
JP (1) JPH03166636A (ko)
KR (1) KR910007128A (ko)
DE (1) DE69029450T2 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0497443B1 (en) * 1991-02-01 1999-08-04 Advanced Micro Devices, Inc. Static ram based microcontroller
US5542042A (en) * 1993-05-27 1996-07-30 Whirlpool Corporation Method and apparatus for monitoring volatile memory validity
US5572707A (en) * 1993-05-27 1996-11-05 Intel Corporation Nonvolatile memory with a programmable configuration cell and a configuration logic for temporarily reconfiguring the memory without altering the programmed state of the configuration cell
WO1995000921A1 (de) * 1993-06-25 1995-01-05 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Konfigurierbares, analoges und digitales array
US5635774A (en) * 1993-11-24 1997-06-03 Sgs-Thomson Microelectronics, Inc. Zero power latchup suppression circuit
US5384747A (en) * 1994-01-07 1995-01-24 Compaq Computer Corporation Circuit for placing a memory device into low power mode
US5438549A (en) * 1994-02-28 1995-08-01 Intel Corporation Nonvolatile memory with volatile memory buffer and a backup power supply system
US5747890A (en) 1995-06-05 1998-05-05 Sgs-Thomson Microelectronics, Inc. Power supply switch reference circuitry
US6380762B1 (en) * 1997-03-27 2002-04-30 Cypress Semiconductor Corporation Multi-level programmable voltage control and output buffer with selectable operating voltage
US6385735B1 (en) * 1997-12-15 2002-05-07 Intel Corporation Method and apparatus for limiting processor clock frequency
US6161188A (en) * 1998-11-17 2000-12-12 Ip-First, L.L.C. Microprocessor having fuse control and selection of clock multiplier
US7511388B2 (en) * 2006-06-06 2009-03-31 Silicon Laboratories, Inc. System and method of detection of power loss in powered ethernet devices

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3859638A (en) * 1973-05-31 1975-01-07 Intersil Inc Non-volatile memory unit with automatic standby power supply
JPS558135A (en) * 1978-07-04 1980-01-21 Mamoru Tanaka Rewritable programable logic array
US4288865A (en) * 1980-02-06 1981-09-08 Mostek Corporation Low-power battery backup circuit for semiconductor memory
JPS6061988A (ja) * 1983-09-16 1985-04-09 Toshiba Corp 半導体メモリ
US4706216A (en) * 1985-02-27 1987-11-10 Xilinx, Inc. Configurable logic element
US4783606A (en) * 1987-04-14 1988-11-08 Erich Goetting Programming circuit for programmable logic array I/O cell
US4812675A (en) * 1987-04-15 1989-03-14 Exel Microelectronics Incorporated Security element circuit for programmable logic array
US4894558A (en) * 1988-10-11 1990-01-16 Nec Electronics Inc. Power saving input buffer for use with a gate array

Also Published As

Publication number Publication date
DE69029450T2 (de) 1997-05-15
DE69029450D1 (de) 1997-01-30
EP0420390A2 (en) 1991-04-03
EP0420390B1 (en) 1996-12-18
US5099453A (en) 1992-03-24
EP0420390A3 (en) 1991-09-04
JPH03166636A (ja) 1991-07-18

Similar Documents

Publication Publication Date Title
KR910007128A (ko) 프로그램가능 논리 집적회로소자와 이를 위한 전원장치 및 전원공급 방법
KR950009735A (ko) 불휘발성 반도체 기억장치
DE69320416T2 (de) Halbleiter-Speichergerät mit Spannungstressprüfmodus
KR900008526A (ko) 반도체 기억장치
US5140557A (en) Static random access memory of an energy-saving type
KR890008851A (ko) 전기적으로 프로그래밍 가능한 메모리셀의 테스트 방법 및 그 집적회로
KR910007272A (ko) 프로그래머블형 논리장치 및 그 장치에 사용되는 기억회로
US5058075A (en) Battery circuit for an integrated circuit (IC) memory card
KR910019050A (ko) 반도체 기억장치
US4669066A (en) Memory data holding circuit
KR850008566A (ko) 대치용장 회로를 가진 반도체집적 회로
KR920005173A (ko) 칩 동작상에 자동 테스트 모드의 이탈을 가진 반도체 메모리
KR890013653A (ko) 집적반도체 기억장치의 용장성 디코더
MY117283A (en) Semiconductor memory device
KR910003666A (ko) 반도체기억장치의 데이터출력제어회로
KR910008730A (ko) 반도체 기억장치
KR880008336A (ko) 반도체 집적회로 장치
KR880004376A (ko) 반도체 기억장치
KR920005168A (ko) 테스트 모드 동안의 출력 동작으로부터 칩 동작 제어를 가진 반도체 메모리
KR910015057A (ko) 반도체집적회로
KR960035644A (ko) 게인 메모리셀용 저전력 센스 증폭기
KR910012974A (ko) 카드형 반도체 장치
KR900008520A (ko) 불휘발성 메모리
ATE201112T1 (de) Ansteuerschaltung für nichtflüchtige halbleiter- speicheranordnung
RU1791849C (ru) Элемент пам ти

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid