KR900019395A - 디지탈. 아날로그 변환기 - Google Patents
디지탈. 아날로그 변환기 Download PDFInfo
- Publication number
- KR900019395A KR900019395A KR1019900007345A KR900007345A KR900019395A KR 900019395 A KR900019395 A KR 900019395A KR 1019900007345 A KR1019900007345 A KR 1019900007345A KR 900007345 A KR900007345 A KR 900007345A KR 900019395 A KR900019395 A KR 900019395A
- Authority
- KR
- South Korea
- Prior art keywords
- segment
- digital
- analog converter
- groups
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0634—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale
- H03M1/0643—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the spatial domain
- H03M1/0651—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the spatial domain by selecting the quantisation value generators in a non-sequential order, e.g. symmetrical
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
- H03M1/682—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type
- H03M1/685—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type the quantisation value generators of both converters being arranged in a common two-dimensional array
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
- H03M1/765—Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 DA변환기의 1실시예를 도시한 구성 설명도, 제2도(a) 및 (b)는 제1도중 세그먼트의 상이한 구체예를 도시한 회로도, 제3도는 본 발명에 따른 DA변환기의 다른 실시예를 도시한 구성 설명도.
Claims (8)
- 각각의 디지탈 신호 입력을 디코드한 신호(S1∼S7)에 따라 출력을 위한 세그먼트간 선택되는 세그먼트를 갖는 복수(m)개의 디지탈·아날로그변환기(A1∼A7, B1∼B7)가 같은 반도체칩상에 형성되고, 이m개의 디지탈·아날로그변환기의 각 세그먼트(A1∼A7, B1∼B7)가 공존하도록 배치하여 전체로서 2차원 세그먼트 배열이 형성되고, 이 각각의 디지탈·아날로그변환기의 세그먼트군의 중심위치가 각각 상기 전체세그먼트 배열의 거의 중심 위치에 일치하도록 배치하는 것을 특징으로 하는 디지탈·아날로그 변환기.
- 제1항에 있어서, 상기 각각의 디지탈·아날로그변환기는 각각 대응하는 디지탈신호 입력의 증가에 따라서 출력을 인출하는 세그먼트가 1개씩 증가하도록 순차선택된 세그먼트군의 중심위치가 각각 상기 전체 세그먼트 배열의 거의 중심 위치에 일치하도록 배치되는 것을 특징으로 하는 디지탈·아날로그 변환기.
- 제1항 또는 제2항에 있어서, 각 세그먼트는 정전류원(A1', A6', A7')과 상기 디코드된 신호에 의해 제어되어 상기 정전류원(A1', A6', A7')을 전류출력단에 선택적으로 접속하는 스위치회로(SW)로 이루어진 것을 특징으로 하는 디지탈·아날로그 변환기.
- 제1항 또는 제2항에 있어서, 각 세그먼트는 용량(A1", A6", A7")과 상기 디코드한 신호에 의해 제어되어 상기 용량(A1", A6", A7")을 출력단에 선택적으로 접속하는 스위치회로(SW)로 이루어진 것을 특징으로 하는 디지탈·아날로그 변환기.
- n비트코드의 디지탈 신호입력이 비트의 비중에 따라서 복수(m)개로 그룹분리된 각 그룹의 디지탈 신호를 각각 디코드한 신호(S1∼S15, S1', S15')에 의해 각각 출력을 위한 세그먼트가 선택됨과 더불어 각 그룹에 따라서 출력의 웨이팅이 이루어진 m개의 세그먼트군(A1∼A15, B1∼B15)이 같은 반도체 칩상에 형성되고, 또, 개개 그룹의 세그먼트군의 중심위치가 각각 상기 전체세그먼트 배열의 거의 중심위치에 일치하도록 배치되어 있는 것을 특징으로 하는 디지탈·아날로그변환기.
- 제5항에 있어서, 상기 개개 그룹의 세그먼트군은 각 그룹의 디지탈신호를 각각 디코드한 신호(S1∼S15, S1'∼S15')의 증가에 따라서 출력을 인출하는 세그먼트가 1개씩 증가되도록 순차선택되는 세그먼트군의 중심위치가 각각 상기 전체 세그먼트 배열의 거의 중심위치에 일치하도록 배치되어 있는 것을 특징으로 하는 디지탈·아날로그 변환기.
- 제5항 또는 제6항에 있어서, 각 세그먼트는 정전류원(A1', A6', A7')과, 상기 디코드된 신호에 의해 제어되어 상기 정전류원(A1', A6', A7')을 전류출력단에 선택적으로 접속하는 스위치회로(SW)로 이루어진 것을 특징으로 하는 디지탈·아날로그변환기.
- 제5항 또는 제6항에 있어서, 각 세그먼트는 용량(A1", A6", A7")과 상기 디코드한 신호에 의해 제어되어 상기 용량(A1", A6", A7")을 출력단에 선택적으로 접속하는 스위치회로(SW)로 이루어진 것을 특징으로 하는 디지탈·아날로그변환기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1128301A JP2597712B2 (ja) | 1989-05-22 | 1989-05-22 | ディジタル・アナログ変換器 |
JP128301 | 1989-05-22 | ||
JP1-128301 | 1989-05-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900019395A true KR900019395A (ko) | 1990-12-24 |
KR930010694B1 KR930010694B1 (ko) | 1993-11-05 |
Family
ID=14981405
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900007345A KR930010694B1 (ko) | 1989-05-22 | 1990-05-22 | 디지탈·아날로그변환기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5057838A (ko) |
EP (1) | EP0399456B1 (ko) |
JP (1) | JP2597712B2 (ko) |
KR (1) | KR930010694B1 (ko) |
DE (1) | DE69027892T2 (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1992014336A1 (en) * | 1991-02-01 | 1992-08-20 | Analog Devices, Incorporated | System for developing crt color-intensity control signals in high resolution crt display equipment |
KR930009431B1 (ko) * | 1991-12-31 | 1993-10-04 | 현대전자산업주식회사 | 2차원 대칭적 온도계형 매트릭스 디코더의 디지탈/아날로그 변환기 |
US5332997A (en) * | 1992-11-04 | 1994-07-26 | Rca Thomson Licensing Corporation | Switched capacitor D/A converter |
JPH06204879A (ja) * | 1992-12-28 | 1994-07-22 | Kawasaki Steel Corp | D/a変換器 |
US5760725A (en) * | 1995-03-29 | 1998-06-02 | Kawasaki Steel Corporation | Current cell type digital-analog converter |
US5781139A (en) * | 1996-03-19 | 1998-07-14 | Thomson Multimedia S.A. | Switched capacitor digital-to analog converter |
DE19746950C2 (de) * | 1997-01-31 | 2003-11-06 | Lg Semicon Co Ltd | Digital-Analog-Umsetzer |
JPH10276093A (ja) * | 1997-03-28 | 1998-10-13 | Sony Corp | D/a変換器 |
JPH1188177A (ja) * | 1997-09-05 | 1999-03-30 | Rohm Co Ltd | デジタル/アナログ変換器 |
ATE238631T1 (de) * | 1997-09-19 | 2003-05-15 | Cit Alcatel | Verfahren zur auswahl einer zellenfolge in einer zweidimensionalen matrixstruktur eines digital- analog-wandlers und nach diesem verfahren arbeitender wandler |
GB2333190B (en) * | 1998-01-08 | 2002-03-27 | Fujitsu Ltd | Cell array circuitry |
US6329941B1 (en) * | 1999-05-27 | 2001-12-11 | Stmicroelectronics, Inc. | Digital-to-analog converting device and method |
DE10052944C2 (de) * | 2000-10-25 | 2003-04-17 | Infineon Technologies Ag | Digital/Analog-Wandler |
US6621439B1 (en) * | 2001-04-30 | 2003-09-16 | Engim, Inc. | Method for implementing a segmented current-mode digital/analog converter with matched segment time constants |
JP4674998B2 (ja) * | 2001-06-13 | 2011-04-20 | ルネサスエレクトロニクス株式会社 | フォールディング型a/d変換器 |
US7023370B2 (en) * | 2002-02-28 | 2006-04-04 | Charles Douglas Murphy | Shared parallel digital-to-analog conversion |
TW527782B (en) * | 2002-05-22 | 2003-04-11 | Ind Tech Res Inst | Improved capacitor selection method |
KR100456830B1 (ko) * | 2002-10-22 | 2004-11-10 | 삼성전자주식회사 | 트랜지스터 어레이 및 이 어레이의 배치방법 |
DE60306110D1 (de) * | 2003-04-07 | 2006-07-27 | St Microelectronics Srl | Verfahren zur Erzeugung einer Schaltsequenz für eine gleichförmig gewichtete Anordnung leitender Zweige und zugehöriger Thermometer-dekodierter Digital/Analog-Wandler |
JP5699688B2 (ja) * | 2011-03-01 | 2015-04-15 | セイコーエプソン株式会社 | D/a変換回路、a/d変換回路及び電子機器 |
JP5915791B2 (ja) * | 2015-02-19 | 2016-05-11 | セイコーエプソン株式会社 | D/a変換回路、a/d変換回路及び電子機器 |
CN105356882B (zh) * | 2015-12-04 | 2019-03-15 | 上海兆芯集成电路有限公司 | 电流源装置 |
US10038452B2 (en) * | 2016-09-23 | 2018-07-31 | Analog Devices, Inc. | Incremental preloading in an analog-to-digital converter |
US9712181B1 (en) * | 2016-09-23 | 2017-07-18 | Analog Devices, Inc. | Incremental preloading in an analog-to-digital converter |
CN107863966B (zh) * | 2017-10-31 | 2021-02-05 | 电子科技大学 | 一种用于智能传感器的逐次逼近模数转换器电容优化方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3995304A (en) * | 1972-01-10 | 1976-11-30 | Teledyne, Inc. | D/A bit switch |
JPS56153832A (en) * | 1980-04-30 | 1981-11-28 | Nec Corp | Digital to analog converter |
US4658240A (en) * | 1984-05-07 | 1987-04-14 | Brooktree Corporation | Apparatus for converting data between analog and digital values |
JPS61120531A (ja) * | 1984-11-15 | 1986-06-07 | Mitsubishi Electric Corp | デイジタルアナログ変換器 |
JPS61240716A (ja) * | 1985-04-17 | 1986-10-27 | Mitsubishi Electric Corp | ディジタルアナログコンバ−タ |
JPS61288521A (ja) * | 1985-06-14 | 1986-12-18 | Hitachi Micro Comput Eng Ltd | 電子装置 |
US4635038A (en) * | 1985-11-08 | 1987-01-06 | Advanced Micro Devices, Inc. | CMOS-transistor-based digital-to-analog converter |
JPS62166622A (ja) * | 1986-01-20 | 1987-07-23 | Hitachi Ltd | Daコンバ−タ |
US4782323A (en) * | 1986-05-30 | 1988-11-01 | Hughes Aircraft Company | Technique for maintaining a common centroid in switched element analog-to-digital converters |
US4875046A (en) * | 1986-07-11 | 1989-10-17 | Brooktree Corporation | Centroiding algorithm for networks used in A/D and D/A converters |
JPH0810832B2 (ja) * | 1987-03-04 | 1996-01-31 | 株式会社東芝 | デイジタル―アナログ変換器 |
JPH0787373B2 (ja) * | 1987-03-25 | 1995-09-20 | 松下電器産業株式会社 | デイジタル・アナログ変換回路 |
JPS63198230U (ko) * | 1987-06-10 | 1988-12-20 | ||
US4859930A (en) * | 1988-02-16 | 1989-08-22 | Schouwenaars Hendrikus J | Current source arrangement |
US4864215A (en) * | 1988-02-16 | 1989-09-05 | U.S. Philips Corp. | Current source arrangement |
-
1989
- 1989-05-22 JP JP1128301A patent/JP2597712B2/ja not_active Expired - Lifetime
-
1990
- 1990-05-22 US US07/526,904 patent/US5057838A/en not_active Expired - Lifetime
- 1990-05-22 DE DE69027892T patent/DE69027892T2/de not_active Expired - Fee Related
- 1990-05-22 KR KR1019900007345A patent/KR930010694B1/ko not_active IP Right Cessation
- 1990-05-22 EP EP90109684A patent/EP0399456B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69027892T2 (de) | 1997-01-02 |
EP0399456A2 (en) | 1990-11-28 |
US5057838A (en) | 1991-10-15 |
JPH02306723A (ja) | 1990-12-20 |
DE69027892D1 (de) | 1996-08-29 |
EP0399456B1 (en) | 1996-07-24 |
JP2597712B2 (ja) | 1997-04-09 |
EP0399456A3 (en) | 1992-08-05 |
KR930010694B1 (ko) | 1993-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900019395A (ko) | 디지탈. 아날로그 변환기 | |
KR970013784A (ko) | 디지탈-아날로그 변환회로 | |
US6282530B1 (en) | Digital neural node | |
KR900013726A (ko) | 전류원 장치 및 디지탈 아날로그 변환기 | |
CA2242508A1 (en) | High accuracy digital-to-analog converter combining data weighted averaging and segmentation | |
NL8802428A (nl) | Digitaal-naar-analoog omzetter met schakelwerkingscompensatie. | |
KR890016779A (ko) | 디지탈·아날로그변환회로 | |
EP0278594A3 (en) | Analog-to-digital converter with push-pull signal converter | |
KR930006747B1 (ko) | D/a변환기 | |
KR20090031184A (ko) | 디지털 투 아날로그 컨버터 | |
KR920003293A (ko) | 부호 변조 장치 | |
KR20020064321A (ko) | 디지털/아날로그 변환기 | |
JPS56146326A (en) | Digital-to-analog converter | |
KR900008055B1 (en) | Decoding circuitry | |
AU2002366892A1 (en) | Analog-to-digital converter and method of generating an intermediate code for an analog-to-digital converter | |
JPS6126853B2 (ko) | ||
KR890006000A (ko) | 2진 워드의 가중치 합산용 디지탈/아날로그 변환기 | |
KR900002573A (ko) | 비트수 변환회로 | |
KR910700469A (ko) | 디지탈 거리 상관기 | |
SU962915A1 (ru) | Преобразователь кода Гре в двоичный код | |
SU1172019A1 (ru) | Четырехразр дный преобразователь двоичного кода в двоично-дес тичный | |
SE8602698L (sv) | Analog-digital omvandlare | |
SU356649A1 (ru) | Способ переработки углеводородов илиуглЕВОдОРОдНыХ фРАКций | |
SU733114A2 (ru) | Устройство помехоустойчивого кодировани | |
SU959161A1 (ru) | Ассоциативное запоминающее устройство |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20031030 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |