KR920003293A - 부호 변조 장치 - Google Patents

부호 변조 장치 Download PDF

Info

Publication number
KR920003293A
KR920003293A KR1019910011964A KR910011964A KR920003293A KR 920003293 A KR920003293 A KR 920003293A KR 1019910011964 A KR1019910011964 A KR 1019910011964A KR 910011964 A KR910011964 A KR 910011964A KR 920003293 A KR920003293 A KR 920003293A
Authority
KR
South Korea
Prior art keywords
bit
zero
modulation data
selecting
return
Prior art date
Application number
KR1019910011964A
Other languages
English (en)
Other versions
KR950006085B1 (ko
Inventor
요시히사 사가자키
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR920003293A publication Critical patent/KR920003293A/ko
Application granted granted Critical
Publication of KR950006085B1 publication Critical patent/KR950006085B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

내용 없음

Description

부호 변조 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명에 과한 부호변조방식의 일실시예를 설명하기 위한 도면.
제 2 도는 동 실시예에서 설정한 조건을 만족시키는 비트 패턴을 가지는 변조 코드 데이타의 수를 CDS치마다 나타낸 도면.
제 3 도는 동 실시예에서 설정한 8비트 단위의 디지탈 데이타와 14비트 단위의 변보코드 데이타와의 대응관계를 나타낸 도면.

Claims (4)

  1. m비트 디지탈 데이타 코드를 수신하기 위한 입력 수단(11)과; 다수의 변환 테이블을 포함하며, m비트의 디지탈 데이타 코드로부터 n비트 변조 데이타 코드로 변환하는(n〉m) 각각의 테이블을 저장하기 위한 테이블 수단(12)과; 상기 변조 데이타 코드의 디지탈 합 편차(DSV)극성치를 결정하기 위한 디지탈 합 편차 계산 수단(13, 14, 15, 16)과; 상기 디지탈 데이타 코드를 파형 극성치 및 정 또는 부의 상기 파형 극성치로 전환하기 위해 "0"으로 복귀하지 않는 반전 변환 수단(20, 21)과; 상기 변조 데이타 코드의 소정 비트 치를 결정하기 위한 파형 극성 결정 수단(24)과; DSV 극성치, 파형 극성치 및 상기 변조 데이타 코드의 소정 비트치에 따라 복수 변환 테이블중 하나를 선택하기 위한 테이블 선택 수단(18)과; 상기 디지탈 데이타 코드에 대응하는 상기 선택 변환 테이블로부터 변조 데이타 코드를 선택하기 위한 변조 데이타 코드 선택 수단(23)을 구비하는 것을 특징으로 하는 변조 회로장치.
  2. 제 1 항에 있어서, 상기 테이블 수단은 n비트 변조 데이타 코드를 생성하기 위한 변조 데이타 코드 생성 수단과; n비트의 변조 데이타 코드중 시단 비트가 "0" 비트이고, 시단 비트의 영비티의 개시 및 계산수가 "2"이하인 제1군과, n비트의 변조 데이타 코드중 시단 비트가 "0"비트이고 시단 비트의 영비티의 개시 및 계산수가 "3"이하인 제2군과 n비트의 변조 데이타 코드중 시단 비트가 "1"인 제3군을 포함한 적어도 3개의 군으로 생성된 n비트의 변조 데이타 코드를 구룹핑하기 위한 그룹 수단고; 상기 제1군 및 제2군의 변조 데이타 코드중 CDS가 부가 아닌 변조 데이타 코드로 구성되는 제1테이블과, 제1군 및 제2군의 변조 데이타 코드중 CDS가 정이 아닌 변조 데이타 코드로 구성되는 제2테이블과, 각각의 테이블 1, 2를 사용하여 변환할대 CDS의 절대치가 크지 않은 쪽의 변조데이타 코드로 구성되는 제3테이블과, 제1군 및 제3군의 변조 데이타 코드중 CDS가 부가 아닌 변조 데이타 코드로 구성되는 제4테이블과, 제1군 및 제3군의 변조 데이타 코드중 CDS가 정이 아닌 변조 데이타 코드로 구성되는 제5테이블과, 각각의 테이블 4, 5를 사용하여 변환할때 CDS치가 크지 않은 쪽의 변조 데이타 코드로 구성되는 제6테이블을 가지며, n비트의 변조 데이타 코드를 포함한 적어도 6개의 테이블을 생성하기 위한 테이블 생성수단을 추가로 구비하는 것을 특징으로 하는 변조 회로 장치.
  3. 제 2 항에 있어서, n비트의 변조 데이타 코드중에서 생성되는 상기 변조 데이타 코드 생성수단은, (1)데이타 "1"의 비트가 2이상 연속하는 패턴이 존재하지 않고, (2)n비트 코드의 한부에서 0비트의 연속수가 6이하로 되며, (3)n비트의 코드중 시단 및 종단측에서의 0비트의 연속수가 4이하로 되는 것을 특징으로 하는 변조 회로 장치.
  4. 제 2 항에 있어서, 상기 테이블 선택 수단은 상기 DSV컴퍼레이터 수단이 정이고, 0으로 복귀하지 않는 반전 변환 수단이 정이며, 상기 비트 결정 수단이 1인 경우와, 상기 DSV컴퍼레이터 수단이 부이고, 0으로 복귀하지 않는 반전 변환 수단이 부이며, 상기 비트 결정 수단이 1인 경우 양쪽 모두에 상기 제1테이블을 선택하기 위한 제1테이블 선택 수단과; 상기 DSV컴퍼레이터 수단이 정이고, 0으로 복귀하지 않는 반전 변환 수단이 부이며, 상기 비트 결정 수단이 1인 경우와, 상기 DSV컴퍼레이터 수단이 부이고, 0으로 복귀하지 않는 반전 수단이 정이며, 상기 비트 결정수단이 1인 경우 양쪽 모두에 상기 제2테이블을 선택하기 위한 제2테이블 선택 수단과; 상기 DSV컴퍼레이터 수단이 0이고, 0으로 복귀하지 않는 반전 변환 수단이 정이며, 상기 비트 결정 수단이 1인 경우와, 상기 DSV컴퍼레이터 수단이 0이고, 0으로 복귀하지 않는 반전 변환 수단이 부이며, 상기 비트 결정 수단이 1인 경우 양쪽 모두에 상기 제3테이블을 선택하기 위한 제3테이블 선택수단과; 상기 DSV컴퍼레이터 수단이 정이고, 0으로 복귀하지 않는 반전 변화 수단이 정이며, 상기 비트 결정 수단이 1인 경우와, 상기 DSV컴퍼레이터 수단이 부이고, 0으로 복귀하지 않는 반전 변환 수단이 부이며, 상기 비트 결정 수단이 0인 경우 양쪽 모두에 상기 제4테이블을 선택하기 위한 제4테이블 선택 수단과; 상기 DSV컴퍼레이터 수단이 정이고, 0으로 복귀하지 않는 반전 변환 수단이 부이며, 상기 비트 결정 수단이 0인 경우와, 상기 DSV컴퍼레이터 수단이 부이고, 0으로 복귀하지 않는 반전 변환 수단이 정이며, 상기 비트 결정 수단이 0인 경우 양쪽 모두에 상기 제5테이블을 선택하기 위한 제5테이블 선택 수단과; 상기 DSV컴퍼레이터 수단이 0이고, 0으로 복귀하지 않는 반전 변환 수단이 정이며, 상기 비트 결정 수단이 0인 경우와, 상기 DSV컴퍼레이터 수단이 0이고, 0으로 복귀하지 않는 반전 변환수단이 부이며, 상기 비트 결정 수단이 0인 경우 양쪽 모두에 상기 제6테이블을 선택하기 위한 제6테이블 선택수단을 포함하는 것을 특징으로 하는 변조 회로 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910011964A 1990-07-13 1991-07-13 부호변조장치 KR950006085B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2184014A JP2809832B2 (ja) 1990-07-13 1990-07-13 符号変調方法
JP2-184014 1990-07-13

Publications (2)

Publication Number Publication Date
KR920003293A true KR920003293A (ko) 1992-02-29
KR950006085B1 KR950006085B1 (ko) 1995-06-08

Family

ID=16145826

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910011964A KR950006085B1 (ko) 1990-07-13 1991-07-13 부호변조장치

Country Status (3)

Country Link
US (1) US5196848A (ko)
JP (1) JP2809832B2 (ko)
KR (1) KR950006085B1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5365231A (en) * 1991-03-30 1994-11-15 Kabushiki Kaisha Toshiba Encoding apparatus for digital signal with improved block channel coding
JPH05284035A (ja) * 1992-03-31 1993-10-29 Sony Corp 情報変換方法
JP3355666B2 (ja) * 1992-10-22 2002-12-09 ソニー株式会社 変調回路
JP3613689B2 (ja) * 1993-10-27 2005-01-26 三菱電機株式会社 情報変換装置
US5544178A (en) * 1994-06-10 1996-08-06 Cirrus Logic, Inc. Method and apparatus for encoding data in a PRML class-IV digital communication channel
JP3541439B2 (ja) * 1994-07-08 2004-07-14 ソニー株式会社 信号変調方法及び装置、並びに信号復調装置及び方法
CN1150871A (zh) * 1995-04-12 1997-05-28 株式会社东芝 代码变换和译码装置及方法以及记录媒体
JPH08287622A (ja) * 1995-04-12 1996-11-01 Toshiba Corp データ復号装置及び方法と記録媒体
US5608397A (en) * 1995-08-15 1997-03-04 Lucent Technologies Inc. Method and apparatus for generating DC-free sequences
JP3339539B2 (ja) * 1995-12-13 2002-10-28 松下電器産業株式会社 デジタル変調装置、その方法及び記録媒体
KR100374032B1 (ko) * 1997-09-11 2003-05-22 삼성전자주식회사 이동통신시스템의코딩및주파수다이버시티구현방법및장치
DE10163556A1 (de) * 2001-12-21 2003-08-07 Thomson Brandt Gmbh Verfahren zum Kodieren eines Datenstroms

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57176866A (en) * 1981-04-24 1982-10-30 Sony Corp Encoder of binary signal
EP0193153B1 (en) * 1985-02-25 1991-11-13 Matsushita Electric Industrial Co., Ltd. Digital data recording and reproducing method
JPS61196469A (ja) * 1985-02-25 1986-08-30 Matsushita Electric Ind Co Ltd デイジタル変調方法
US4775985A (en) * 1987-04-06 1988-10-04 Sony Corporation Method of dc-free 8/9 nrz coding using a unique sync word pattern

Also Published As

Publication number Publication date
US5196848A (en) 1993-03-23
KR950006085B1 (ko) 1995-06-08
JP2809832B2 (ja) 1998-10-15
JPH0472921A (ja) 1992-03-06

Similar Documents

Publication Publication Date Title
KR100467125B1 (ko) 정보 워드들을 변조된 신호로 변환하는 방법, 기록 캐리어, 코딩 장치 및 디코딩 장치
KR100352353B1 (ko) 신호변조방법,신호변조장치,신호복조방법및신호복조장치
KR850005919A (ko) 정보 전달 방법 및 엔코딩 디코딩 장치
EP0177950A2 (en) A digital information signal encoding method
KR920003293A (ko) 부호 변조 장치
ATE53727T1 (de) Anordnung zur kodierung von n-bits-informationen in ein m-bit-kodewoerter anordnung zur dekodierung von m-bits-kodeworten in n-bits- informationsworten.
KR940023249A (ko) 디지탈 신호의 부호화 방법, 부호화용 테이블 생성 방법, 부호화 장치 및 부호화 방법
KR970707543A (ko) 일련의 m-비트 정보어를 변조 신호로 변환하는 방법, 기록 반송자를 제작하는 방법, 부호화 장치, 장치, 기록 장치, 신호, 및 기록 반송자(Method of converting a series of m-bit information words to a modulated signal, method of producing a record carrier, coding device, device, recording, signal, as well as a record carrier)
KR920007336A (ko) 디지탈 회로
KR940026919A (ko) 변조 방법 및 복조 장치
BR9713729A (pt) Codificação de nìveis múltiplos
ES8607648A1 (es) Un metodo de convertir una senal digital en una senal codificada en inverso sin vuelta a cero, especialmente aplicable a senales de audio
KR900017292A (ko) 디지탈 변조 방법
TW362305B (en) Apparatus and method for converting a sequence of m-bit information words into a modulated signal
ATE557391T1 (de) Modulationssystem
KR860003715A (ko) 정보 전송방법 및 엔코딩, 디코딩장치
KR910008973A (ko) D/a변환기
KR920005112A (ko) 디지틀신호기록방법
KR880010579A (ko) 병렬형 a/d 콘버터
KR970031375A (ko) 부호변환방법(A code convertion method)
KR920003292A (ko) 디지탈 신호 변조기 및 그 변조방법
KR930020406A (ko) 변조 방법 및 복조 방법과 변조 장치 및 복조 장치
JP2578754B2 (ja) デイジタルデ−タ記録方法
JPH01221918A (ja) 可変長符号変換装置
KR920006836A (ko) 마이컴의 키메트릭스장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030530

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee