KR900012420A - 전압차 변환용 비교기 - Google Patents

전압차 변환용 비교기 Download PDF

Info

Publication number
KR900012420A
KR900012420A KR1019900000317A KR900000317A KR900012420A KR 900012420 A KR900012420 A KR 900012420A KR 1019900000317 A KR1019900000317 A KR 1019900000317A KR 900000317 A KR900000317 A KR 900000317A KR 900012420 A KR900012420 A KR 900012420A
Authority
KR
South Korea
Prior art keywords
inverting
comparator
transistors
node
terminal
Prior art date
Application number
KR1019900000317A
Other languages
English (en)
Inventor
요한 반 데 플라쉐 루디
Original Assignee
에프. 제이. 스미트
엔. 브이. 필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에프. 제이. 스미트, 엔. 브이. 필립스 글로아이람펜파브리켄 filed Critical 에프. 제이. 스미트
Publication of KR900012420A publication Critical patent/KR900012420A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/249Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors using clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/303Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manipulation Of Pulses (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

내용 없음

Description

전압차 변환용 비교기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도, 제2도 및 제3도는 본 발명에 따른 비교기의 기본 회로도.

Claims (8)

  1. 클럭 신호의 제1 상태동안 비교기의 제1 및 제2입력 단자사이에 나타나는 전압차를 제2 상태동안 비교기의 제1 및 제2 출력 단자사이에 나타나는 전압차로 변환시키기 위한 비교기가. 비반전 및 반전 압력과, 각각 비교기의 제1 및2출력 단자에 연결되는 반전 및 비반전 출력을 가진 차동 증폭기, 제1 및 제2 입력 단자를 클럭 신호의 제1 상태동안 각각 비반전 및 반전 입력에 연결하기 위한 제1 및 2스위칭 수단, 반전 출력 및 제1노드사이와, 비반전 출력 및 제2노드사이에 제각기 연결된 제1 및 2커패시터 및 클럭 신호의 제1상태동안 제1노드를 제1기준 전압 단자에 연결하고, 제2노드를 제2기준 전압 단자에 연결하기 위한 제3 및 4스위칭 수단을 구비하고, 그 위에 클럭 신호의 제2상태동안 각각 제1노드를 반전 입력에 연결하고, 제2노드를 비반전 입력에 연결하기 위한 제5, 및 제6스위칭 수단을 포함하는 것을 특징으로 하는 전압차 변환용 비교기.
  2. 제1항에 있어서, 제1 및 2입력 단자사이의 전압차가 균형차 신호인 것을 특징으로 하는 전압차 변환용 비교기.
  3. 제1항에 있어서, 제1 및 제2 기준 전압 단자는 상호 연결되어 있으며, 제1 및 2입력 단자중 적어도 한 단자는 상기 상호 연결된 기준 전압 단자에 연결되는 것을 특징으로 하는 전압차 변환용 비교기.
  4. 제1항에 있어서, 제1 및 2기준 전압 단자는 각각 비반전 및 반전입력에 연결되는 것을 특징으로 하는 전압차 변환용 비교기.
  5. 제1항내지 제4항의 어느 한 항에 있어서, 반전 및 비반전 출력은 각각 퍼버 증폭기를 통해 제1 및 2커패시터에 연결되는 것을 특징으로 하는 전압차 변환용 비교기.
  6. 제1항 내지 제5항의 어느 한 항에 있어서, 상기 차동 증폭기는 차동쌍(differential pair)으로 설치된 제1 및 2트랜지스터를 포함하는데, 각 트랜지스터는 제1 및 2주 전극과 제어전극을 가지며, 제1주 전극은 제1공급 전압 단자를 가진 전류원을 통해 공통 연결점에서 상호 연결되고, 제1 및 2 트랜지스터의 제어 전극은 각각 비반전 및 반전 입력에 연결되고, 제1 트랜지스터의 제2주 전극은 반전 출력에 연결되며, 또한 제1저항 수단을 통해 제2 공급 전압 단자에 연결되며, 제2트랜지스터의 제2주 전극은 비반전 출력에 연결되며, 또한 제2저항 수단을 통해 제2공급 전압 단자에 연결되는 것을 특징으로 하는 전압차 변환용 비교기.
  7. 제1항 내지 제6항의 어느 한 항에 있어서, 상기 제1내지 6스위칭 수단은 각각 제어 전극 제1 및 제2주 전극과, 제1 및 2주 전극사이의 주전류 경로를 가진 각각의 제3내지 8트랜지스터를 포함하는데, 제3내지 8트랜지스터의 주전류 경로는 각각 제1 입력단자와 비반전 입력사이, 제2입력 단자와 반전 입력사이, 제1노드와 제1기준 전압 단자사이, 제2노드와 제2기준 전압 단자사이, 제1 노드와 반전 입력사이 및, 제2노드와 비반전 입력사이에 설치되고, 제3내지 6트랜지스터의 제어 전극은 클럭 신호를 수신하도록 설치된 제1제어단자에 연결되며, 제7 및 8트랜지스터의 제어 전극은 반전된 클럭 신호를 수신하도록 설치된 제2제어 단자에 연결되는 것을 특징으로 하는 전압차 변환용 비교기.
  8. 제6항 또는 제8항에 있어서, 제1 및 제2저항 수단은 제1 및 2트랜지스터의 도전형에 상보적인 도전형의 각각의 제9 및 10트랜지스터를 포함하는데,상기 제1 및 2트랜지스터의 각각은 제어 전극, 제1 및 제2주 전극과, 제1 및 2주 전극사이의 주전류 경로를 가지며, 제9 및 10트랜지스터의 제어 전극은 제2 제어 단자에 연결되고, 제9 및 10트랜지스터의 주전류 경로는 각각 제2공급 단자와 제1 및2트랜지스터의 제2 주전극 사이에 연결되고, 제3 및 4커패시터에 의해 분리되는 것을 특징으로 하는 전압차 변환용 비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900000317A 1989-01-16 1990-01-12 전압차 변환용 비교기 KR900012420A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8900090 1989-01-16
NL8900090 1989-01-16

Publications (1)

Publication Number Publication Date
KR900012420A true KR900012420A (ko) 1990-08-04

Family

ID=19853958

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900000317A KR900012420A (ko) 1989-01-16 1990-01-12 전압차 변환용 비교기

Country Status (4)

Country Link
US (1) US5028815A (ko)
EP (1) EP0379240A1 (ko)
JP (1) JPH02228812A (ko)
KR (1) KR900012420A (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2000636C (en) * 1989-10-13 1991-04-13 Gennum Corp SWITCH WITH FREQUENCY COMPENSATION, EARLY VOLTAGE COMPENSATION AND VALIDATION INDICATOR
US5182560A (en) * 1989-12-22 1993-01-26 Texas Instruments Incorporated Analog-to-digital converter for high speed low power applications
US5276367A (en) * 1990-05-14 1994-01-04 Kabushiki Kaisha Komatsu Seisakusho Offset drift reducing device for use in a differential amplification circuit
CA2027083C (en) * 1990-10-05 1996-05-28 Kuang-Lu Lee Fully differential sample and hold adder circuit
US5155388A (en) * 1990-12-20 1992-10-13 Hewlett-Packard Company Logic gates with controllable time delay
JP2985317B2 (ja) * 1991-02-18 1999-11-29 松下電器産業株式会社 比較装置
EP0509585A1 (en) * 1991-04-15 1992-10-21 Koninklijke Philips Electronics N.V. Clocked comparator with offset-voltage compensation
JP3222276B2 (ja) * 1993-07-30 2001-10-22 セイコーインスツルメンツ株式会社 コンパレータ回路およびコンパレータ回路の制御方法
US5455530A (en) * 1994-03-09 1995-10-03 Cray Computer Corporation Duty cycle control circuit and associated method
US5648738A (en) * 1994-11-01 1997-07-15 Cirrus Logic, Inc. Read channel having auto-zeroing and offset compensation, and power-down between servo fields
US5625304A (en) * 1995-04-21 1997-04-29 Lucent Technologies Inc. Voltage comparator requiring no compensating offset voltage
WO1996037951A1 (en) * 1995-05-23 1996-11-28 Analog Devices, Inc. Switched capacitor offset suppression
US5606273A (en) * 1996-03-28 1997-02-25 Caterpillar Inc. Zero crossing detector circuit
US6051998A (en) * 1998-04-22 2000-04-18 Mitsubishi Semiconductor America, Inc. Offset-compensated peak detector with output buffering
JP3435420B2 (ja) * 1998-11-19 2003-08-11 日本電気株式会社 自動識別レベル制御回路
US6597303B2 (en) * 2001-08-16 2003-07-22 Hrl Laboratories, Llc Comparator with very fast regeneration time constant
US20030146786A1 (en) * 2002-02-04 2003-08-07 Kush Gulati ADC having chopper offset cancellation
TWI299617B (en) * 2006-01-16 2008-08-01 Holtek Semiconductor Inc Low hysteresis center offset comparator
US8134401B2 (en) * 2009-10-15 2012-03-13 Texas Instruments Incorported Systems and methods of low offset switched capacitor comparators
US8901937B2 (en) * 2011-10-18 2014-12-02 Analog Devices, Inc. Foreground techniques for comparator calibration
KR102574330B1 (ko) * 2018-03-07 2023-09-01 삼성전자주식회사 반도체 회로 및 반도체 시스템

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4450368A (en) * 1981-12-21 1984-05-22 Rockwell International Corporation AC Coupled chopper stabilized differential comparator
US4553052A (en) * 1982-04-23 1985-11-12 Nec Corporation High speed comparator circuit with input-offset compensation function
JPS60167517A (ja) * 1984-02-10 1985-08-30 Hitachi Ltd 電圧比較回路
US4707624A (en) * 1986-09-10 1987-11-17 National Semiconductor Corp. Offset cancellation scheme for a differential reset stabilized latch

Also Published As

Publication number Publication date
US5028815A (en) 1991-07-02
JPH02228812A (ja) 1990-09-11
EP0379240A1 (en) 1990-07-25

Similar Documents

Publication Publication Date Title
KR900012420A (ko) 전압차 변환용 비교기
KR850005038A (ko) 고전압 회로
KR950022043A (ko) 이상증폭기 및 이를 이용한 재결합 회로
KR890005992A (ko) 상보신호 출력회로
KR920020832A (ko) 비교기 회로
KR910007240A (ko) 전류 미러 회로
KR930010834A (ko) 기준 전류 루프
KR910010841A (ko) 액티브 필터
KR880006827A (ko) 전압-전류변환회로
KR860009428A (ko) 셈플 및 홀드 회로 장치
KR910019320A (ko) 3-단자 연산 증폭기
KR880005744A (ko) 차동증폭회로
KR900001117A (ko) 자동 이득 제어회로
KR900002524A (ko) 고장보호회로를 가진 양방향 dc 출력 제어기
KR940003177A (ko) 공통-모드 신호 센서
KR920008587A (ko) 트랜스콘덕터-캐패시터 적분기
ATE61689T1 (de) Abtast- und halteschaltung.
KR920009083A (ko) 논리회로
KR940013204A (ko) 전류원 회로 및 에미터 결합 논리 회로
SE7902832L (sv) Abonnentanslutningskrets innefattande en symmetrisk effektforsterkare for matning av en abonnentledning
ATE54518T1 (de) Integrierte verstaerkerschaltung.
KR930003543A (ko) 전류 거울 회로
SU1310997A1 (ru) Преобразователь напр жени в ток
KR910017743A (ko) 레벨변환회로
KR840008728A (ko) 에미터 플로워형 sepp 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application