KR900006353B1 - 데이터전송 제어방식 - Google Patents
데이터전송 제어방식 Download PDFInfo
- Publication number
- KR900006353B1 KR900006353B1 KR1019860007602A KR860007602A KR900006353B1 KR 900006353 B1 KR900006353 B1 KR 900006353B1 KR 1019860007602 A KR1019860007602 A KR 1019860007602A KR 860007602 A KR860007602 A KR 860007602A KR 900006353 B1 KR900006353 B1 KR 900006353B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- buffer
- command
- channel
- read
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
Abstract
내용 없음.
Description
제 1 도는 본원 발명의 일실시예를 나타낸 시스템 구성도.
제 2 도는 제 1 도에 있어서의 DKC의 내부구성도.
제 3 도는 코맨드 체인예를 나타낸 도면.
제 4 도는 DKU가 채널의 2배의 전송속도를 가질때의 데이터전송을 설명하기 위한 도면.
제 5 도는 채널이 DKU의 2배의 전송속도를 가질때의 데이터전송을 설명하기 위한 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 중앙처리장치 2 : 채널
3,4 : 디스크 세어장치(DKC) 5,6 : 디스크 구동장치(DKU)
41 : 채널인터훼이스 제어부 42 : 제어부
43 : 콘트롤 인터훼이스 제어부 44 : 데이터버퍼
본원 발명은 중앙처리장치로부터의 명령에 의해, 예를 들면 디스크 구동장치와 같은 외전형 기억장치와 중앙처리장치간의 데이터전송을 제어하는 데이터전송 제어방식에 관한 것이다.
디스크 구동장치의 판독데이터를 중앙처리장치에 전송하는 대스크 제어장치는 종래, 판독개시위치와 다음에 체인하는 판독명령(코맨드)으로 전송하는 총바이트수를 지시하는 코맨드(LOCATE 코맨드)수령후, 목적 레크오드에의 위치부여 동작을 개시하고, 다음에 체인하는 판독 코맨드가 와서 비로서 데이터용 버퍼에의 읽어넣기를 개시하고 있다. 그런데 이 방법이면 중간개입신호가 채널로 접수되지 않을 경우, 다음 회전을 기다러야 하기 때문에 효율이 나쁘다. 특히 중간개입신호가 받아들여지지 않는 상태가 일정시간 이상 계속되면 타임오우버 등의 에러로 된다. 이것에 대한 대책이 예를 들면 일본국 특허공개공보 1980-34783호에 개시되어 있다. 그러나 이 방법에서는 위치부여 완료중간개입이 소정회수이상 받아들여지지 않을 경우만, 상시 완료중간개입을 올린다고 하는 조건부이며, 몇번인가는 완료중간개입의 빗나가는 상태가 존재한다.
또, 중앙처리장치측의 전송이 외부 기억장치의 전송보다 빠른 케이스에서는 LO CATE 코맨드에 체인하는 판독코맨드를 기다리고 나서 버퍼에 대한 읽어넣기를 시작하면 중앙처리장치와 외부기억장치측의 전송이 동시 스타아트로 된다. 그런데, 중앙처리장치측의 전송이 빠르기 때문에, 중앙처리장치는 요구하고 있는 레코오드가 버퍼에 고이기까지 기다리거나 또는 외부 기억장치측의 전송속도에 맞추어서 데이터전송을 실행하지 않으면 안되며, 필요이상으로 중앙처리장치와의 접속시간이 길어진다.
본원 발명의 목적은 종래 기술의 결점을 해결하고, 드루우프트(throughput)가 높은 데이터전송 제어방식을 제공하는데 있다.
본원 발명은 회전대기 완료후 다음에 계속되는 판독코맨드를 수령하기 전에 버퍼에 대한 미리 읽기(preread)동작을 개시하도록 한 것을 특징으로 하는 것이다.
LOCATE 코맨드에서는 외부 기억장치상의 실린더, 헤드, 섹터, 레코오드번호 등의 판독개시의 위치부여정보, 및 1레코오드의 평균길이와 연속해서 판독하는 레코오드수가 주어진다. 따라서 회전대기가 완료하면 LOCATE 코맨드에 체인하는 판독코맨드를 수령하지 않아도 미리 읽기동작을 개시할 수 있다. 미리 읽기동작을 개시하면, 회전대기완료의 중간 개입신호는 언제 올려도 좋다. 즉, 버퍼에는 중앙처리장치가 요구하고있는 위치로부터의 데이터를 읽어 넣어 두므로써, 설사 채널에 중간개입신호가 받아들여지지 않더라도 다음회전을 기다릴 필요가 없다.
그리고, 완료중간개입을 올리기 시작하는 계기는 중앙처리장치측이 느리고 외부기억장치가 빠를 경우는 회전대기완료 즉 미리 읽기개시와 동시가 가장 효율이 좋으며, 중앙처리장치측이 빠르고 외부기억장치가 느릴 경우는 미리읽기 개시후 T시간 경과후가 가장 효율이 좋다. 이 T라고 하는 값은, 중앙처리장치측과 외부 기억장치의 전송속도, 및 LOCATE 코맨드 이후의 판독 코맨드로 처리하는 전체 전송 바이트수에서 결정되는 값이다.
다음에, 제1도와 같이, 채널 (2)을 포함하는 중앙처리장치(1), 디스크제어장치(DKC)(3),(4), 디스크구동장치(DKU)(5),(6)로 구성되는 전자계산기 시스템을 예로들어 본원 발명의 일실시예를 설명한다.
제2도는 DKC의 내부구성을 나타낸다. 제어부(42)는 마이크로 프로세서를 포함하며, 채널인터훼이스 제어부(41), 콘트롤 인터훼이스 제어부(43) 및 데이터버퍼(44)를 마이크로 프로그램의 지령에 의거하여 제어해서, 채널(2)과 DKU간의 데이터전송을 데이터버퍼(44)를 통해 행한다.
채널(2)에서 DKC가 수령하는 코맨드 체인예를 제3도에 나타낸다. DEFINE EXT ENT 코맨드는, DKU상에서 동작 가능한 범위를 규정하고, LOCATE 코맨드는 DKU상의 실린더, 헤드, 섹터번호, 레코오드번호 등, 판독동작개시의 위치부여정보와 함께 1레코오드의 평균길이 F와 연속해서 판독하는 레코오드수 N을 부여한다. READ, CKD 코맨드는 하나의 물리 레코오드의 판독을 한다. 여기서는 레코오드 1(Rl), 레크오드 2(R2), 레크오드 3(R3)은 같은 길이이며, 각기 F바이트의 길이를 갖는다고 하면, 이 코맨드 체인으로 전송하는 총바이트수는 F×N=L바이트이다.
상기 코맨드 체인을 예를들면 DKU가 채널의 2배의 전송속도를 갖는 전자계산기 시스템으로 실행했을때의 DKC(4)의 동작을 제4도에 나타낸다. DKC(4)는 LOCATE 코맨드 수령후, DKU(6)에 대해 지정된 실린더, 헤드, 섹터번호에의 시이크와 세트섹터동작을 지시한다. DKC(4)는 목적위치에 대한 회전대기완료를 검지하면, 즉시 데이터버퍼(44)에 대한 읽어넣기를 개시하는 동시에, 채널(2)에 대해 회전대기완료의 중간개입신호를 올린다. 중간개입신호가 즉시 채널(2)에 받아들여지면, 채널(2)은 LOCATE 코맨드에 체인하는 첫번째의 READ CKD 코맨드를 발하며, 여기서 데이터버퍼(44)내의 데이터는 채널(2)에 전송되기 시작한다. 이 경우에는 DKU는 채널(2)는 2배의 전송속도를 갖기 때문에, DKC(4)는 내 DKU와의 데이터전송에 비해, 약 2배의 시간을 소비하며 3번째의 READ CKD 코맨드까지의 동작을 끝낸다. 또, 채널(2)의 DKC(3)와의 데이터 전송중에 있으여, DKC(4)로부터의 중간개입신호가 받아들여지지 않는 상태에 있을 때에도, DKC(4)는 중간개입신호를 계속 올리는 동시에 데이터버퍼(44)에 대한 미리읽기를 속행한다. 따라서 DKC(4)는 다음에 목적섹터가 나타나기까지 기다릴 필요는 없으며, 채널(2)이 중간개입신호를 받아들이는 것을 기다리면 되며, 불필요한 대기시간이 없어진다. 중간개입신호가 받아들여지지 않았을때의 미리읽기 종료는 유한(有限)길이인 데이터 버퍼(44)가 가득차거나 또는 LOCATE 코맨드로 지정된 총 전송 바이트수분의 읽기를 끝내거나 어느 하나의 조건일 때이다.
다음에, 상기 코맨드 체인을 예를 들면 채널(2)이 DKU의 2배의 전송속도를 갖는 전자계산기 시스템으로 실행했을때의 DKC(4)의 동작을 제5도에 나타낸다. 이 경우에는 목적섹터에 위치부여된 다음 데이터버퍼(44)에 대한 미리읽기는 개시하지만, 채널(2)에 대해서는 중간개입신호를 올리지 않는다. 중간개입신호를 올리는 것을 미리읽기의 버퍼링을 개시하고 나서 T시간 경과후이다. 여기서는 T는 다음의 수식을 만족한다.
T=T1-T2
BT1= AT2
따라서, T=(A-B)T1/A 지금 A=2B이므로 T=T1/2
T1: L바이트의 길이의 데이터를 DKU가 전송하는네 요하는 시간
T2: L바이트의 길이의 데이터를 채널이 전송하는데 요하는 시간
A : 채널의 전송속도
B : DKU의 전송속도
즉, DKC가 L/2 바이트의 길이의 데이타를 버퍼링 종료했을때에 중간개입신호를 올리면, DKU측의 전송과 채널측의 전송이 동시에 종료하여, 채널(2)과 DKC의 접속시간이 가장 짧아진다. 단 중간개입신호가 즉시 채널(2)에 받아들여지지 않을 경우에도, 채널(2)에 받아들여지기까지 중간개입신호를 계속 올리는 것은 제4도의 경우와 같다.
본원 발명에 의하면, 종래 장치의 결점을 해결한 드루우프트가 높은 데이터전송 제어방식을 실현할 수 있다.
Claims (3)
- 회전형 기억장치와 중앙처리장치간의 데이터전송을 제어하는 데이터전송 제어방식에 있어서, 상기 중앙처리장치(1)로부터의 판독개시위치를 정하는 명령으로 지정된 판독개시장소에 위치부여한 다음, 다음에 계속되는 판독명령을 기다리지 않고 버퍼(44)에 대한 미리읽기(preread)를 개시하여, 상기 판독명령이 주어지고 나서 상기 버퍼(44)의 데이터를 상기 중앙처리장치(1)에 전송하도록 한 것을 특징으로 하는 데이터전송 제어방식.
- 제1항에 있어서, 상기 버퍼(44)에 대한 미리읽기의 개시와 동시에, 상기 판독명령을 상기 중앙처리장치(1)에 요구하기 위한 중간개입이 발생하는 것을 특징으로 하는 데이터전송 제어방식.
- 제1항에 있어서, 상기 회전형 기억장치는 디스크 구동장치(5),(6)인 것을 특징으로 하는 데이터전송제어방식.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60231138A JPH087662B2 (ja) | 1985-10-18 | 1985-10-18 | データ転送制御方法 |
JP85-231138 | 1985-10-18 | ||
JP231138 | 1985-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870004380A KR870004380A (ko) | 1987-05-09 |
KR900006353B1 true KR900006353B1 (ko) | 1990-08-28 |
Family
ID=16918876
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860007602A KR900006353B1 (ko) | 1985-10-18 | 1986-09-10 | 데이터전송 제어방식 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4903195A (ko) |
JP (1) | JPH087662B2 (ko) |
KR (1) | KR900006353B1 (ko) |
DE (1) | DE3635394A1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR910000590B1 (ko) * | 1988-03-14 | 1991-01-26 | 배만희 | 컴퓨터의 미러(Mirror) 디스크램 시스템 |
JPH02231621A (ja) * | 1989-03-06 | 1990-09-13 | Hitachi Ltd | 回転記憶装置における情報転送方式 |
US5267097A (en) * | 1989-03-06 | 1993-11-30 | Hitachi, Ltd. | Information transfer control system having rotary storage unit which uses a pseudo address mark |
DE69028462T2 (de) * | 1989-08-11 | 1997-03-27 | Ibm | Vorrichtung zur Verbindung von einer Steuereinheit mit parallelem Bus mit einem Kanal mit serieller Verbindung |
US5268884A (en) * | 1989-09-13 | 1993-12-07 | Fujitsu Limited | Seek control method and apparatus for disk apparatus |
AU637432B2 (en) * | 1989-10-10 | 1993-05-27 | Storage Technology Corporation | Multiple step data read apparatus |
US5293606A (en) * | 1991-04-02 | 1994-03-08 | Commodore Electronics Limited | Apparatus and method for transferring interleaved data objects in mass storage devices into separate destinations in memory |
JP3087429B2 (ja) * | 1992-04-03 | 2000-09-11 | 株式会社日立製作所 | 記憶装置システム |
AU3723395A (en) * | 1994-09-14 | 1996-03-29 | Micropolis Corporation | Method of pre-caching data utilizing thread lists and multimedia editing system using such pre-caching |
US6339811B1 (en) * | 1999-04-21 | 2002-01-15 | Seagate Technologh Llc | Rotationally optimized seek initiation |
US7610466B2 (en) * | 2003-09-05 | 2009-10-27 | Freescale Semiconductor, Inc. | Data processing system using independent memory and register operand size specifiers and method thereof |
US7275148B2 (en) * | 2003-09-08 | 2007-09-25 | Freescale Semiconductor, Inc. | Data processing system using multiple addressing modes for SIMD operations and method thereof |
US7315932B2 (en) * | 2003-09-08 | 2008-01-01 | Moyer William C | Data processing system having instruction specifiers for SIMD register operands and method thereof |
US7332883B1 (en) | 2005-06-17 | 2008-02-19 | Marvell International Ltd. | Method and apparatus for initializing operation of a disk drive |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4075691A (en) * | 1975-11-06 | 1978-02-21 | Bunker Ramo Corporation | Communication control unit |
US4067059A (en) * | 1976-01-29 | 1978-01-03 | Sperry Rand Corporation | Shared direct memory access controller |
JPS5362945A (en) * | 1976-11-17 | 1978-06-05 | Toshiba Corp | Disc address system |
US4183084A (en) * | 1977-06-06 | 1980-01-08 | Digital Equipment Corporation | Secondary storage facility with serial transfer of control messages |
JPS5446439A (en) * | 1977-09-19 | 1979-04-12 | Nec Corp | Magnetic disc controller |
US4207609A (en) * | 1978-05-08 | 1980-06-10 | International Business Machines Corporation | Method and means for path independent device reservation and reconnection in a multi-CPU and shared device access system |
JPS5534783A (en) * | 1978-09-04 | 1980-03-11 | Fujitsu Ltd | Interruption processing method in magnetic disk memory system |
US4482982A (en) * | 1980-09-29 | 1984-11-13 | Honeywell Information Systems Inc. | Communication multiplexer sharing a free running timer among multiple communication lines |
US4420807A (en) * | 1981-08-31 | 1983-12-13 | International Business Machines Corporation | Selectively holding data in a buffer for defective backing store tracks |
US4543626A (en) * | 1982-12-06 | 1985-09-24 | Digital Equipment Corporation | Apparatus and method for controlling digital data processing system employing multiple processors |
JPS6041123A (ja) * | 1983-08-15 | 1985-03-04 | Nippon Telegr & Teleph Corp <Ntt> | 磁気デイスク制御装置 |
JPS6068430A (ja) * | 1983-09-22 | 1985-04-19 | Mitsubishi Electric Corp | 磁気デイスク制御方式 |
JPS60150128A (ja) * | 1984-01-13 | 1985-08-07 | Hitachi Ltd | 回転形磁気記憶制御装置のバツフアメモリ制御装置 |
-
1985
- 1985-10-18 JP JP60231138A patent/JPH087662B2/ja not_active Expired - Lifetime
-
1986
- 1986-09-10 KR KR1019860007602A patent/KR900006353B1/ko not_active IP Right Cessation
- 1986-10-17 DE DE19863635394 patent/DE3635394A1/de active Granted
-
1988
- 1988-11-14 US US07/271,381 patent/US4903195A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE3635394A1 (de) | 1987-04-23 |
DE3635394C2 (ko) | 1989-08-10 |
JPS6292022A (ja) | 1987-04-27 |
JPH087662B2 (ja) | 1996-01-29 |
KR870004380A (ko) | 1987-05-09 |
US4903195A (en) | 1990-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900006353B1 (ko) | 데이터전송 제어방식 | |
US6487631B2 (en) | Circuit and method for monitoring sector transfers to and from storage medium | |
US5606684A (en) | On-line dumping system and disk sub-system | |
US20060168366A1 (en) | Direct memory access control method, direct memory access controller, information processing system, and program | |
US4584617A (en) | Method and apparatus for improving the transfer time in rotating data storage systems | |
US6515817B1 (en) | Magnetic disk drive | |
US20030172229A1 (en) | Systems and methods for detecting and compensating for runt block data transfers | |
KR970005742B1 (ko) | 데이타 전송 제어용 인터페이스 회로 | |
US5701513A (en) | System for independently transferring data between a plurality of disk drives and plurality of hosts in the order of drives completing disk preparation operations | |
US5459870A (en) | Interface circuit for controlling data transfers | |
JP3122702B2 (ja) | ディスク装置のライトバック制御方法 | |
JPS6331806B2 (ko) | ||
JP2748056B2 (ja) | ディスクコントローラ | |
JPH075999A (ja) | 磁気ディスク制御装置 | |
JP2706093B2 (ja) | エラー処理方式 | |
JPH08255414A (ja) | 外部記憶装置 | |
JPS6020359A (ja) | 磁気デイスク装置 | |
Chan et al. | A 25Mb/s CMOS disk data controller | |
JPS6161432B2 (ko) | ||
JPS60181863A (ja) | デ−タ処理装置 | |
JPH03162780A (ja) | ヘッド位置決め装置 | |
JPH0612188A (ja) | 外部記憶制御装置のデータ転送制御方式 | |
JPH05128043A (ja) | データ転送制御方式 | |
JPS58127260A (ja) | デイスクキヤツシユ制御装置 | |
JPS62186321A (ja) | デイスクコントロ−ル装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060829 Year of fee payment: 17 |
|
EXPY | Expiration of term |