KR900003729A - 화상 신호 처리 장치 - Google Patents

화상 신호 처리 장치 Download PDF

Info

Publication number
KR900003729A
KR900003729A KR1019890011257A KR890011257A KR900003729A KR 900003729 A KR900003729 A KR 900003729A KR 1019890011257 A KR1019890011257 A KR 1019890011257A KR 890011257 A KR890011257 A KR 890011257A KR 900003729 A KR900003729 A KR 900003729A
Authority
KR
South Korea
Prior art keywords
electrical
electric
image signal
clock signal
pixel
Prior art date
Application number
KR1019890011257A
Other languages
English (en)
Other versions
KR940003622B1 (ko
Inventor
시게오 쯔루오카
쥰 나까무라
아끼라 나까다
Original Assignee
야마무라 가쯔미
세이꼬 엡슨 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마무라 가쯔미, 세이꼬 엡슨 가부시끼가이샤 filed Critical 야마무라 가쯔미
Publication of KR900003729A publication Critical patent/KR900003729A/ko
Application granted granted Critical
Publication of KR940003622B1 publication Critical patent/KR940003622B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음

Description

화상 신호 처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1A도 및 제1B도는 본 발명의 제1의 실시예를 도시한 블록도.
제2도는 본 발명의 제2의 실시예인 화상 신호 처리 장치를 쓴 디스플레이 표시 시스템을 도시하는 블록도.
제6도는 본 발명의 실시예인 화상 신호 처리 장치를 써서 CRT 디스플레이 또는 액정 디스플레이를 표시하는 시스템의 블록도.

Claims (27)

  1. 픽셀 단위인 디지탈 표시 데이타를 화상 신호로 변환해서 디스플레이 장치에 출력하는 화상 신호 처리 장치에 있어서, 전기 표시 데이타를 디지탈 칼러 데이타로 변환하는 변화수단과, 그 변환 수단으로부터 출력된 전기 칼러 데이타를 받아서 CRT 디스플레이의 픽셀에 그 칼러 데이타에 대응한 칼러 표시를 시키기 위한 아나로그 신호를 발생하는 디지탈ㆍ아나로그 변환기와, CRT 디스플레이 표시 장치에 사용된 경우, 전기 디지탈ㆍ아나로그 변환기로부터 출력된 전기 아나로그 신호를 전기 신호로서 전의 CRT 디스플레이 장치에 출력할 수 있는 제2의 출력 단자를 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  2. 제1항에 있어서, 전기 변환 수단, 전기 디지탈ㆍ아나로그 변환기, 전기 제1 및 제2의 출력 단자는 동일 반도체 기판상에 구성되어 이뤄지는 것을 특징으로 하는 화상 신호 처리 장치.
  3. 제1항에 있어서, 픽셀 주파수를 갖는 픽셀 클록 신호를 출력하는 제3의 출력 단자를 갖추며 전기 제2의 출력 단자로부터 출력되는 전기 화상 신호는 그 제3의 출력 단자로부터 출력되는 전기 픽셀 클록 신호에 동기화되는 것을 특징으로 하는 화상 신호 처리 장치.
  4. 제3항에 있어서, 전기 변환 수단, 전기 디지탈ㆍ아나로그 변환기, 전기 제1, 제2 및 제3의 출력 단자는 동일 반도체 기판상에 구성되어 있음을 특징으로 하는 화상 신호 처리 장치.
  5. 제4항에 있어서, 전기 변환 수단으로부터 출력되는 전기 칼러 데이타의 적어도 일부를 전기 픽셀 클록 신호에 따라서 유지하고, 전기 제2의 출력 단자에 공급하는 제1의 유지 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  6. 제5항에 있어서, 전기 변환 수단으로부터 출력되는 전기 칼러 데이타를 전기 픽셀 로크 신호에 따라서 유지하며, 전기 디지탈ㆍ아나로그 변환기에 공급하는 제2의 유지 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  7. 제5항에 있어서, 전기 반도체 기판상에 구성된 집적 회로는 전기 표시 데이타를 외부로부터 입력하고, 전기 변환 수단에 공급하는 제1의 입력 단자와 전기 표시 데이타에 동기함과 더불어 전기 픽셀 주파수를 갖는 원 클록 신호를 외부로부터 입력하는 제2의 입력 단자와, 그 제2의 입력 단자에 입력된 원 클릭 신호를 버퍼 또는 지연해서 전기 픽셀 클록 신호를 형성하는 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  8. 제5항에 있어서, 전기 반도체 기판상에 구성된 집적 회로는 전기 표시 데이타를 외부로부터 입력하는, 제1의 입력 단자와, 전기 표시 데이타에 동기함과 더불어 전기 픽셀 주파수를 갖는 원 클록 신호를 외부로부터 입력하는 제2의 입력 단자와, 제2의 입력 단자에 입력된 원 클록 신호에 기준하여 제1의 픽셀 클록 신호 및 그 제1의 픽셀 클록 신호에서 위상변화가 늦어지는 제2의 픽셀 클록신호를 발생하는 클록 발생기와 전기 제1의 픽셀클록신호에 따라서 전기 제1의 입력 단자로부터 입력된 전기 표시 데이타를 유지하고, 전기 제1의 픽셀 클록 신호에 따라서 전기 제1의 입력 단자로부터 입력된 전기 표시 데이타를 유지하고, 전기 변환 수단에 공급하는 제3의 유지 수단을 구비하며, 전기 제2의 픽셀 클록 신호는 전기 제1의 유지수단 및 제3의 출력 단자에 공급되는 것을 특징으로 하는 화상 신호 처리 장치.
  9. 픽셀 단위인 디지탈 표시 데이타를 평면 디스플레이용의 디지탈 화상 신호로 변환하는 화상 신호 처리 장치에 있어서, 픽셀 주파수를 갖는 제1의 픽셀 클록 신호를 발생하는 클록 발생 수단과 전기 표시 데이타를 전기 화상 신호로 변환하는 변환 수단과, 그 변환 수단으로부터 출력된 전기 화상 신호를 전기 제1의 픽셀 클록 신호에 따라 유지하는 제1의 유지 수단을 구비하며 전기 제1의 픽셀 클록 신호 및 전기 제1의 유지 수단이 유지한 전기 화상 신호를 평면 디스플레이 장치 때문에 출력하고 이뤄짐을 특징으로 하는 화상 신호 처리 장치.
  10. 제9항에 있어서, 전기 클록 발생 수단은 픽셀 주파수를 갖는 제2의 픽셀 클록 신호를 발생하고 이뤄지며, 그 제2의 픽셀 클록 신호에 따라서 전기 표시 데이타를 유지하고 전기 변환 수단에 공급하는 제2의 유지 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  11. 제10항에 있어서, 전기 변환 수단은 전기 표시 데이타에 기준해서 어드레스되는 위치에 칼라 데이타로 되는 전기 화상 신호를 기억하는 기억 수단을 포함하는 것을 특징으로 하는 화상 신호 처리 장치.
  12. 제11항에 있어서, 전기 제2의 유지 수단은 전기 변환 수단으로부터 출력된 로크의 칼러 데이타를 유지하는 것을 특징으로 하는 화상 신호 처리 장치.
  13. 제12항에 있어서, 전기 제2의 유지 수단이 유지한 복수 비트의 전기 록의 칼러 데이타가 공급된 전기 평면 디스플레이 장치는 계조 표시를 하는 것을 특징으로 하는 화상 신호 처리 장치.
  14. 제11항에 있어서, 전기 기억 장치가 각 위치에 기억하는 전기 칼러 데이타는 각각 복수의 데이타로 되는 적, 녹, 청의 칼러 데이타로 구성되며 전기 제2의 유지수단은 적, 녹, 청의 칼러 데이타를 각각의 상위 비트로부터 적어도 수비트씩 데이트를 유지하는 것을 특징으로 하는 화상 신호 처리 장치.
  15. 제13항에 있어서, 전기 제2의 유지 수단이 유지한 전기 적, 녹, 청의 칼러 데이타가 공급된 전기 평면 디스플레이 장치는 적, 녹, 청의 칼러 데이타에 따른 칼러 표시를 화소에 표시하는 것을 특징으로 하는 화상 신호 처리 장치.
  16. 제13항에 있어서, 전기 평면 디스플레이 장치는 액정 표시 장치 또는 플라즈마 디스플레이 장치임을 특징으로 하는 화상 신호 처리 장치.
  17. 제15항에 있어서, 전기 평면 디스플레이 장치는 액정 표시 장치임을 특징으로 하는 화상 신호 처리 장치.
  18. 제10항에 있어서, 전기 클록 발생 수단, 전기 변환 수단, 전기 제1 및 제2의 유지 수단은 동일 반도체 기판상에 형성되어 이뤄짐을 특징으로 하는 화상 신호 처리 장치.
  19. 제10항에 있어서, 전기 제1의 픽셀 클록 신호는 전기 제2의 픽셀 클록 신호에서 위상 변화가 늦어져 있음을 특징으로 하는 화상 신호 처리 장치.
  20. 제18항에 있어서, 전기 제2의 유지되는 전기 표시데이타 및 전기 클록 발생 수단이 발생하는 전기 필셀 클록 신호의 시초가 되는 원 클록 신호는 전기 반도체 기판상에 형성된 집적 회로의 외부로부터 공급되는 것을 특징으로 하는 화상 신호 처리 장치.
  21. 픽셀 단위인 디지탈 표시 데이타를 디스플레이용인 화상 신호로 변환하는 화상 신호 처리 장치에 있어서, 픽셀 주파수를 갖는 제1의 픽셀 클록 신호를 발생하는 클록 발생 수단과, 전기 표시 데이타를 전기 화상 신호로 변환하는 변환 수단과, 그 변환 수단으로부터 출력된 전기 화상 신호를 전기 제1의 픽셀 클록 신호에 따라서 유지하는 제1의 유지 수단과, 디스플레이용인 동기 신호 또는 블랭킹 신호를 전기 제1의 픽셀 클록 신호에 따라서 유지하는 제2의 유지 수단을 구비하며, 전기 제1의 유지 수단이 유지한 전기 화상 신호 및 전기 제2의 유지 수단이 유지한 전기 동기 신호 또는 블랭킹 신호를 디스플레이 장치 때문에 출력하고 이뤄지고 있음을 특징으로 하는 화상 신호 처리 장치.
  22. 제21항에 있어서, 전기 클록 발생 수단은 픽셀 주파수를 가지는 제2의 픽셀 클록 신호를 발생하고 있으며, 그 제2의 픽셀 클록 신호에 따라서 전기 표시 데이타를 유지하고, 전기 변환 수단에 공급하는 제3의 유지 수단과, 그 제3의 유지 수단에 공급되는 전기 표시 데이타용 동기 신호 또는 블랭킹 신호를 전기 제2의 픽셀 클록 신호에 따라서 유지하고, 전지 제2의 유지 수단에 공급하는 제4의 유지 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  23. 제22항에 있어서, 전기 제4의 유지 수단이 유지한 동기 신호 또는 블랭킹 신호를 지연해서 전기 제2의 수단에 공급하는 지지 수단을 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
  24. 제22항에 있어서, 전기 변환 수단은 전기 표시 데이타에 기준해서 어드레스되는 위치에 컬러 데이타로 되는 전기 화상 신호를 기억하는 수단을 포함하며 전기 제1의 유지 수단은 전기 컬러 데이타를 유지하는 것을 특징으로 하는 화상 신호 처리 장치.
  25. 제24항에 있어서, 전기 제1의 유지 수단은 전기 변환 수단으로부터 출력된 적, 녹, 청의 칼러 데이타를 전기 제1의 픽셀 클록 신호에 따라서 유지하는 제5의 유지 수단을 포함하며, 그 제5의 유지 수단이 유지한 전기 칼러 데이타에 기준하여 CRT 디스플레이의 픽셀에 칼러 표시시키는 아나로그 신호를 발생하는 디지탈, 아나로그 변환기를 구비하며, CRT 디스플레이 장치에 대해서 전기 동기 신호 또는 블랭킹 신호와 전기 화상 신호로 되는 전기 아나로그 신호를 출력하는 것을 특징으로 하는 화상 신호 처리 장치.
  26. 제24항 또는 제25항에 있어서, 전기 제1의 유지 수단은 전기 변환 수단에서 출력된 전기 칼러 데이타의 적어도 1부를 전기 제1의 픽셀 클록 신호에 따라서 유지하는 제6의 유지 수단을 포함하며 평면 디스플레이 장치에 대해서 전기 동기 신호, 전기 제1의 픽셀 클록 및 전기 제6의 유지 수단이 유지한 전기 컬러 데이타를 출력하는 것을 특징으로 하는 화상 신호 처리 장치.
  27. 제22항에 있어서, 전기 클록 발생 수단, 전기 변환 수단, 전기 제1, 제2, 제3 및 제4의 유지 수단은 동일 반도체 기판상에 형성되고 있으며, 전기 클록 발생 수단은 전기 반도체 기판의 외부에서 공급된 원 클록 신호에 기준해서 전기 제1 및 제2의 픽셀 클록 신호를 형성하며, 전기 제3의 유지 수단은 전기 반도체 기판의 외부로부터 전기 원 클록 신호에 동기해서 공급된 전기 표시 데이타를 유지하며, 전기 제4의 유지 수단은 전기 반도체 기판에 외부로부터 전기 원 클록 신호에 동기해서 공급된 동기 신호를 유지해서 이뤄지는 것을 특징으로 하는 화상 신호 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890011257A 1988-08-09 1989-08-08 화상 신호 처리 장치 KR940003622B1 (ko)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP19851488 1988-08-09
JP198,514 1988-08-09
JP271,293 1988-10-27
JP27129388 1988-10-27
JP276,621 1988-11-01
JP27662188 1988-11-01
JP136,803 1989-05-30
JP1136803A JP2773248B2 (ja) 1988-08-09 1989-05-30 画像信号処理装置

Publications (2)

Publication Number Publication Date
KR900003729A true KR900003729A (ko) 1990-03-26
KR940003622B1 KR940003622B1 (ko) 1994-04-25

Family

ID=27327501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890011257A KR940003622B1 (ko) 1988-08-09 1989-08-08 화상 신호 처리 장치

Country Status (2)

Country Link
JP (1) JP2773248B2 (ko)
KR (1) KR940003622B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200107281A (ko) * 2019-03-07 2020-09-16 서강인 압출 스낵의 진공탈기를 이용하는 팽화 장치
CN115171622A (zh) * 2022-08-04 2022-10-11 广西显沛光电科技有限公司 一种液晶显示器同步信号处理方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002140030A (ja) 2000-10-31 2002-05-17 Seiko Epson Corp カラー表示方法及びそれを用いる半導体集積回路
KR100796792B1 (ko) * 2001-06-02 2008-01-22 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
JP2013156323A (ja) * 2012-01-27 2013-08-15 Seiko Epson Corp 表示制御装置及びそれを用いた電子機器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6125190A (ja) * 1984-07-13 1986-02-04 株式会社 アスキ− 表示制御装置
JPS61213896A (ja) * 1985-03-19 1986-09-22 株式会社 アスキ− デイスプレイコントロ−ラ
JPH0736104B2 (ja) * 1985-03-27 1995-04-19 株式会社アスキ− デイスプレイコントロ−ラ
JPH0654420B2 (ja) * 1986-09-18 1994-07-20 セイコー電子工業株式会社 液晶表示装置のインタ−フエ−ス回路
JPH0782306B2 (ja) * 1986-05-30 1995-09-06 株式会社日立製作所 ビデオインターフェース方法及び装置
JPH0713785B2 (ja) * 1987-05-19 1995-02-15 富士通株式会社 画像表示制御装置
JP2790215B2 (ja) * 1988-10-31 1998-08-27 株式会社日立製作所 半導体集積回路装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200107281A (ko) * 2019-03-07 2020-09-16 서강인 압출 스낵의 진공탈기를 이용하는 팽화 장치
CN115171622A (zh) * 2022-08-04 2022-10-11 广西显沛光电科技有限公司 一种液晶显示器同步信号处理方法

Also Published As

Publication number Publication date
JPH02230190A (ja) 1990-09-12
KR940003622B1 (ko) 1994-04-25
JP2773248B2 (ja) 1998-07-09

Similar Documents

Publication Publication Date Title
EP0707305A2 (en) Display mode detector, pixel clock synchroniser and interpolator for ferroelectric liquid crystal display
EP0354480B1 (en) Display signal generator
JP2000284773A (ja) 画像表示装置
US4556880A (en) Liquid crystal display apparatus
JP3429866B2 (ja) マトリックスパネル表示装置
KR100372847B1 (ko) 반도체장치 및 표시장치모듈
KR900003729A (ko) 화상 신호 처리 장치
KR19990036889A (ko) 화상 표시 장치 및 화상 표시 방법
KR910005519B1 (ko) 화상표시장치
JP2825214B2 (ja) 表示装置の駆動回路
KR20070042636A (ko) 액정 표시 장치 및 이의 구동방법
JP2762989B2 (ja) 画像信号処理装置、画像信号処理システム及び表示システム
US6323835B1 (en) Device for supplying polyphase image signal to liquid crystal display apparatus
KR100397356B1 (ko) 피디피 텔레비전의 데이터처리장치
KR0135598Y1 (ko) 화소 보정 장치의 보정 데이타 저장 장치
JP3826015B2 (ja) ビデオ信号発生装置、ディスプレイ及び画像表示システム
KR100394886B1 (en) Apparatus and method for improving resolution of liquid crystal display
JPH037987A (ja) 表示体制御装置
KR900008268B1 (ko) 어트리뷰트 제어회로
JP2610181B2 (ja) ビデオ走査周波数変換装置
KR100266325B1 (ko) 피디피 텔레비전의 데이터 인터페이스 처리장치
KR200318371Y1 (ko) 삼원색 발광 다이오드 전광판 모듈을 이용한 다양한색채표현 제어회로
JPH0792949A (ja) ルックアップテーブル装置を備えたディスプレイ装置
KR19980035351A (ko) 화상표시 시스템의 제어방법 및 그 장치
KR19990000156A (ko) 그래픽 osd 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080411

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee