KR900000584B1 - 반도체 집적회로 장치 - Google Patents

반도체 집적회로 장치 Download PDF

Info

Publication number
KR900000584B1
KR900000584B1 KR1019850007310A KR850007310A KR900000584B1 KR 900000584 B1 KR900000584 B1 KR 900000584B1 KR 1019850007310 A KR1019850007310 A KR 1019850007310A KR 850007310 A KR850007310 A KR 850007310A KR 900000584 B1 KR900000584 B1 KR 900000584B1
Authority
KR
South Korea
Prior art keywords
integrated circuit
semiconductor integrated
circuit device
drain current
drain
Prior art date
Application number
KR1019850007310A
Other languages
English (en)
Other versions
KR860003663A (ko
Inventor
쓰가사 오노데라
하루오 가와따
도시로 후따쓰기
Original Assignee
후지쓰가부시끼가이샤
야마모도 다꾸마
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP59209876A external-priority patent/JPS6188567A/ja
Priority claimed from JP60152861A external-priority patent/JPS6213079A/ja
Priority claimed from JP60176752A external-priority patent/JPS6236874A/ja
Application filed by 후지쓰가부시끼가이샤, 야마모도 다꾸마 filed Critical 후지쓰가부시끼가이샤
Publication of KR860003663A publication Critical patent/KR860003663A/ko
Application granted granted Critical
Publication of KR900000584B1 publication Critical patent/KR900000584B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0605Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits made of compound material, e.g. AIIIBV
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

내용 없음.

Description

반도체 집적회로 장치
제1도는 종래의 FET를 설명하는 개략 횡단면도.
제2도는 종래의 FET의 압전 전하 분포의 횡단면도.
제3도는 FET에서 게이트 임계전압(Vth)와 게이트 기장(Lg)간의 종래의 상관그래프.
제4도는 본 발명에 의한 드레인 전류(IDS)의 방향을 설명하는 도면.
제5도는 게이트 임계전압(Vth)와 절연층의 두께간의 상관그래프.
제6도는 본 발명에 의한 드레인 전류(IDS)의 상이한 방향에 대한 게이트 임계전압(Vth)와 게이트 기장(Lg)간의 상관그래프.
제7도는 본 발명에 의한 드레인 전류(IDS)의 3개의 상이한 방향에 대한K-값과 게이트 기장(Lg)간의 상관그래프.
제8도는 본 발명에 의한 압전 전하 분포의 횡단면도.
제9도는 에너지 밴드의 도면.
제10도는 본 발명에 의한 [
Figure kpo00001
]표면 및 드레인 전류에 대해 수직인 선에 의해 형성된 각도와 게이트 임계전압(Vth)간의 상관그래프.
제11a 내지 11d도는 본 발명에 의한 일실시예의 공정을 설명하는 도면.
본 발명은 반도체 집적회로에 관한 것으로 특히, 다수의 전계효과 트랜지스터들(FET들)이 III-V 그룹 화합물 반도체 웨이퍼상에 형성된 신규한 개량된 반도체 집적회로(IC)에 관한 것이다.
초소형 전자분야에서는 주로 실리콘 반도체 장치들이 사용되며 실리콘 트랜지스터 소지자들은 반도체 장치의 고속동작과 집적도를 얻도록 소형화되어 오고 있다.
그러나, 실리콘 성질에 의해 얻어진 동작속도보다 더욱 개선된 동작속도를 실현시키기 위해 실리콘보다 훨씬 빠른 잔자 이동도(드리프트 속도)를 갖는 갈리움 아세나이트(GaAs)를 이용하는 화발물 반도체 집적회로 장치가 개발되었다.
본 발명은 III-V 그룹화합물, 예를들어 GaAs 반도체에서 게이트 임계전압(Vth), K-값 및 스트레스로 인한 압전 분극은 게이트 전극상에 형성되는 절연층의 재질 및 두께와 그리고 반도체 기판의 결정표면 및 지역축과의 상호관계를 갖는다.
본 발명의 목적은 임계전압이 절연층의 두께에 의해 결정되는 III-V 그룹 화합물 반도체 집적회로 장치를 제공하는데 있다.
본 발명의 또 다른 목적은 채널 영역내에서 캐리어 드리프트 속도가 증가되는 III-V 그룹 화합물 반도체 집적회로 장치를 제공하는데 있다.
본 발명의 목적은 상호 콘덕턴스(gm)이 압전효과로 인하여 증가되는 III-V 그룹 화합물 반도체 집적회로 장치를 제공하는데 있다.
본 발명에 의하면, 다수의 전계효과 트랜지스터는 섬아연광형 결정구조를 갖는 III-V 그룹 화합물 반도체 집적회로 장치를 제공하는데 있다.
본 발명의 양호한 실시예를 설명하기 전에 종래의 장치를 우선 설명한다.
제1도는 종래의 FET를 설명하는 개략횡단면도이다. 제1도에 보인 바와같이, 반도체 절연 GaAs기판 1내에, n채널층 2는 예를들어 이온주입 방법에 의해 형성되며 게이트전극 3은 그에 쇼트키 접촉상태로 n채널층 2상에 제공된다.
n+형 소오스와 드레인 영역들 4a와 4b는 마스크로서 게이트 전극 3을 사용하여 이온주입방법에 의해 형성된다. 그다음 절연층5는 기판1과 게이트 전극 3상에 형성되고, 소오스와 드레인 전극들 6이 제공되어 그들은 n+형 소오스와 드레인 영역 4a와 4b와 접촉상태에 있게 된다.
상술한 바와같이 기판의 재료로서 GaAs를 사용함으로써 전자이동도 μ는 1500㎠/Vsec로부터 4000㎠/Vsec까지 증가된다.
FET의 기판내에 고집적밀도와 고속동작을 얻기 위해 FET소자는 소형화되고 게이트 기장(Lg)는 짧아져야 한다. 그러나, Lg을 짧게해 줌으로써 바람직한 값으로부터 주로 유도되는 게이트 임계전압(Vth)와 K-값과 같은 짧은 채널 효과는 명확하게 된다. 바람직한 값으로부터의 유도는 반절연 GaAs기판의 지역축 또는 결정표면에 관하여 게이트 또는 드레인 전류 벙향에 의해 결정된다. 짧은 채널 효과의 한 원인은 GaAs기판상의 절연층에 의해 발생된 압전 분극효과에 의해 기인된다.
압전분극 절연층에 의해 반도체 기판에 주어지는 스트레스로부터 야기된다.
제2도는 종래의 FET의 압전전하 분포의 횡단면도 나타낸다.
압전전하 분포는 채널층내의 캐리어 분포의 변동으로 인해 쇼트키 게이트 공핍층의 팽창 또는 수축을 야기시킨다. (예, 1984년10월 P.M.ASBECK등에 발표된 IEEE전자장치 회보 볼륨 ED-31 제10호 참조).
압전 전하는 제2도에 보인 바와같이 III-V그룹 화합물 반도체내의 결정의 비대칭 때문에 발생되며 게이트임계전압에 효과를 갖고 있다.
제3도는 FET내의 임계전압(Vth)와 게이트 기장(Lg)간의 종래의 상호관계 그래프를 나타낸다.
제3도에서, GaAs단결정기판의 실리콘 이산화물(SiO2) 절연층과(100)결정표면이 사용된다. 상이한 계이트폭 방향 즉, (
Figure kpo00002
)과 (110)을 갖는 게이트들이 사용되었으며 또한 SiO2의 3가지 상이한 두께, 1200Å, 6000Å 및 12000Å이 사용되었다.
(
Figure kpo00003
) 방향에 대해 수직인 (
Figure kpo00004
) 방향과 (011)방향에서 Vth의 이탈 방향들은 각각 양과 음이며, 그의 이탈량은 제3도에 보인 바와같이 아주 크다. 본 명세서에서 표식( ),〈 〉와〔 〕는 결정면, 지역축 방향과 결정방향을 각각 나타낸다. 이제 본 발명의 양호한 실시예들을 상세히 설명하면 다음과 같다.
제4도는 본 발명에 의한 드레인전류(IDS)의 방향을 설명하는 도면을 나타낸다.
제4도는 제4도의 (
Figure kpo00005
) 표면이 (110)표면에 대해 수직인 쪼개진 틈 표면이다. 3가지 형태의 FET가 GaAs기판의 (110)표면내에 보이고 있다. 이 FET들은 상이한 IDS방향들 즉, ⓐ<
Figure kpo00006
>방향ⓑ, [001]과 ⓐ[
Figure kpo00007
]방향에 평행한 [
Figure kpo00008
]방향을 갖고 있다. <
Figure kpo00009
>방향은 [001]과 [
Figure kpo00010
] 방향에 대해 수직이다.
제4도에서 화선 S는 게이트폭의 방향에 대해 평행 또는 수직이다. GaAs기판의 (110)표면상의 FET들의 그러한 배열에서 FET의 특성들이 아래에 설명되는 바와같이 개선될 수 있다.
제5도는 절연층의 게이트 임계전압(Vth)와 두께간의 상관그래프를 나타낸다.
제5도에 보인 바와 같이 선들 ⓐ,ⓑ와 ⓒ의 Vth는 절연층의두께에 의존성을 갖지 않는다. 그러나, 파선들로 보인 봉래 기술들의 Vth는 절연층의두께에 크게 의존한다. 이 ⓐ,ⓑ및 ⓒ선들은 제5도에 사용된 FET의 게이트 기장이 1.4μm인 제4도에 보인 것들과 동일하다.
제6도는 본 발명에 의한 드레인전류(Vth)의 3가지 상이한 방향에서 게이트 임계전압(Vth)와 게이트 기장(Lg)간의 상관그래프.
제6도에 보인 바와같이 선들ⓐ ⓑ 및 ⓒ내의 Vth변동들은 거의 비슷하다. 이 ⓐ ⓑ 및 ⓒ곡선들은 제4도에 보인 것들과 동일하다.
제7도는 본 발명에 의한 드레인 전류(IDS)의 3개의 이상한 방향에서 K-값과 게이트 기장(Lg)간의 상관그래프를 나타낸다.
제7도에 보인 바와 같이 ⓑ의 K-값은 ⓐ와 ⓒ의 것보다 더 크다. 이경우에, 30μm의 게이트 폭(Wg)을 갖는 FET들이 사용되었다. K값은 상호 콘텍턴스(gm)과 동일하다. ⓑ의 경우에 드레인 전류의 방향은 상술한 바와같이 [001]이며, 게이트쪽 방향은 [
Figure kpo00011
]이다. 본 발명은 게이트폭의 그러한 [
Figure kpo00012
] 방향에서 게이트전극이 양측 영역들 즉, 소오스와 드레인 영역은 제9도에 보인 바와같이
Figure kpo00013
Figure kpo00014
와 같은 상반기호를 갖는 압전 전하 분포가 됨을 밝혀 냈다.
제8도에 보인 부분들에 대한 표시번호들은 제1도에 보인 것들과 동일하다.
절연층 5로서 사용되는 SiO2층은 게이트 3상에서 장력을 받기 때문에 압전분포는 게이트 3의 좌우측에서 상이하다. 소오스 영역 4a와 드레인 영역 4b는 각각 양 전하와 음 전하를 갖는다. 이러한 형태에서, n층의 하부근처에 형성되는 채널 도전경로 근처의 압전전하는 기호들은 소오스측이 음극성이고 드레인측이 양극성이다. 따라서 ⓑ의 경우에 드레인 전류 IDS[001]은 제8도에 보인 바와 같은 압전 분극 분포가 주어지도록 선태되며 그에 의해, 열평형 상태의 에너지 밴드가 얻어질 수 있는 반면 제9도에 보인 바와 같은 소오스영역내에qVbf의 일정 바이어스를 갖는다. 이qVbf의 일정 바이어스는 캐이어들상에 작용하는 전계를 강하게 해주므로 캐리어 또는 전자 드리프트 속도를 증가시키게 되어 결국 상호 콘덕턴스가 증가한다. 그러한 제8도에 보인 압전 전하분포는 실리콘 기판내에서 얻어질 수 없다. 기판1에 대해 응압력을 갖는 Si3N4층이 절연층 5로서 사용될 때 극성은 SiO2층의 것에 반대다. 즉, 제8도에 기호,
Figure kpo00015
Figure kpo00016
Figure kpo00017
Figure kpo00018
로 각각 바뀐다. Si3N4층에 대한 기호의 반전에 의한 K-값이 증가하면 드레인 전류의 방향이 [
Figure kpo00019
]인 경우에 발생한다.
제10도는 본 발명에 의한 [
Figure kpo00020
] 표면으로부터 수직선에 의해 형성된 게이트 임계전압(Vth) 및 각도 θ와 본 발명에 의한 게이트 전류간의 상관 그래프이다.
제10도에 보인 바와같이 각도θ가 0에서 180도로 변동될 경우조차 Vth는거의 이탈되지 않는다. 제11도에서 심볼들 ⓐ ⓑ와 ⓒ는 제4도에 보인 선들과 동일하다. SiO2은 절연층으로 사용되었으며 게이트기장은 1μm이었다. 제8도에 설명된 바와같이 장력을 갖는 SiO2층이 사용될때 K-값은 드레인 전류의 방향이 [
Figure kpo00021
]인 경우에 ⓑ로서 보인 바와같이 증가된다. 다른한편, 응압력을 갖는 Si3N4층이 사용될때 K-값은 드레인 전류의 방향이 [
Figure kpo00022
] 즉, ⓑ의 경우에 증가된다. 따라서 Si3N4층의 경우에 제10도의 선의 경사각도는 반대로 된다.
제11a도 내지 제11d도는 본 발명에 의한 실시예의 방법을 설명하는 도면들이다.
이 방법에서 고양형 모드(E)과 공핍형 모드(D) MES FET들로 구성되는 인버어터들은 반절연 GaAs기판의 (110)표면상에 형성된다.
제12a도에 보인 바와같이, n형 채널영역은 이온주입 방법에 의해 반절연 GaAs기판 11의(110)표면 내에서 D모드 채널영역 즉, 12D1 및 12D2내에 59KeV와 1.7×1012cm-2주입량의 에너지와 E모드 채널영역 즉, 12E1 및 12E2내에 59KeV와 1.7×1012cm-2주입량의 에너지로 형성된다. 그다음 알미늄 질화물(AIN)과 같은 보호막(도시안됨)은 기판 1위에 형성된다. 그다음 작동시키는 열처리는 850℃의 온도에서 15분동안 수행된다.
그다음 제11b도에 보인 바와 같이 예를 들어 400nm의 두께를 갖는 텅스텐 규소(V5Si3)층이 스퍼터링 방법에 의해 획득된 기판상에 형성되며 1μm의 게이트 기장을 갖는 각 전극 13을 형성하도록 패턴된다.
그다음 제11c도에 보인 바와 같이 n+형 소오스와 드레인 14는 1.7×1012cm-2주입량과 175KeV의 에너지를 사용하여 실리콘 이온주입 방법에 의해 10분동안 작동시키는 열처리에 의해 얻어진 구조상에 형성된다.
그다음, 제11d도에 보인 바와같이 500μm의 두께는 갖는 실리콘 질화물(SiNx)층 (도시안됨)은 예를들어 플라즈마 증강된 화학증기증착방법에 의해 얻어진 구조위에 형성된다. 그다음 개구들의 증기증착방법에 의해 250mm의 두께를 갖는 AuGe/Au 소오스와 드레인 전극들 15를 형성할 수 있도록 n+형 소오스와 드레인 영역들 14위의 SiNx층내에 형성된다.
따라서, D와 E모드를 갖는 발생된 MES FET소자들은 각각 Vth에서 작은 차이만을 예, 약10mV차를 가지므로 동일하게 사용될 수 있다.
III-V그룹 화합물과 같은 본 발명에서 섬아연형 결정구조 In P를 갖는 반도체가 또한, GaAs대신 사용될 수 있다. 또한 III-V그룹 화합물 반도체 기판의 (NIO)표면상에 형성된 반도체 집적회로들은 또한 동일한 극성을 갖는다. 여기서 N은 1,2,3등과 같은 단독 정수이다.

Claims (8)

  1. 다수의 전계효과 트랜지스터들이 섬아연형 결정 구조를 갖는 III-V그룹 화합물 반도체 기판의(110)결정면상에 형성된 것인 특징인 반도체 집적회로 장치.
  2. 제1항에서, 드레인 전류의 방향이 <
    Figure kpo00023
    >인 것이 특징인 반도체 집적회로 장치.
  3. 제1항에서, 드레인 전류의 방향이 <001>인 것이 특징인 반도체 집적회로 장치.
  4. 제1항에서, 드레인 전류의 방향이 <
    Figure kpo00024
    >과 <001>인 것이특징인 반도체 집적회로 장치.
  5. 제1항에서, 드레인 전류의 방향이 <001>이고 소오스와 드레인이 특정한 방향으로 형성된 것이 특징인 반도체 집적회로 장치.
  6. 제5항에서, 장력을 갖는 절연층이 반도체기판상에 형성되며, 소오스와 드레인은 드레인 전류의 방향이[001]이 되도록 위치된 것이 특징인 반도체 집적회로 장치.
  7. 제5항에서, 응답력을 갖는 절연층은 반도체 기판상에 형성되며, 소오스와 드레인은 드레인 전류의 방향이 [
    Figure kpo00025
    ]이 되도록 위치된 것이 특징인 반도체 집적회로 장치.
  8. 제1항에서, 칩배열 칩내의 게이트 전극이 방향이 스크라이브 선에 대해 평행 또는 수직인 것이 특징인 반도체 집적회로 장치.
KR1019850007310A 1984-07-11 1985-10-04 반도체 집적회로 장치 KR900000584B1 (ko)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP60-152861 1984-07-11
JP59-209876 1984-10-08
JP59209876A JPS6188567A (ja) 1984-10-08 1984-10-08 半導体装置
JP60152861A JPS6213079A (ja) 1985-07-11 1985-07-11 半導体集積回路装置
JP60176752A JPS6236874A (ja) 1985-08-09 1985-08-09 半導体装置
JP60-176752 1985-08-09
JP60-167752 1985-08-09

Publications (2)

Publication Number Publication Date
KR860003663A KR860003663A (ko) 1986-05-28
KR900000584B1 true KR900000584B1 (ko) 1990-01-31

Family

ID=27320362

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850007310A KR900000584B1 (ko) 1984-07-11 1985-10-04 반도체 집적회로 장치

Country Status (4)

Country Link
US (1) US4791471A (ko)
EP (1) EP0178133B1 (ko)
KR (1) KR900000584B1 (ko)
DE (1) DE3581159D1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2562840B2 (ja) * 1988-08-01 1996-12-11 富士通株式会社 電界効果トランジスタ
EP0363005B1 (en) * 1988-09-02 1996-06-05 Honda Giken Kogyo Kabushiki Kaisha A semiconductor sensor
JPH02257618A (ja) * 1989-03-29 1990-10-18 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2587147B2 (ja) * 1991-05-17 1997-03-05 本田技研工業株式会社 半導体センサ
JP2776716B2 (ja) * 1993-01-14 1998-07-16 日本電気株式会社 電界効果型トランジスタ
JPH06232170A (ja) * 1993-01-29 1994-08-19 Mitsubishi Electric Corp 電界効果トランジスタ及びその製造方法
JP2674559B2 (ja) * 1995-04-20 1997-11-12 日本電気株式会社 電界効果トランジスタ
US6258675B1 (en) * 1997-12-18 2001-07-10 Advanced Micro Devices, Inc. High K gate electrode
US20080003752A1 (en) * 2006-06-30 2008-01-03 Metz Matthew V Gate dielectric materials for group III-V enhancement mode transistors
JP5358893B2 (ja) * 2007-04-03 2013-12-04 三菱電機株式会社 トランジスタ
KR102150969B1 (ko) 2013-12-05 2020-10-26 삼성전자주식회사 반도체 장치 및 그 제조방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3860948A (en) * 1964-02-13 1975-01-14 Hitachi Ltd Method for manufacturing semiconductor devices having oxide films and the semiconductor devices manufactured thereby
US3457473A (en) * 1965-11-10 1969-07-22 Nippon Electric Co Semiconductor device with schottky barrier formed on (100) plane of gaas
US3609252A (en) * 1967-01-23 1971-09-28 Texas Instruments Inc Transducer apparatus and system utilizing insulated gate semiconductor field effect devices
US3476991A (en) * 1967-11-08 1969-11-04 Texas Instruments Inc Inversion layer field effect device with azimuthally dependent carrier mobility
US3634737A (en) * 1969-02-07 1972-01-11 Tokyo Shibaura Electric Co Semiconductor device
FR2454183A1 (fr) * 1979-04-10 1980-11-07 Jerphagnon Jean Structure de type oxyde-semi-conducteur dans laquelle le semi-conducteur est un compose iii-v et procede de fabrication de cette structure
GB2090053B (en) * 1980-12-19 1984-09-19 Philips Electronic Associated Mesfet
JPS58145168A (ja) * 1982-02-24 1983-08-29 Fujitsu Ltd 半導体装置
JPS5979577A (ja) * 1982-10-29 1984-05-08 Fujitsu Ltd 半導体集積回路装置

Also Published As

Publication number Publication date
US4791471A (en) 1988-12-13
KR860003663A (ko) 1986-05-28
EP0178133B1 (en) 1990-12-27
EP0178133A2 (en) 1986-04-16
EP0178133A3 (en) 1986-12-30
DE3581159D1 (de) 1991-02-07

Similar Documents

Publication Publication Date Title
US4471366A (en) Field effect transistor with high cut-off frequency and process for forming same
EP0257875B1 (en) Vertical enhancement-mode group iii-v compound misfets
Matsumoto et al. n+-GaAs/undoped GaAlAs/undoped GaAs field-effect transistor
KR20070038128A (ko) Cmosfet 구조
JPH05315608A (ja) 半導体装置
KR900000584B1 (ko) 반도체 집적회로 장치
JPH0260063B2 (ko)
US5821576A (en) Silicon carbide power field effect transistor
Liu et al. High current output hydrogenated diamond triple-gate MOSFETs
US5107314A (en) Gallium antimonide field-effect transistor
US4888626A (en) Self-aligned gaas fet with low 1/f noise
JP3036404B2 (ja) 半導体装置とその製造方法
Keshavan et al. MONOS memory element
JPH02280380A (ja) 半導体装置
EP0283878B1 (en) Field effect transistor
US4824804A (en) Method of making vertical enhancement-mode group III-V compound MISFETS
Higashiwaki et al. Vertical gallium oxide transistors with current aperture formed using nitrogen-Ion implantation process
JPH0329326A (ja) 接合型電界効果型トランジスタ
JP2763025B2 (ja) 電界効果トランジスタおよびその製造方法
EP0201329B1 (en) A field effect transistor
JP3090451B2 (ja) 半導体装置
JPH0328062B2 (ko)
JPH0260060B2 (ko)
JP2825357B2 (ja) GaAs絶縁ゲート電界効果トランジスタの製造方法
KR940003096A (ko) 고전자 이동도 트랜지스터 및 그의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19930126

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee