KR880003249A - 롬(rom)메모리 확장회로 - Google Patents
롬(rom)메모리 확장회로 Download PDFInfo
- Publication number
- KR880003249A KR880003249A KR1019860006777A KR860006777A KR880003249A KR 880003249 A KR880003249 A KR 880003249A KR 1019860006777 A KR1019860006777 A KR 1019860006777A KR 860006777 A KR860006777 A KR 860006777A KR 880003249 A KR880003249 A KR 880003249A
- Authority
- KR
- South Korea
- Prior art keywords
- terminals
- terminal
- address
- input terminal
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명에 적용되는 롬 메모리 입출력 관계도.
제 2 도는 본 발명의 롬 메모리 확장회로도.
제 3 도는 본 발명의 동작관계 흐름도.
* 도면의 주요부분에 대한 부호의 설명
I1-I4: 인버터 AND1-AND3: 앤드게이트
1-16 : 롬 21,22 : 8비트래치
23,24 : 8비트드라이버
Claims (1)
- 기록제어신호가 인버터(I1)를 통하여 일측입력단자에 인가되게 접속하고, 어드레스단자(A14),(A15) 및 인버터(I3)를 통한 어드레스단자(A0)를 또다른 입력단자에 접속한 앤드게이트(AND1)의 출력단자와, 기록제어신호가 인버터(I2)를 통하여 일측입력단자에 인가되게 접속하고, 어드레스단자(A0),(A14),(A15)를 또 다른 입력단자에 접속한 앤드게이트(AND2)의 출력단자를 입력단자(Y0-Y7)에 데이타단자(D0-D7)를 각각 각 공통접속한 8비트래치(21),(22)의 제어단자(LD)에 각각 접속하고, 이 8비트래치(21),(22)의 출력단자(Q0-Q7)를 롬(1-8),(9-16)의 칩선택단자에 각각 접속함과 아울러 어드레스단자(A0-A14)를 상기 롬(1-16)의 어드레스단자(A0-A14)에 각각 공통접속하고, 롬 출력인에이블신호가 상기 롬(1-16)의 출력인에이블단자에 공통인가되게 접속하여, 상기 롬(1-8)의 데이타단자(D0-D7) 및 롬(9-16)의 데이타단자(D0-D7)를 8비트드라이버(23),(24)를 각각 공통으로 통하여 데이타단자(D0-D7)에 각각 공통접속하며, 상기 어드레스단자(A17)를 일측입력단자에 접속하고 출력인에이블신호가 인버터(I4)를 통하여 타측입력단자에 인가되게 접속한 앤드게이트(AND3)의 출력단자를 상기 8비트드라이버(23),(24)의 제어단자(G)에 공통접속하여 구성함을 특징으로 하는 롬 메모리 확장회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019860006777A KR890002323B1 (ko) | 1986-08-16 | 1986-08-16 | 롬(rom)메모리 확장회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019860006777A KR890002323B1 (ko) | 1986-08-16 | 1986-08-16 | 롬(rom)메모리 확장회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880003249A true KR880003249A (ko) | 1988-05-14 |
KR890002323B1 KR890002323B1 (ko) | 1989-06-30 |
Family
ID=19251745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860006777A KR890002323B1 (ko) | 1986-08-16 | 1986-08-16 | 롬(rom)메모리 확장회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR890002323B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100542339B1 (ko) * | 2000-02-19 | 2006-01-10 | 삼성전자주식회사 | 메모리 확장장치 |
-
1986
- 1986-08-16 KR KR1019860006777A patent/KR890002323B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100542339B1 (ko) * | 2000-02-19 | 2006-01-10 | 삼성전자주식회사 | 메모리 확장장치 |
Also Published As
Publication number | Publication date |
---|---|
KR890002323B1 (ko) | 1989-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880000965A (ko) | 반도체 기억장치 | |
KR860002148A (ko) | 반도체 집적회로 장치 | |
KR870009397A (ko) | 불휘발성 반도체기억장치 | |
KR880003252A (ko) | 마이크로 프로세서 | |
KR890006003A (ko) | 데이타 입출력 회로 | |
KR840001410A (ko) | 프로그램 가능 논리장치 | |
KR850008567A (ko) | 반도체 집적회로 | |
KR910006994A (ko) | 센스 앰프회로 | |
KR880003249A (ko) | 롬(rom)메모리 확장회로 | |
KR850004856A (ko) | 프로그래머블 반도체 메모리장치 | |
KR890008680A (ko) | 마이크로 프로세서 | |
KR890010912A (ko) | 반도체 메모리장치 | |
KR870007511A (ko) | 데이타 판독회로 | |
KR960026651A (ko) | 퓨징 시스템 | |
KR890004361Y1 (ko) | 디램(dram) 선택조절회로 | |
KR910007134A (ko) | 페일-세이프(fail-safe) 회로를 갖는 웨이퍼 스캐일 반도체 장치 | |
KR870004372A (ko) | 퍼스널 컴퓨터의 rom 확장회로 | |
KR860000583A (ko) | 프로그래머블 제어장치의 래더 다이어그램 프로그래밍 방법 및 제어회로 | |
KR940004643A (ko) | 듀얼 포트 디램 장치 | |
KR910015930A (ko) | 더블 쉬프터 로직회로 | |
KR910010528A (ko) | 레지스터파일 ic | |
KR910010507A (ko) | 반도체 장치 | |
KR910013557A (ko) | 반도체 칩의 입출력 구동특성의 개선방법 | |
KR890005611A (ko) | 데이타 버스를 이용하여 메모리를 어드레싱 하는 방법 | |
KR910012884A (ko) | 키패드 스위치 입력 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |