KR890002323B1 - 롬(rom)메모리 확장회로 - Google Patents

롬(rom)메모리 확장회로 Download PDF

Info

Publication number
KR890002323B1
KR890002323B1 KR1019860006777A KR860006777A KR890002323B1 KR 890002323 B1 KR890002323 B1 KR 890002323B1 KR 1019860006777 A KR1019860006777 A KR 1019860006777A KR 860006777 A KR860006777 A KR 860006777A KR 890002323 B1 KR890002323 B1 KR 890002323B1
Authority
KR
South Korea
Prior art keywords
terminals
rom
terminal
output
address
Prior art date
Application number
KR1019860006777A
Other languages
English (en)
Other versions
KR880003249A (ko
Inventor
김용운
Original Assignee
금성통신 주식회사
이재연·하인츠 디터 케루트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성통신 주식회사, 이재연·하인츠 디터 케루트 filed Critical 금성통신 주식회사
Priority to KR1019860006777A priority Critical patent/KR890002323B1/ko
Publication of KR880003249A publication Critical patent/KR880003249A/ko
Application granted granted Critical
Publication of KR890002323B1 publication Critical patent/KR890002323B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)

Abstract

내용 없음.

Description

롬(ROM)메모리 확장회로
제 1 도는 본 발명에 적용되는 롬 메모리 입출력 관계도.
제 2 도는 본 발명의 롬 메모리 확장회로도.
제 3 도는 본 발명의 동작관계 흐름도.
* 도면의 주요부분에 대한 부호의 설명
I1-I4: 인버터 AND1-AND3: 앤드게이트
1-16 : 롬 21,22 : 8비트래치
23,24 : 8비트드라이버
본 발명은 컴퓨터 주변기기로 사용되는 프린터, 씨알티(CRT)등의 롬(ROM)메모리 확장회로에 관한 것으로, 특히 컴퓨터 본체의 기록 제어신호 및 데이타 신호를 이용하여 16개의 롬 메모리(512 kbyte)까지 확장할 수 있게한 롬 메모리 확장회로에 관한 것이다.
일반적으로 컴퓨터 본체에서 메모리 영역을 확장할 경우에는 램(ram)메모리 영역을 확장하게 된다. 그런데, 컴퓨터 주변기기는 컴퓨터 본체에 종속된 것이어서 자기 나름대로 데이타를 보관할 필요가 거의없고, 컴퓨터 본체에서 전송되어 오는 데이타를 일시적으로 저장할 작은 램영역만 있으면 본체와의 대화가 가능하게 되므로 램 메모리 영역을 확장시킬 필요가 거의 없게되고, 오히려 컴퓨터 본체에서 보내주는 데이타에 따라 기능을 수행하기 위한 롬 메모리 영역이 더 필요하게 된다. 즉, 컴퓨터 주변기기로 사용되는 프린터, 씨알티 등에 있어서는 본체에서 보내주는 데이타에 따른 기능을 수행하기 위하여 특수부호, 한글, 한자용의 많은 롬 메모리 영역이 필요하게 되고, 일예를 들어 한자 4,000자에는 384kbyte의 롬 메모리 영역이 필요하게 되고, 완성된 한글문자 3,000자에는 216kbyte의 롬 메로리 영역이 필요하게 된다. 따라서, 컴퓨터 주변기기로 사용되는 프린터, 씨알티 등에 있어서는 롬 메모리 영역을 확장시켜 주어야 하지만, 종래의 장치에 있어서는 하드웨어를 변경시켜 롬 메모리를 확장시켜야 하므로 롬 메모리 확장작업이 결점이 있었다.
본 발명은 이러한 점을 감안하여, 하드웨어를 변경시키지 않고 컴퓨터 본체의 기록제어신호 및 데이타 신호를 공용으로 사용하여 롬 메모리 영역을 16개의 롬 메모리(16×32kbyte)까지 확장할 수 있게 창안한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제 1 도는 본 발명에 적용되는 컴퓨터 주변기기의 롬 메모리 입출력 관계도로서, 롬 선택신호
Figure kpo00001
가 점퍼(J2)를 통하여 롬(100)의 칩선택단자
Figure kpo00002
에 인가되고, 롬 출력인에이블신호
Figure kpo00003
가 롬(100)의 출력인에이블단자
Figure kpo00004
에 인가된 상태에서 어드레스단자(A0-A15)에 인가되는 어드레스신호에 의하여 롬(100)의 어드레스가 지정되면 그 지정된 어드레스에 기억되어 있는 데이타가 데이타단자(D0-D7)로 출력되게 되어있다.
제 2 도는 본 발명의 롬 메모리 확장회로도로서 이에 도시한 바와같이, 점퍼(J1)를 통한 기록제어신호
Figure kpo00005
가 인버터(I1),(I2)를 각각 통하여 앤드게이트(AND1),(AND2)의 일측입력단자에 인가되게 접속함과아울러 점퍼(J4),(J6)를 통하여 전원(B+)이 인가되는 어드레스단자(A14),(A15)를 앤드게이트(AND1),(AND2)의 또다른 입력단자에 각각 공통 접속하며, 또 어드레스단자(A0)를 앤드게이트(AND2)의 또다른 입력단자에 접속함과 아울러 그 어드레스단자(A0)를 인버터(I3)를 통하여 앤드게이트(AND1)의 또다른 입력단자에 접속하여 앤드게이트(AND1),(AND2)의 출력단자를 8비트래치(21),(22)의 제어단자(LD)에 각각 접속한다.
한편 데이타단자(D0-D7)를 상기 8비트래치(21),(22)의 입력단자(Y0-Y7)에 각각 공통 접속하여 8비트래티(21)의 출력단자(Q0-Q7)는 롬(1-8)의 칩선택단자
Figure kpo00006
에 각각 접속하고 8비트래치(22)의 출력단자(Q0-Q7)는 롬(9-16)의 칩선택잔자
Figure kpo00007
에 각각 접속하며, 어드레스단자(A0-A14)를 상기 롬(1-16)의 어드레스단자(A0-A14)에 각기 공통접속함과 아울러, 롬 출력인에이블신호
Figure kpo00008
가 상기 롬(1-16)의 출력 인에이블단자
Figure kpo00009
에 공통인가되게 접속하여 그 롬(1-8)의 데이타단자(D0-D7)는 8비트드라이버(23)를 공통으로 통하고, 롬(9-16)의 데이타단자(D0-D7)는 8비트드라이버(24)를 공통으로 통하여 데이타단자(D0-D7)에 각각 공통접속하며, 한편 상기 전원이 인가되는 어드레스단자(A15)를 앤드게이트(AND3)의 일측입력단자에 접속함과 아울러 상기 롬 출력인에이블신호가 인버터(I4)를 통하여 앤드게이트(AND3)의 타측입력 단자에 공통인가되게 접속하며, 이 앤드게이트(AND3)의 출력단자를 상기 8비트드라이버(23),(24)의 제어단자(G)에 접속하여 구성한 것으로, 이와같이 구성된 본 발명의 작용효과를 상세히 설명하면 다음과 같다.
제 1 도의 롬(100)을 제거시키고 본 발명의 회로도인 제 2 도의 회로기판을 설치한 후 제 1 도의 점퍼(J2),(J3),(J5)를 개방시키고, 점퍼(J1),(J4),(J6)를 연결시키면, 어드레스단자(A14),(A15)에는 전원단자(B+)에 인가된 전원이 계속 인가되고, 이때 기록제어신호
Figure kpo00010
가 인가되면, 이 기록제어신호
Figure kpo00011
는 인버터(I1),(I2)에서 고전위 신호로 반전된 후 앤드게이트(AND1),(AND2)의 입력단자에 인가된다. 따라서, 이때 어드레스단자(A0)에 저전위 신호가 인가되는 경우에는 앤드게이트(AND1)에서 고전위 신호가 출력되어 8비트래치(21)를 구동상태로 만들고, 어드레스단자(A0)에 고전위 신호가 인가되는 경우에는 앤드게이트(AND2)에서 고전위 신호가 출력되어 8비트래치(22)를 구동상태로 만들게 된다. 이와같이 기록제어신호
Figure kpo00012
가 인가되는 상태에서 어드레스단자(A0)에 인가되는 신호에 따라 8비트래치(21) 또는 8비트래치(22)가 구동된다. 따라서, 8비트래치(21)가 구동된 상태에서는 컴퓨터 본체에서 데이타단자(D0-D7)에 출력된 데이타 신호가 8비트래치(21)에 저장되어 롬(1-8)중 하나를 선택하게 되고, 일례를 들어 컴퓨터 본체에서 데이타단자(D0)에만 저전위 신호를 출력하는 경우에는 롬(1)의 칩선택단자
Figure kpo00013
에만 저전위 신호가 인가되어 롬(1)이 선택되고, 마찬가지로 데이타단자(D1)에만 저전위 신호를 출력하는 경우에는 롬(2)이 선택된다.
이와 같은 방식으로 컴퓨터본체에서 기록제어신호
Figure kpo00014
를 출력하고, 어드레스단자(A0)에 저전위 신호를 출력하여 8비트래치(21)를 구동상태로 만든 상태에서는 데이타단자(D0-D7)에 출력하는 신호에 따라 롬(1-8)중 하나를 선택하고, 마찬가지로 컴퓨터 본체에서 기록제어신호
Figure kpo00015
를 출력하고, 어드레스 단자(A0)에 고전위 신호를 출력하여 8비트래치(22)를 구동상태로 만든 상태에서는 데이타단자(D0-D7)에 출력하는 신호에 따라 상기와 같은 방식으로 롬(9-16)중 하나를 선택하게 된다. 따라서, 이때 어드레스단자(A0-A13)에 어드레스신호가 출력되면 롬 출력인에이블신호
Figure kpo00016
가 출력되면 상기와 같이 선택된 롬의 지정된 어드레스에 기록되어 있는 데이타가 출력된다. 즉, 이때 롬(1-8)중 하나에서 기록데이타가 출력되면 이 출력 데이타 신호는 8비트 드라이버(23)에 인가되고, 롬(9-16)중 하나에서 기록데이타가 출력되면 이 출력데이타 신호는 8비트 드라이버(24)에 인가된다. 또한, 이때 상기 어드레스단자(A15)에 인가된 전원은 앤드게이트(AND3)의 일측입력단자에 인가되고, 상기 롬(1-16)중 상기와 같이 선택된 롬의 어드레스만 지정되고, 롬 출력인에이블신호
Figure kpo00017
는 인버터(I4)에서 고전위 신호로 반전된 후 앤드게이트(AND3)의 타측입력단자에 인가되므로 그의 출력단자에는 고전위 신호가 출력되어 8비트드라이버(23),(24)를 구동상태로 만들고, 이에따라 상기와 같이 8비트드라이버(23) 또는 8비트드라이버(24)의 입력측에 인가된 데이타 신호가 데이타단자(D0-D7)로 출력되어진다.
이상에서의 동작관계를 흐름도로 나타내면 제 3 도와 같이된다. 이상에서 설명한 바와같이 본 발명은 하드웨어를 변경시킬 필요가 없이 16개의 메모리(1개의 롬 메모리는 32kbyte 임)까지 롬 메모리 영역을 확장시킬 수 있게되므로 프린터, 씨알티등과 같은 컴퓨터 주변기기의 롬 메모리 영역을 충분히 확장시킬 수 있게되고, 롬 메모리 확장 작업이 간편하게되며, 또한 회로구성이 간단하여 원가가 절감되는 효과가 있게된다.

Claims (1)

  1. 기록제어신호
    Figure kpo00018
    가 인버터(I1)를 통하여 일측입력단자에 인가되게 접속하고, 어드레스단자(A14),(A15) 및 인버터(I3)를 통한 어드레스단자(A0)를 또다른 입력단자에 접속한 앤드게이트(AND1)의 출력단자와, 기록제어신호
    Figure kpo00019
    가 인버터(I2)를 통하여 일측입력단자에 인가되게 접속하고, 어드레스단자(A0),(A14),(A15)를 또 다른 입력단자에 접속한 앤드게이트(AND2)의 출력단자를 입력단자(Y0-Y7)에 데이타단자(D0-D7)를 각각 각 공통접속한 8비트래치(21),(22)의 제어단자(LD)에 각각 접속하고, 이 8비트래치(21),(22)의 출력단자(Q0-Q7)를 롬(1-8),(9-16)의 칩선택단자
    Figure kpo00020
    에 각각 접속함과 아울러 어드레스단자(A0-A14)를 상기 롬(1-16)의 어드레스단자(A0-A14)에 각각 공통접속하고, 롬 출력인에이블신호
    Figure kpo00021
    가 상기 롬(1-16)의 출력인에이블단자
    Figure kpo00022
    에 공통인가되게 접속하여, 상기 롬(1-8)의 데이타단자(D0-D7) 및 롬(9-16)의 데이타단자(D0-D7)를 8비트드라이버(23),(24)를 각각 공통으로 통하여 데이타단자(D0-D7)에 각각 공통접속하며, 상기 어드레스단자(A17)를 일측입력단자에 접속하고 출력인에이블신호
    Figure kpo00023
    가 인버터(I4)를 통하여 타측입력단자에 인가되게 접속한 앤드게이트(AND3)의 출력단자를 상기 8비트드라이버(23),(24)의 제어단자(G)에 공통접속하여 구성함을 특징으로 하는 롬 메모리 확장회로.
KR1019860006777A 1986-08-16 1986-08-16 롬(rom)메모리 확장회로 KR890002323B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860006777A KR890002323B1 (ko) 1986-08-16 1986-08-16 롬(rom)메모리 확장회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860006777A KR890002323B1 (ko) 1986-08-16 1986-08-16 롬(rom)메모리 확장회로

Publications (2)

Publication Number Publication Date
KR880003249A KR880003249A (ko) 1988-05-14
KR890002323B1 true KR890002323B1 (ko) 1989-06-30

Family

ID=19251745

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860006777A KR890002323B1 (ko) 1986-08-16 1986-08-16 롬(rom)메모리 확장회로

Country Status (1)

Country Link
KR (1) KR890002323B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100542339B1 (ko) * 2000-02-19 2006-01-10 삼성전자주식회사 메모리 확장장치

Also Published As

Publication number Publication date
KR880003249A (ko) 1988-05-14

Similar Documents

Publication Publication Date Title
US5122987A (en) Semiconductor memory device with individually addressable space cells capable of driving a data bus
KR880013168A (ko) 반도체 기억장치
KR860002100A (ko) 반도체 기억장치
KR940016225A (ko) 반도체 기억장치
US4665509A (en) Semiconductor memory device comprising address holding flip-flop
US5392235A (en) Semiconductor memory device
KR890002323B1 (ko) 롬(rom)메모리 확장회로
US5880992A (en) Electrically erasable and programmable read only memory
US4563598A (en) Low power consuming decoder circuit for a semiconductor memory device
US4733377A (en) Asynchronous semiconductor memory device
US4829477A (en) Semiconductor memory device
KR950008440B1 (ko) 비트 클리어 및 레지스터 초기화 기능을 갖는 반도체 기억 회로
EP0156477A1 (en) A gate circuit for use in a microcomputer system
KR930018584A (ko) 워드선(Word line)구동회로와 이를 이용한 반도체 기억장치
KR950001724A (ko) 에러정정용 메모리장치
KR0141079B1 (ko) 메모리 맵방식 입출력영역의 자동인식 장치
KR960018899A (ko) 읽기변환쓰기기능을 가지는 메모리 모듈
KR19980064029A (ko) 선택 가능 메모리 모듈 및 그 동작 방법
KR19990034768A (ko) 프리디코더를 구비한 반도체 메모리장치
US4841298A (en) Bit pattern conversion system
US5889706A (en) Apparatus for and method of terminal setting of integrated circuit
KR19980014000A (ko) 라이트 드라이버
KR100436044B1 (ko) 더미 파이엑스 드라이버
KR940004643A (ko) 듀얼 포트 디램 장치
KR890004108B1 (ko) 확장가능한 속성(Attribute)회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee