KR870010535A - 연속 발생 데이터 블록의 스큐제거회로 및 그 방법 - Google Patents

연속 발생 데이터 블록의 스큐제거회로 및 그 방법 Download PDF

Info

Publication number
KR870010535A
KR870010535A KR870003297A KR870003297A KR870010535A KR 870010535 A KR870010535 A KR 870010535A KR 870003297 A KR870003297 A KR 870003297A KR 870003297 A KR870003297 A KR 870003297A KR 870010535 A KR870010535 A KR 870010535A
Authority
KR
South Korea
Prior art keywords
data
circuit
signal
read
data block
Prior art date
Application number
KR870003297A
Other languages
English (en)
Inventor
에이 패스데라 레너드
지이 르므완 모리스
Original Assignee
조엘 디이 탤코트
암펙크스 코오포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 조엘 디이 탤코트, 암펙크스 코오포레이션 filed Critical 조엘 디이 탤코트
Publication of KR870010535A publication Critical patent/KR870010535A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • H04N5/956Time-base error compensation by using a digital memory with independent write-in and read-out clock generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/20Signal processing not specific to the method of recording or reproducing; Circuits therefor for correction of skew for multitrack recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Television Signal Processing For Recording (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Facsimiles In General (AREA)
  • Image Processing (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Apparatus For Radiation Diagnosis (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Electric Clocks (AREA)

Abstract

내용 없음

Description

연속 발생 데이터 블록의 스큐제거회로 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 복수헤드 레코더장치와 함께 사용된 이 발명의 간략 블록선도.
제5도는 제1도에 묘사된 이 발명의 스큐(skew)제거 프로세서 회로의 블록선도.
제6A도 내지 6D도는 제5도 스큐제거 프로세서 회로의 조함개요 블록선도.

Claims (20)

  1. 제1데이터 블록의 끝과 그에 관련된 제2 데이터 블록의 시작 사이에서 시간적인 중복이 발생할 수 있는 연속적으로 발생하는 제이터 블록들을 탈스큐하는 회로로서,
    기억장치 판독 및 쓰기 제어신호들을 공급하는 수단으로서, 상기 판독 제어신호가 상기 쓰기 제어신호 와 무관한 수단,
    상기 제1 및 제2 데이타 블록들을 수신하도록 결합되어 상기 쓰기 제어신호에 응답하여 상기 연속 데이터 블록들을 번갈아 기억시키는 기억장치 수단, 및
    상기연속 데이터 블록들 사이의 중복 발생을 측정하고 임의의 중복에 대응하는 지연 기간동안 상기 기억장치 수단으로 부터의 상기 제2데이터 불록을 판독하지 못하도록 상기판독 제어신호를 억지하는 데이터 제어수단으로 구성된 연속 발생 데이터 블록의 스큐제거회로,
  2. 제1항에 있어서, 번갈아 기억된 데이터 블록들의 타이밍을 나타내는 오프 데이프 타이밍 신호들을 상기 데이터 제어수단에 제공하는 수단을 포함하고,
    상기 데이터제어수단이 상기 판독제어신호를 통해 제1 기억 데이터 블록의 판독을 허가하고 그 다음에 상기 치연 기간의 끝에서 제2기억 데이터 블록의 판독을 허가하는 연속 발생 데이터 블록의 스큐제거회로.
  3. 제2항에 있어서, 상기 기억장치 수단이 상기 쓰기 제어 신호에 응답하여 상기 제1 및 제2데이터블록들을 각각 번갈아 기억시키는 제1 및 제2기억 장치들을 포함하고, 상기 데이터 제어수단이 상기 오프테이프 타이밍 신호들을 수신하여 그로 부터 임의의 데이터 블록 중복을 측정하는 제 1및 제2데이터 셀렉터 제어회로들을 포함하는 연속 발생 데이터 블록의 스큐제거 회로.
  4. 제3항에 있어서, 상기 제 1및 제2데이터 셀렉터 제어회로들이, 각 데이터 블록내의 텔레비젼 수평주사선 개수를 나타내는 활동화 신호를 공급하는 통과 회로수단과, 상기 통과회로 수단에 응답하는 수단으로서 상기 활동화 신호에 응답하여 기억장치로 부터의 데이터 판독을 더 억지하는 수단을 포함하는 연속 발생 데이터 블록의 스큐제거회로.
  5. 제 4항에 있어서, 상기 제1및 제2데이터 셀렉티 제어회로들이, 오프 데이프타이밍 신호들과 활동화 신호르 수신하고 상기 타이밍신호와 활동화 신호 무두에 응답하여 기억장치로부터의 데이터 판독을 허가하는 쓰기-판독 이전 회로를 포함하는 연속 발생 데이터 블록의 스큐 제거회로.
  6. 제3항에 있어서, 상기 제1및 정2 기억장치들에 결합되어 그로부터의 각각의 데이터 블록들을 상기제1 및 제2 데이터 셀렉터 제어회로들의 판독 제어신호들에 응답하여 번갈아 선택하는 데인터 설렉터 수단을 더 포함하는 연속 발생 데이터 블록의 스큐제거회로.
  7. 연속적으로 발생하는 제1 및 제2데이터 신호들을 타스큐하는 다음 수단들로 구성된 회로:
    상기 제1 데이터 신호를 기억시키는 제1 기억장치 수단,
    상기 제2 데이터 신호를 기억시키는 제2 기억장치 수단,
    상기 제1 데이터 신호와 그에 관련된 상기 제2데이터신호의 발생간의 임의의 시간적 중복을 나타내는 지연된 전환신호를 발생시키는 데이터 셀렉터 제어수단, 및
    상기 데이터 셀렉터 제어수단에 결합되어 있어, 상기 제1기억장치 수단으로 부터의 제1데이터 신호를 선택하고, 다음에 상기 지연 전환신호에 응답하여 상기 제2기억장치 수단으로부터의 제2 데이터신호를 선택하는 데이터 셀렉터수단,
  8. 제7항에 있어서, 상기 데이터 셀렉터 제어 수단이, 기억된 제1및 제2데이터 신호들 사이의 임의의중복을 나타내는 오프테이프 타이밍신호들을 공급하는 수단과 상기 오프 테이프 타이밍 신호들을 수신하고 상기 데이터 신호들 사이의 임의의 중복의 정도에 응답하여 상기 지연 전환신호를 발생시키는 판독 제어수단을 포함하는 연속 발생 데이터 신호의 스큐제거회로.
  9. 제8항에 있어서, 상기 데이터 셀렉터 제어수단이, 상기 제1 및 제2데이터 신호 각각의 기간을 나타내는 활동화 신호를 공급하는 통과 카운터 수단을 다 포함하고,
    상기판독 제어수단이 상기 지연 전환 신호를 발생시킬 때 상기 활동화 신호에 더 응답하는 연속 발생데이터 신호의 스큐제거회로.
  10. 제8항에 있어서, 상기 판독제어수단이, 상기 데이터 셀렉터 제어수단내에 일체로 되어 있어 상기 제2데이터 신호를 판독하기 위한 제1판독허가 신호와 상기 제1데이터 신호를 판독하기 위한 제2판독허가 신호를 각기 공급하는 제 1및 제2회로들을 포함하고, 상기 제1및 제2판독허가신호들이 중복 발생시 상기 지연 전환 신호에 더 응답하는 연속 발생 데이터 신호의 스큐제거회로.
  11. 제7항에 있어서, 상기 제1 및 제2기억장치 수단들이 각각의쓰기 허가 회로들과 상기 쓰기 허가 회로들에 무관한 각각의 판독허가 회로들을 포함하고,
    상기 데이터 셀렉터 제어수단이 상기 제1 및 제2 쓰기 및 판독허가회로들에 선택된 제어신호들을 각각공급하는 제1 및 제2 셀렉터 제어회로들을 포함하는 연속 질생 데이터 신호의 스큐제거회로.
  12. 제1항에 있어서, 상기 제 1및 제2 셀렉터 제어회로들이,
    상기 데이터 신호들이 수신될 때 연속적인 제1 및 제2데이터 신호들을 각각의 제1 및 제2 기억장치수단들에 로드하는 제1 및 제2쓰기제어수단들,
    기억된 제2데이터신호의 판독을 억지하면서 기억될 제 1데이터신호를 상기 제1 기억장치 수단에서 판독하는 제 1판독제어수단,
    기억된 제1데이터신호의 판독을 억지하면서 기억된 제2 데이터신호를 상기 제2 기억장치 수단에서 판독하는 제2 판독제어수단을 포함하는 연속 발생 데이터 신호의 스큐제거회로.
  13. 제12항에 있어서, 상기 제 1및 제 2판독제어수단물이 각각,
    상기 제 1쓰기 허가회로가 상기 제 1기억장치 수단을 로드시킨후 상기 제1 판독허가회로를 허가하는 제 1 이전회로,
    상기 제2쓰기 허가 회로가 상기 제2기억장치 수단을 로드시킨후 상기 제2판독허가회로를 허가하는 제2 이전회로,
    상기제1 이전회로가 상기 제1 판독허가회로를 허가하는 한 상기 제2 이전회로를 억지하는 제1 판독정지회로, 및
    상기 제2이전회로가 상기 제2판독 허가회로를 허가하는 산 상기 제1 이전회로를 억지하는 제2판독정지회로를 포함하는 연속발생데이터 신호의 스큐제거회로.
  14. 제13항에 있어서, 상기 제1 및 제2판독제어수단들이, 상기 제1및 제2이전회로들과 상기 제1 및 제2판독정지회로들에 각각 결합되어 거기에 상기 제 1및 제 2데이터신호들 각각의 기간을 나타내는 각각의 활동화 신호들을 공급하는 제1 및 제2 통과회로수단들을 각각 더 포함하는 연속 발생 데이터 신호의 스큐제거회로.
  15. 연속적인 제1 및 제2데이터 블록들을 탈스큐하는 다음 수단들로 구성된 회로;
    상기 제1데이터 블록을 기억시키는 제1기억장치 수단,
    상기 제2데이터 블록을 기억시키는 제2기억장치 수단.
    상기 제1 및 제2기억장치 수단을 결합되어 상기 제1데이터 블록의 끝과 상기 제2데이터 블록의 시작을 측정하는 데이터 셀렉터 제어수단, 및
    상기 데이터 셀렉터 제어수단에 결합되어 상기 데이터 설렉터 제어수단이 상기 제1데이터 블록의 끝을 측정한 후에만 상기 제2기억장치 수단으로 부터의 상기 제2데이터 블록의 판독을 선택하는 데이터 셀렉터 수단.
  16. 각각의 복수 재생헤드들에 의해 각각의 데이터 블록 타이밍 신호들과 함께 해독되는 연속한 데이터 블록들을 탈스큐하는 회로로서, 데이터 블록들이 헤드들의 각 통과에 해당하는 선택된 갯수의 텔레비젼 주사선들을 포함하고, 해독되는 연속한 데이터 블록들 사이에 시간적인 중복이 발생할 수 있는, 다음으로 구성되는 연속한 데이터 불록의 스큐제거회로;
    제1데이터 블록을 기억하는 제1기억장치 유니트,
    제2데이터 블록을 기억하는 제2기억장치 유니트.
    상기 제1 기억장치 유니트에 결합되고 상기 제1데이터블록을 그 타이밍신호에 응답하여 로드하는 제1셀렉터 제어회로.
    상기 제2기억장치 유니트에 결합되고 상기 제2데이터 불록을 그 타이밍 신호에 응답하여 로드하는 제2셀렉터 제어회로.
    상기 제1 및 제2기억 데이터 블록들 사이의 임의의 중복을 측정하도록 상기 제1 및 제2셀렉터 제어회로들에 각각 포함된 제1 및 제2회로수단들, 및
    상기 제1 및 제2기억장치 유니트들에 결합되고 그로부터의 각각의 데이터 블록들을 상기 제1 및 제2회로수단들에 응답하여 선택하는 데이터 셀렉터 수단.
  17. 제16항에 있어서, 각각의 제1 및 제2회수단들에 결합되고 상기 헤드들의 각 통과에서의 텔레비젼 주사선 개수를 나타내는 제1 및 제2활동화 신호들을 공급하는 제1 및 제2통과 카운터 회로들을 포함하고,
    상기 제1 및 제2회로수단들이, 각각의 제1 및 제2통과 카운터회로들에 결합되고 상기 활동화 신호들과 데이터 블록 타이밍 신호들에 응답하여 데이터 블록 판독신호를 해당 기억장치 유니트에 공급하고 관련 데이터 선택신호를 상기 데이터 셀렉터 수단에 공급하는 제1 및 제2쓰기 판독 이전회로들을 포함하는 연속한 데이터 블록의 스큐제거회로.
  18. 제17항에 있어서, 각각의 제1 및 제2통과 카운터 회로들과 제1 및 제2쓰기-판독이전회로들에 결합되어 각각의 제1 및 제2최종선 지체 신호들을 상기 제1 및 제2기억장치 유니트들에 각각 공급하고, 상기 제1기억장치 유니트의 판독이 완료될때까지 상기 제2기억장치 유니트에 의한 판독을 억지하고, 그 역으로도 마찬가지로 억지하는 제1 및 제2판독장치회로들을 포함하는 연 한 데이터 블록의 스큐제거회로.
  19. 한 데이터 블록의 끝과 그에 관려된 다음 데이터 블록의 시작 사이에 중복이 발생할 수 있는 연속한 데이터 블록들을 탈스큐하는 다음 단계들로 구성된 방법;
    때를 맞춰 발생하는 연속 데이터 블록들을 기억하는 단계,
    2차 기억 데이터 블록과 선차 기억 데이터 블록 사이에 중복이 있음을 측정하는 단계,
    상기 2차 기억 데이터 블록의 판독을 억지하면서 상기 선차기억 데이터 블록을 판독하는 단계,
    상기 선차 기억 데이터 블록이 판독딘 후에만 상기 2차 기억 데이터 블록을 판독하는 단계, 및 탈스큐된 데이터 블록들을 처음의 원래 연속상태대로 조합하는 단계.
  20. 제19항에 있어서, 연속적으로 기억된 데이터 블록들 각각의 기간을 측정하는 단계와,
    상기 선차 기억데이터 블록의 측정기간에 응답하여 상기 2차 기억 데이터 블록의 판독을 지연시키는 단계를 포함하는 연속한 데이터 블록들의 스큐제거방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR870003297A 1986-04-11 1987-04-07 연속 발생 데이터 블록의 스큐제거회로 및 그 방법 KR870010535A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/851,078 US4775899A (en) 1986-04-11 1986-04-11 Apparatus for deskewing successively occurring blocks of data
US851078 1992-03-13

Publications (1)

Publication Number Publication Date
KR870010535A true KR870010535A (ko) 1987-11-30

Family

ID=25309917

Family Applications (1)

Application Number Title Priority Date Filing Date
KR870003297A KR870010535A (ko) 1986-04-11 1987-04-07 연속 발생 데이터 블록의 스큐제거회로 및 그 방법

Country Status (6)

Country Link
US (1) US4775899A (ko)
EP (1) EP0241130B1 (ko)
JP (1) JPS62243171A (ko)
KR (1) KR870010535A (ko)
AT (1) ATE59516T1 (ko)
DE (1) DE3767002D1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100242591B1 (ko) * 1996-10-22 2000-02-01 김영환 스큐 보상회로를 가지는 장치 및 그 제어방법
KR100403043B1 (ko) * 1996-05-21 2004-02-11 삼성전자주식회사 하드디스크드라이브의데이터라이트개선장치

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0396362B1 (en) * 1989-04-28 1993-12-01 Victor Company Of Japan, Ltd. Helical scan type playback apparatus for video data recorded on magnetic tape
JP2864550B2 (ja) * 1989-08-25 1999-03-03 ソニー株式会社 映像信号再生装置
KR920006995B1 (ko) * 1990-06-27 1992-08-24 삼성전자 주식회사 디지탈신호 재생처리장치
JP3111102B2 (ja) * 1991-12-19 2000-11-20 パイオニア株式会社 ビデオ信号の時間軸変換装置
US5453612A (en) * 1992-07-15 1995-09-26 Fuji Electric Co., Ltd. Container inner surface tester employing a television camera and digitized image to scan for defects
KR0154998B1 (ko) * 1994-10-13 1998-11-16 김광호 영상메모리의 데이타 혼선방지회로
US5606466A (en) * 1995-10-23 1997-02-25 Quantum Corporation Method for overlapping block read events in disk drive
WO2006038909A2 (en) * 2004-02-19 2006-04-13 Oxford Superconducting Technology IMPROVING CRITICAL DENSITY IN Nb3Sn SUPERCONDUCTING WIRE
JP2007188545A (ja) * 2006-01-11 2007-07-26 Sony Corp 磁気記録再生方式および磁気記録再生装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1143857A (ko) * 1966-06-03
US3497634A (en) * 1967-03-17 1970-02-24 Ampex Wideband instrumentation rotary head system using redundant recording and reproducing
US3708783A (en) * 1971-06-18 1973-01-02 Ampex Interchannel time displacement correction method and apparatus
US3860952B2 (en) * 1973-07-23 1996-05-07 Harris Corp Video time base corrector
US4018990A (en) * 1975-02-13 1977-04-19 Consolidated Video Systems, Inc. Digital video synchronizer
US4054921A (en) * 1975-05-19 1977-10-18 Sony Corporation Automatic time-base error correction system
DE2642019C2 (de) * 1976-09-18 1982-06-03 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zur Wiedergabe von auf einem Aufzeichnungsträger - vorzugsweise Magnetband - in einzelnen Spuren aufgezeichneten Videosignalen
JPS594279A (ja) * 1982-06-29 1984-01-11 Sony Corp 磁気記録再生装置
GB2154825B (en) * 1984-02-22 1987-06-17 Sony Corp Digital television signal processing apparatus
JPS60231977A (ja) * 1984-04-28 1985-11-18 Sony Corp 映像信号再生装置
JPH0712229B2 (ja) * 1984-12-25 1995-02-08 ソニー株式会社 時間軸補正装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100403043B1 (ko) * 1996-05-21 2004-02-11 삼성전자주식회사 하드디스크드라이브의데이터라이트개선장치
KR100242591B1 (ko) * 1996-10-22 2000-02-01 김영환 스큐 보상회로를 가지는 장치 및 그 제어방법

Also Published As

Publication number Publication date
JPS62243171A (ja) 1987-10-23
EP0241130A2 (en) 1987-10-14
ATE59516T1 (de) 1991-01-15
EP0241130B1 (en) 1990-12-27
DE3767002D1 (de) 1991-02-07
US4775899A (en) 1988-10-04
EP0241130A3 (en) 1989-06-07

Similar Documents

Publication Publication Date Title
KR870010535A (ko) 연속 발생 데이터 블록의 스큐제거회로 및 그 방법
KR970060159A (ko) 정보 신호 기록 장치 및 방법
GB933474A (en) Improvements in data-processing apparatus
ATE27496T1 (de) Stoerungserkennungs- und -aufzeichnungssystem.
KR960005605A (ko) 반도체 기억장치
KR910007309A (ko) 효과적인 직렬 데이타 통신용 제어기와, 그 시스템
JPS57166773A (en) Reproducing method of picture scan
DE3064435D1 (en) Device for ultrasonic scanning
KR880012091A (ko) 픽쳐-인-픽쳐 비디오 신호 발생기
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR860002912A (ko) 문자방송 수신장치의 오차정정제어방법 및 그 장치
US3665424A (en) Buffer store with a control circuit for each stage
KR930018505A (ko) 디지탈 vtr의 재생화면 탐색제어장치
JPS5787288A (en) Video signal processing device
KR910019022A (ko) 영상신호 처리방법 및 장치
KR940006173B1 (ko) 클럭 변환 회로
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU1221745A1 (ru) Счетное устройство
JPS56114472A (en) Rationalizing device for recording signal of partial reading and recording device
JPS57172577A (en) Vtr
SU1582202A1 (ru) Устройство дл поиска информации на ленточном носителе записи
JPS5658114A (en) Data delaying device
JPS63310298A (ja) タイムスロット入替え装置
JPS578999A (en) Memory controller
JPS5718168A (en) Key signal generation device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application