KR860006734A - 신호 선택 회로 - Google Patents

신호 선택 회로 Download PDF

Info

Publication number
KR860006734A
KR860006734A KR1019860001417A KR860001417A KR860006734A KR 860006734 A KR860006734 A KR 860006734A KR 1019860001417 A KR1019860001417 A KR 1019860001417A KR 860001417 A KR860001417 A KR 860001417A KR 860006734 A KR860006734 A KR 860006734A
Authority
KR
South Korea
Prior art keywords
gate
signal
signals
gate circuits
circuit
Prior art date
Application number
KR1019860001417A
Other languages
English (en)
Other versions
KR930007676B1 (ko
Inventor
노부유끼 야스다
Original Assignee
소니 가부시끼 가이샤
오오가 노리오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤, 오오가 노리오 filed Critical 소니 가부시끼 가이샤
Publication of KR860006734A publication Critical patent/KR860006734A/ko
Application granted granted Critical
Publication of KR930007676B1 publication Critical patent/KR930007676B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/007Arrangement of the information on the record carrier, e.g. form of tracks, actual track shape, e.g. wobbled, or cross-section, e.g. v-shaped; Sequential information structures, e.g. sectoring or header formats within a track
    • G11B7/013Arrangement of the information on the record carrier, e.g. form of tracks, actual track shape, e.g. wobbled, or cross-section, e.g. v-shaped; Sequential information structures, e.g. sectoring or header formats within a track for discrete information, i.e. where each information unit is stored in a distinct discrete location, e.g. digital information formats within a data block or sector
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Electronic Switches (AREA)
  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Selective Calling Equipment (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

내용 없음

Description

신호 선택 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 신호 선택회로에 적용된 광학 디스크 재생장치의 블럭 다이어그램. 제2도는 디지탈 데이타 형태의 구성도. 제3도는 제1도에서 사용된 에러 정정 디코더의 블럭 다이어그램.
* 도면의 주요부분에 대한 부호의 설명
1 : 디스크 2 : 주축모터 4 : 광학헤드 12 : 디지탈 복조기 13 : 버퍼 메모리 17 : 에러 정정회로 19 : 데이타 변환기 22 : 보간회로 45 : 동기화 회로 82 : 기록 어드레스발생기 83 : 판독 어드레스발생기 84 : 직렬/병렬 변환기

Claims (4)

  1. 신호 선택회로에 있어서, 다수의 신호를 공급하는 다수의 입력 단자와; 상기 다수의 입력 단자에 연결된 다수의 게이트 회로와: 상기 다수의 게이트회로를 통하여 상기 다수의 신호를 공급하는 다수의 출력단자와; 상기 다수의 게이트 회로를 순환적으로 개방시키기 위하여 각각의 게이트 신호를 발생하여 상기 다수의 게이트 회로의 하나를 지정하기 위한 지정 수단과; 상기 다수의 신호중 적어도 하나가 개방상태에 있는 상기 게이트 회로의 하나를 통하여 얻어졌을 때 검출하기 위하며, 최후 지정된 게이트회로에서 상기지정 수단의 지정을 유지하기 위한 금지수단을 구비하는 것을 특징으로 하는 신호 선택 회로.
  2. 신호 선택회로에 있어서, 다수의 신호를 공급하는 다수의 입력 단자와; 상기 다수의 입력 단자에 연결된 다수의 게이트 회로와; 상기 다수의 게이트회로를 통하여 상기 다수의 신호를 공급하는 다수의 출력단자와; 계수값을 발생시키기 위한 순차 계수기와; 상기 게이트 회로를 순환적으로 개방시키기 위하여 상기 다수의 게이트 회로에 대한 다수의 게이트 신호를 발생하도록 상기 순차 계수기로 부터의 상기 계수값을 디코딩하기 위한 디코딩 회로와; 상기 다수의 게이트 회로에 연결되어, 그것으로 부터의 계수 동작을 정지시키도록 상기 계수기에 제공되어질 금지 신호를 발생하기 위하여 상기 다수의 신호중 적어도 하나가 개방 상태에 있는 상기 게이트 회로의 하나를 통하여 얻어졌을 때 검출하기 위한 회로수단을 구비하는 것을 특징으로 하는 신호 선택 회로.
  3. 제2항에 있어서, 상기 순차 계수기는 선택적으로 상이한 양에 의해 계수되도록 제어 신호에 의하여 제어되며, 임의의 상기 게이트 회로를 순환적으로 개방시키기 위하여 상기 다수의 게이트 회로에 대한 다수의 게이트 신호를 발생하도록 상기 순차 계수기로 부터의 상기 계수값을 디코딩하기 위한 디코딩회로를 특징으로 하는 신호 선택 회로.
  4. 제2항에 있어서, 상기 입력 단자와 상기 게이트 회로 사이에 연결되어, 그것으로 부터의 각각의 클리어 단자에서 상기 입력 신호를 공급하는 다수의 시프트 레지스터와; 상기 시프트 레지스터에 연결되어, 그것으로 부터의 각각의 입력단자에서 다수의 일정한 전압신호를 공급하는 다수의 선택기를 구비하되, 상기 시프트 레지스터의 출력은 각각 상기 게이트회로의 입력에 연결되며, 상기 게이트 회로의 출력은 각각 상기 선택기의 선택 제어단자에 연결되는 것을 특징으로 하는 신호 선택 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860001417A 1985-02-28 1986-02-28 다수의 입/출력 동작을 동시에 수행하는 신호 선택회로 KR930007676B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP39490 1985-02-28
JP60039490A JP2565184B2 (ja) 1985-02-28 1985-02-28 信号選択回路

Publications (2)

Publication Number Publication Date
KR860006734A true KR860006734A (ko) 1986-09-15
KR930007676B1 KR930007676B1 (ko) 1993-08-18

Family

ID=12554491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860001417A KR930007676B1 (ko) 1985-02-28 1986-02-28 다수의 입/출력 동작을 동시에 수행하는 신호 선택회로

Country Status (7)

Country Link
US (1) US4763123A (ko)
EP (1) EP0196166B1 (ko)
JP (1) JP2565184B2 (ko)
KR (1) KR930007676B1 (ko)
AT (1) ATE57783T1 (ko)
CA (1) CA1251573A (ko)
DE (1) DE3675050D1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2670115B2 (ja) * 1988-11-18 1997-10-29 パイオニア株式会社 自動選曲演奏装置
US4914429A (en) * 1988-12-09 1990-04-03 Transwitch Corp. Switch components and multiple data rate non-blocking switch network utilizing the same
US4967405A (en) * 1988-12-09 1990-10-30 Transwitch Corporation System for cross-connecting high speed digital SONET signals
US5033064A (en) * 1988-12-09 1991-07-16 Transwitch Corporation Clock dejitter circuit for regenerating DS1 signal
US5040170A (en) * 1988-12-09 1991-08-13 Transwitch Corporation System for cross-connecting high speed digital signals
JPH04121057U (ja) * 1991-04-02 1992-10-29 アルパイン株式会社 Cdプレーヤ
JPH0793913A (ja) * 1993-07-27 1995-04-07 Victor Co Of Japan Ltd 誤り訂正装置
AU4207800A (en) 1999-04-09 2000-11-14 Sony Electronics Inc. Interleavers and de-interleavers

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3560939A (en) * 1968-07-05 1971-02-02 Kozponti Fiz Kutato Intezet Digital channel selection apparatus
BE754135A (fr) * 1969-10-17 1970-12-31 Burroughs Corp Circuit selecteur a grande vitesse
JPS5528580B2 (ko) * 1974-06-13 1980-07-29
FR2410826A1 (fr) * 1977-12-02 1979-06-29 Renault Procede de reperage de la position angulaire d'une piece animee d'un mouvement de rotation et appareil en faisant application
JPS5580867A (en) * 1978-12-12 1980-06-18 Sony Corp Block synchronous signal extracting circuit
DE2938947A1 (de) * 1979-09-26 1981-04-09 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung fuer einen analogvergleicher
US4364029A (en) * 1981-07-08 1982-12-14 The United States Of America As Represented By The Department Of Energy Fast transient digitizer
US4453260A (en) * 1982-06-15 1984-06-05 Tokyo Shibaura Denki Kabushiki Kaisha Synchronizing circuit for detecting and interpolating sync signals contained in digital signal
JPS5996983U (ja) * 1982-12-21 1984-06-30 日本電気株式会社 信号選択走査回路
JPS59140666A (ja) * 1983-01-31 1984-08-13 Victor Co Of Japan Ltd 回転記録媒体再生装置
JPS6052960A (ja) * 1983-09-01 1985-03-26 Sony Corp デイスク再生装置
NL8303859A (nl) * 1983-11-10 1985-06-03 Philips Nv Selektief scramblen bij compact disc.
US4583208A (en) * 1984-02-08 1986-04-15 Optical Storage International-U.S. Sector mark decoder for an optical recorder
EP0156440B1 (en) * 1984-03-24 1990-01-24 Koninklijke Philips Electronics N.V. An information transmission method with error correction for user words, an error correcting decoding method for such user words, an apparatus for information transmission for use with the method, a device for information decoding for use with the method and an apparatus for use with such device

Also Published As

Publication number Publication date
JPS61198913A (ja) 1986-09-03
DE3675050D1 (de) 1990-11-29
US4763123A (en) 1988-08-09
EP0196166B1 (en) 1990-10-24
JP2565184B2 (ja) 1996-12-18
CA1251573A (en) 1989-03-21
ATE57783T1 (de) 1990-11-15
KR930007676B1 (ko) 1993-08-18
EP0196166A1 (en) 1986-10-01

Similar Documents

Publication Publication Date Title
KR890017668A (ko) 디지탈 데이타 기록 및 재생장치
KR850003610A (ko) 반도체 메모리 장치
KR910001777A (ko) 속도변환용 라인 메모리
KR850008071A (ko) 디지탈 스위칭 모듈
KR860009422A (ko) 기억회로
KR910013193A (ko) 디지탈 신호처리 회로
KR860006734A (ko) 신호 선택 회로
KR920005082A (ko) 크로스 인터리브 회로
KR880005609A (ko) 부호 에러 정정회로
KR890013647A (ko) Pcm 신호의 편집장치
KR890016442A (ko) 전자시계용 집적회로 및 전자시계
KR860003555A (ko) 디스크 제어기용 비트스트림 구성장치
KR960011842A (ko) 데이타 엔코더
ATE137879T1 (de) Digitale signalverarbeitungsschaltungen
JPS56156978A (en) Memory control system
KR860009421A (ko) 논리기능을 가진 기억회로
KR950030117A (ko) 디지탈 기록 시스템의 데이타 인터리브 방법 및 장치
KR890008707A (ko) Cd 재생용 집적회로
US4543620A (en) Code generating apparatus
KR970025144A (ko) 가변길이 복호화기의 메모리 인터페이스방법 및 회로
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
KR880004480Y1 (ko) 버스 타이밍 보정회로
SU1151960A1 (ru) Микропрограммное устройство управлени
SU767812A2 (ru) Устройство дл обучени и контрол знаний учащихс
SU1022216A1 (ru) Устройство дл контрол доменной пам ти

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030716

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee