KR850003022A - 자성 매개 데이타 재생 시스템용 디지탈 장치 - Google Patents

자성 매개 데이타 재생 시스템용 디지탈 장치 Download PDF

Info

Publication number
KR850003022A
KR850003022A KR1019840006640A KR840006640A KR850003022A KR 850003022 A KR850003022 A KR 850003022A KR 1019840006640 A KR1019840006640 A KR 1019840006640A KR 840006640 A KR840006640 A KR 840006640A KR 850003022 A KR850003022 A KR 850003022A
Authority
KR
South Korea
Prior art keywords
code
interval
pulse
data
control signal
Prior art date
Application number
KR1019840006640A
Other languages
English (en)
Other versions
KR920003520B1 (ko
Inventor
파시오 트로레티 보니
Original Assignee
프란세스코 카스텔라노
하니웰 인포메이션 시스템즈 이탈리아 에스·피·에이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프란세스코 카스텔라노, 하니웰 인포메이션 시스템즈 이탈리아 에스·피·에이 filed Critical 프란세스코 카스텔라노
Publication of KR850003022A publication Critical patent/KR850003022A/ko
Application granted granted Critical
Publication of KR920003520B1 publication Critical patent/KR920003520B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10212Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter compensation for data shift, e.g. pulse-crowding effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1407Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol
    • G11B20/1419Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol to or from biphase level coding, i.e. to or from codes where a one is coded as a transition from a high to a low level during the middle of a bit cell and a zero is encoded as a transition from a low to a high level during the middle of a bit cell or vice versa, e.g. split phase code, Manchester code conversion to or from biphase space or mark coding, i.e. to or from codes where there is a transition at the beginning of every bit cell and a one has no second transition and a zero has a second transition one half of a bit period later or vice versa, e.g. double frequency code, FM code
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음

Description

자성 매개 데이타 재생 시스템용 디지탈 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 디지탈장치를 구성하는 전형적인 데이타 처리 시스템의 블럭도이다.
제2도는 본 발명에 따른 디지탈장치의 블럭도이다.

Claims (4)

  1. 데이터가 공칭속도의 전후속도로 움직이는 자성매체에서 FM 또는 MFM으로 기록되고, 자성매체의 리딩이 타이밍/데이타펄스의 시퀸스로 입력에 공급되며, 각각 두 개의 뒤이어 발생되는 데이터펄스에 의해 가변시간 간격이 동일시되고, 클럭펄스 발진기로부터 반은 클럭펄스에 의해 클럭되어지는 데이터 재생시스템용 디지털 장치에 있어서, 상기 클럭펄스와 상기 타이밍 데이터 펄스에 응답하며, 상기 타이밍/데이타 펄스들중 각각의 n번째 펄스를 수락한후 출력에서 상기 타이밍/데이타펄스 “n”과 상기 타이밍/데이타펄스들중 직전의 펄스 “n-1”사이의 시간간격 “N”의 작동지속기간을 표시하는 첫번째 코드(CNT 1-6)를 공급하고 상기 수락된 n번째 타이밍/데이타펄스에 대해 적당하게 지연된 활성펄스(LOAD OUT)를 공급하는 타이밍장치(20) 및 측정장치인 논리유니트(31), 입력에서 상기 첫번째 코드를 받고, 상기 간격 “N”의 실제 작동기간이 선정된 공칭지속기간과 선정된 양이하로 다를 경우 첫번째 레벨로 첫번째 제어신호 (NOM INT)를 출력해서 공급시키는 논리장치, 입력에서 상기 첫번째 제어신호와 상기 활성펄스를 받고, 공칭속도에 대해 상기 자성매체의 속도에러를 표시하며 상기 첫번째 제어신호가 활성펄스들 사이의계속해서 발생되는 선정수의 주기동안 첫번째 레벨이 있을때 변화되는 두번째 코드를 출력에서 공급시키는 속도에러 검지 및 스토리지 장치, 입력에서 상기 첫번째와 두번째 코드를 받고, 상기 매체의 속도에러에 대해 수정된 상기 간격 “N”의 지속기간을 표시하는 세번째 코드(SR 1-5)를 출력에서 공급시키는 속도에러 수정장치, 어드레스 입력의 첫번째 세트에서 상기 “N”간격에 관계되는 상기 세번째 코드를 받고 MFM데이타 기록의 경우에 어드레스 입력의 두번째 세트에서 상기 “N” 간격앞의 여러 간격의 공칭지속기간을 가르키고 또 적어도 간격 “N-1”의 속도에 대해 수정된 지속기간을 가르키는 네번째 코드(FB1-6)을 받으며, 첫번째 출력세트에서 상기 “N”간격에 연상되어야 하는 공칭간격을 표시하는 다섯번째 코드를 공급시키고, 두번째 출력세트에서 적어도 MFM 데이타 기록의 경우에 상기 “N”간격과 적어도 이 간격 “N 1”에 연상되는 공칭 지속간격을 가르키고 또 상기 “N”간격의 속도에 대해 수정된 지속기간을 가르키는 여섯번째 코드(PR 1-6)를 공급시키며, 트랜스코딩(transcoding) 메모리의 형태로 된 피크 시프트 수정장치, 상기 활성펄스에 의해 클럭되고, 입력에서 상기 활성펄스를 받기전에 상기 여섯번째 코드를 받으며, 상기 활성펄스에 의해 클럭된후 어드레스 입력의 상기 두번째 세트에 대한 상기 네번째코드에 따라 출력이 상기 여섯번째 코드를 공급시키는 래칭장치, 입력에서 상기 다섯번째 코드를 받고, 상기 활성펄스에 의해 트리거되며, 출력에서 상기 다섯번째 코드에 관계되는 간격의 공칭지속기간을 표시하는 교체수를 가진 윈도우 신호를 공급시키고 상기 윈도우 신호의 마지막 교체에 대해 적당한 펄스관계를 가지고 있는 타이밍/데이타가 재생되는 펄스를 공급시키는 윈도우 및 신호생성장치로 구성되어 있는 것을 특징으로 하는 데이타 재생 시스템용 디지탈 장치.
  2. 제1항에 있어서, 상기 논리장치와 상기 속도에러 수정장치가 상기 첫번째와 두번째 코드에 의해 어드레스되는 두번째 트랜스 코딩 메모리로 구성되어 있고, 상기 첫번째 제어신호와 상기 세번째 코드를 출력에서 전달하는 것을 특징으로 하는 디지탈 장치.
  3. 제1항에 있어서, 상기 속도에러 검지 및 스토리지 장치가 상기 활성펄스 및 상기 첫번째 제어신호에 응답하고, 상기 첫번째 제어신호가 활성펄스 사이의 계속되는 선정된 수의 주기동안 상기 첫번째 레벨로 상승되는지 또는 상기 첫번째 레벨로 지속되는지를 표시하는 두번째 제어신호를 출력에서 첫번째 레벨로 공급시키는 주기카운터 장치인 플립플롭(340)과 카운터(342), 첫번째 레벨에서 상기 두번째 제어신호에 의해 선정된 상태로 세트되고, 클럭펄스를 받음에 의해 증분되는 주기지속기간 카운터인 카운터(346)(347), 입력이 상기 주기지속기간 카운터의 출력에 연결되어 있고, 상기 첫번째 제어신호가 계속되는 선정된 수의 주기동안 상기 첫번째 레벨로 지속되어 있다는 것을 가르키는 첫번째 레벨에서 상기 두번째 제어신호에 의해 이 네이블되며, 상기 주기지속기간 카운터에 의해 도달된 상태수의 최고로 중요한 부분이 래치될 수 있게 상기 최고로 중요한 부분을 상기 두번째 코드로 공급시키는 레지스터(349)로 구성되어 있는 것을 특징으로 하는 디지탈 장치.
  4. 제3항에 있어서, 계속되는 상기 선정된 수의 주기가 2P이고, P는 정수인 것을 특징으로 하는 디지탈 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840006640A 1983-10-25 1984-10-25 자성 매개 데이타 재생 시스템용 디지탈 장치 KR920003520B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IT8323411A IT1206332B (it) 1983-10-25 1983-10-25 Apparato digitale per sistema di recupero di informazioni binarie registrate su supporti magnetici.
IT23411A/83 1983-10-25

Publications (2)

Publication Number Publication Date
KR850003022A true KR850003022A (ko) 1985-05-28
KR920003520B1 KR920003520B1 (ko) 1992-05-02

Family

ID=11206854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840006640A KR920003520B1 (ko) 1983-10-25 1984-10-25 자성 매개 데이타 재생 시스템용 디지탈 장치

Country Status (6)

Country Link
US (1) US4672482A (ko)
EP (1) EP0141028B1 (ko)
JP (1) JPS60253064A (ko)
KR (1) KR920003520B1 (ko)
DE (1) DE3482431D1 (ko)
IT (1) IT1206332B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1185411B (it) * 1985-10-10 1987-11-12 Honeywell Inf Systems Separatore digitale di dati
IT1185412B (it) * 1985-10-10 1987-11-12 Honeywell Inf Systems Tseparatore digitale di dati
JP2540805B2 (ja) * 1986-04-12 1996-10-09 ソニー株式会社 ディジタル信号の伝送装置
US4734900A (en) * 1986-04-25 1988-03-29 International Business Machines Corporation Restoring and clocking pulse width modulated data
US4780844A (en) * 1986-07-18 1988-10-25 Commodore-Amiga, Inc. Data input circuit with digital phase locked loop
JPS6352307A (ja) * 1986-08-20 1988-03-05 Toshiba Corp 磁気デイスク装置
US4851932A (en) * 1988-01-29 1989-07-25 Storage Technology Corporation Adaptive compensation circuit for moving data storage media
JP2554719B2 (ja) * 1988-09-30 1996-11-13 株式会社東芝 記録データ読取り方式
US5025457A (en) * 1989-04-21 1991-06-18 Codex Corporation Synchronizing continuous bit stream oriented terminals in a communications network
US5543975A (en) * 1993-11-12 1996-08-06 Hewlett-Packard Company Removal of precompensation in a write data signal from a flexible disk controller
JP3345515B2 (ja) * 1994-08-31 2002-11-18 アイワ株式会社 ピークシフト補正回路およびそれを使用した磁気記録媒体再生装置
US6419554B2 (en) * 1999-06-24 2002-07-16 Micron Technology, Inc. Fixed abrasive chemical-mechanical planarization of titanium nitride

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2234203A1 (de) * 1972-07-12 1974-01-31 Licentia Gmbh Verfahren und vorrichtung zum empfang seriell ankommender, digitaler, phasenkodierter signale
IT1007175B (it) * 1973-02-08 1976-10-30 Siemens Ag Circuito correttore digitale per correggere le sequenze di impulsi di lettura fornite da una memoria a strato magnetico
US3864735A (en) * 1973-09-12 1975-02-04 Burroughs Corp Read/write system for high density magnetic recording
US4222080A (en) * 1978-12-21 1980-09-09 International Business Machines Corporation Velocity tolerant decoding technique
US4344039A (en) * 1979-03-13 1982-08-10 Sanyo Electric Co., Ltd. Demodulating circuit for self-clocking-information
US4298956A (en) * 1979-05-14 1981-11-03 Honeywell Information Systems Inc. Digital read recovery with variable frequency compensation using read only memories
US4393458A (en) * 1980-02-06 1983-07-12 Sperry Corporation Data recovery method and apparatus using variable window
JPS5720052A (en) * 1980-07-11 1982-02-02 Toshiba Corp Input data synchronizing circuit
JPS5744233A (en) * 1980-08-28 1982-03-12 Matsushita Electric Ind Co Ltd Recorder and reproducer of digital signal
JPS5763957A (en) * 1980-10-06 1982-04-17 Hitachi Ltd Mfm demodulating circuit
US4547890A (en) * 1982-09-28 1985-10-15 Abraham M. Gindi Apparatus and method for forming d.c. free codes

Also Published As

Publication number Publication date
KR920003520B1 (ko) 1992-05-02
EP0141028B1 (en) 1990-06-06
IT8323411A0 (it) 1983-10-25
IT1206332B (it) 1989-04-14
DE3482431D1 (de) 1990-07-12
US4672482A (en) 1987-06-09
EP0141028A2 (en) 1985-05-15
JPS60253064A (ja) 1985-12-13
JPH0566676B2 (ko) 1993-09-22
EP0141028A3 (en) 1987-12-09

Similar Documents

Publication Publication Date Title
US4864573A (en) Apparatus for reproducing a pcm modulated signal, comprising a muting circuit
KR850003022A (ko) 자성 매개 데이타 재생 시스템용 디지탈 장치
KR950006811A (ko) 디스크 재생 장치, 신호 처리 회로, 재생 속도 검출 회로 및 재생방법
GB1324386A (en) Recording and reproducing information in a self-clocking non- return-to-zero format
GB1242724A (en) Binary data handling system
US3736581A (en) High density digital recording
KR880001340B1 (ko) 데이타 재생장치
US5475455A (en) Information recording device
JPH036694B2 (ko)
US4363050A (en) Digitized audio record and playback system
US3653009A (en) Correction of asynchronous timing utilizing a phase control loop
GB1265402A (ko)
SU1195382A1 (ru) Устройство для записи и воспроизведения цифровой информации
US3609725A (en) Variable phase clock for recovery of data
JPH0645894A (ja) 遅延パルス発生回路
JP2576547B2 (ja) クロック信号再生回路
JP2553072B2 (ja) 同期回路
JP2553730B2 (ja) データ書き込み装置
SU1569878A1 (ru) Устройство дл цифровой магнитной записи
JP2587556B2 (ja) クロック再生回路
SU594595A1 (ru) Устройство дл тактовой синхронизации с регенерацией дискретных сигналов
SU663113A1 (ru) Двоичный счетчик
RU1786507C (ru) Способ магнитной записи цифровой информации
JP2797415B2 (ja) パルス幅変調装置
JP2792120B2 (ja) ディジタル位相制御回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19950331

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee