KR880001340B1 - 데이타 재생장치 - Google Patents
데이타 재생장치 Download PDFInfo
- Publication number
- KR880001340B1 KR880001340B1 KR8204600A KR820004600A KR880001340B1 KR 880001340 B1 KR880001340 B1 KR 880001340B1 KR 8204600 A KR8204600 A KR 8204600A KR 820004600 A KR820004600 A KR 820004600A KR 880001340 B1 KR880001340 B1 KR 880001340B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- track
- read
- counter
- output
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/28—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
- G11B27/30—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
- G11B27/3027—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1806—Pulse code modulation systems for audio signals
- G11B20/1809—Pulse code modulation systems for audio signals by interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/20—Signal processing not specific to the method of recording or reproducing; Circuits therefor for correction of skew for multitrack recording
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/22—Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions
- G11B20/225—Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions for reducing wow or flutter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/92—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N5/926—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/937—Regeneration of the television signal or of selected parts thereof by assembling picture element blocks in an intermediate store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/90—Tape-like record carriers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/90—Tape-like record carriers
- G11B2220/91—Helical scan format, wherein tracks are slightly tilted with respect to tape direction, e.g. VHS, DAT, DVC, AIT or exabyte
- G11B2220/913—Digital audio tape [DAT] format
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
Abstract
내용 없음.
Description
제1도 및 제6도는 각각 본 발명 장치의 각 실시예를 나타내는 회로계통도.
제2도 및 제7도는 각각 제1도 및 제6도에 도시한 장치에 공급되는 각 트랙의 입력신호의 포맷을 나타내는 도면.
제3도는 제1도에 도시된 장치의 입력 데이타와 카운터 출력과의 관계의 한 예를 나타낸 도면.
제4(a)도 내지 제4(f)도 및 제5도는 각각 제1도에 도시된 장치의 동작을 설명하기 위한 입력 데이타 및 각부의 신호파형등을 나타낸 도면.
제8(a)도 내지 제8(c)도 및 제9(a)도 내지 제9(f)도는 각각 제6도에 나타낸 장치의 동작을 설명하기 위한 입력데이타 및 각부의 신호파형등을 나타낸 도면.
* 도면의 주요부분에 대한 부호의 설명
1, 2, 241내지 248: 입력단자 3, 261: 동기검출회로
4, 15, 16, 271,37, 42 : 카운터 8, 32 : 데이타버스
11, 134 : 어드레스버스 12, 35 : 랜덤 억세스 메모리
13 : 버스제어회로 18, 38 : 디코더
23 내지 23N, 49 : 데이타 출력단자 28 : 부호 오차 검사회로
33 : 오차 플래그버스 47 : 플립플롭
48 : CRC 선택회로 50 : 오차 검사 결과 출력단자
52 : 판독 트랙 어드레스 출력단자
53 : 판독 워드 번호 어드레스 출력단자
본 발명은 데이타 재생장치에 관한 것으로서 테이프등 기록매체상에 멀티트랙 즉 복수의 서로 평행한 기록트랙을 설치하고 그들 트랙에 기록되어 있는 디지탈 데이타 신호를 재생하는 신호변환기 즉, 상기 각 트랙에 접하는 각 헤드의 테이프를 가로지르는 방향에 있어서의 평행이 정확한 직선을 이루지 않고 정렬되지 않는 것이 원인이 되어 각 트랙으로부터 재생되는 신호 사이에 생기는 정적 또는 동적시간이 어긋남(스큐라 함)을 데이타버스, 어드레스버스, 랜덤 억세스 메모리등을 사용하므로써 자동적으로 보정할 수 있는 스큐 흡수회로를 구비한 데이타 재생장치를 제공하는 것을 목적으로 한다.
지금까지 알려지 있는 것은 아나로그 정보신호를 디지탈 펄스 변조(예를 들면 펄스, 코드, 변조)하여 얻어진 디지탈 신호(PCM 신호)를 자기헤드에 의하여 자기테이프 위의 서로 평행한 복수 트랙에 분산 기록하고 또환, 이 자기테이프 위의 복수 트랙으로부터 자기 헤드에 의하여 동시에 미리 기록된 디지탈 신호를 재생한 후, 그것을 원래의 아나로그 정보 신호로 복조하는 멀티트랙형의 자기기록 재생장치였다. 이와 같은 자기 재생장치의 자기 헤드는 복수의 트랙에 대해 동시에 기록재생하기 위한 복수헤드 갭을 테이프로 가로지르는 방향의 동일 선상에 정확히 정렬시키는 것은 곤란하여 각 헤드 갭은 테이프를 가로지르는 방향의 동일선에 대하여 약간 선을 이탈한 위치에 자리잡고 있다는 것이 현재의 상태이다. 이 때문에 이 각 헤드 갭의 위치적인 이탈(이것은 스큐라고 부른다)이나 각 헤드 갭에 대한 테이프의 각 트랙의 주행 조건의 차이로부터 자기테이프 위치 멀티트랙으로부터 신호를 재생할때 각 헤드 갭으로부터 재생되는 신호 사이에는 정적 즉 일정량의 시간 어긋남 및 동적인, 즉 시간과 함께 값이 변동하는 시간의 어긋남이 존재하게 되어 그 결과 PCM신호의 부호 오차가 생기고 정확히 원래의 아나로그 정보 신호를 재생할 수 없는 경우가 있었다. 그러므로 정래에는 기록을 할때나 재생시에 기록용 자기 헤드 및 재생용 자기헤드의 스큐에 상당하는 시간의 어긋남을 각각 보정하기 위해 디스큐라고 불려지는 보정회로를 통하여도록 하고 있었다. 그러나, 이 보정회로는 자기헤드 1조, 1조에 대해 특유란 스큐에 맞추어 조정할 것이 필요하며 또한 먼저 서술한 둥적인 시간 변동에 대해서는 보정이 불가능하다는 결점이 있었다.
본 발명은 위의 결점을 제거한 것이며 이하 제1도 내지 제9도와 더불어 그 각 실시예에 대하여 설명한다.
제1도는 본 발명의 데이타 재생장치의 제1 실시예의 회로계통도를 나타낸다. 상기 도면중(1)은 입력단자로서, 자기테이프(도시하지 않음)위의 제(-1)트랙으로부터 재생된 디지탈 신호의 데이타가 데이타 판독 회로(도시하지 않음)에서 판독된 후 이 단자에 공급된다. (2)는 마찬가지 입력단자로서, 자기테이프 위의 제트랙으로부터 재생된 디지탈 신호의 데이타가 데이타 판독 회로로 판독한 후 이 단자에 공급된다(단, N은 2이상의 짝수), 여기서 상기 자기테이프 위에는 제2도에 나타낸 것과 같이 서로 평행한 N개의 트랙이 기록형성되어 있으며 각 트랙에는 SYNC로 나타낸 프레임 신호의 시작을 나타내는 동기 신호와 ; D0,D1...DD-1로 나타내는 각 비트의 데이타계 M비트가 각각 시계열적으로 합성된 프레임 신호(1블럭신호)가 순차 반복되도록 기록되어 있다.
입력단자(1)에 들어온 제(-1)트랙으로부터 재생된 신호 즉 프레임 신호는 동기검출회로(3)에 공급되어 여기서 동기신호(SYNC)가 검출된다. 동기 검출회로(3)로부터 출력되는 동기 검출신호는 카운터(4)의 클리어단자에 인가되어 이를 클리어 한다(또한 대신에 같은 카운터(4)의 로드단자에 동기 검출신호를 인가하여 카운터에 대해 미리 결정된 값을 프리셋트 하여도 좋다). 데이타 판독 회로는 동시에 입력 신호의 M비트의 데이타 전송 비트 주기와 같은 주기를 가지는 비트 클럭을 단자(1')를 통해 카운터(4)에 공급하고 카운터(4)는 이 비트 클럭을 계수한다. 이 결과 제3도에 나타낸 것과 같이, 자기 헤드의 스큐에 의하여 재생된 데이타는 제(-1)트랙의 그것과 제트랙의 그것과는 각각 시간의 어긋남이 생기는데 카운터(4)와 파선으로 도시한 회로부(5)내의 카운터 값은 각각 입력단자(1,2)의 각 입력 데이타 D0내지 DM-1의 각 비트 순번에 대응한 계수치를 나타낸다. 즉, 카운터(4)와 회로부(5)내의 카운터(4)에 상당하는 카운터의 계수치는 각각 동기신호(SYNC)가 검출되고나서 계수를 개시하므로 제(-1) 트랙과 제트랙 각각의 재생 데이타에만 대응한 계수치를 나타내게 되며, 스큐와는 관계가 없다. 또한, 제1트랙으로부터 제-2) 트랙까지와, 제(-1)트랙으로부터 N트랙까지의 각 재생 데이타도 상기 회로부(5)와 같은 회로부(도시하지 않음)에 공급된다는 것은 물론이다.
입력단자(1,2)에 들어온 판독 데이타는 트라이 스테이트 버퍼를 통하여, 또한 다른 트랙으로부터 재생되고 판독된 데이타도 트라이스테이트 버퍼(도시하지 않음)를 통하여 후술한 바와 같이 시분할로 데이타 버스(8)로 출력된다. 또한, 카운터(4)와 이에 상당하는 카운터의 각 출력은 트라이스테이트 버퍼(9,10) 및 이에 상당하는 트라이스테이트 버퍼(도시하지 않음)를 통하여 역시 훌술하는 바와 같이 시분할로 어드레스 버스(11)에 출력된다. 데이타 버스(8)에 출력된 각 트랙의 판독 데이타는 버퍼 메모리로서의 랜덤 억세스 메모리(12)의 데이타 입력단자에 인가되어 다른 어드레스 버스(11)에 출력된 각 트랙의 각 프레임내에서의 데이타 비트 위치(순서)를 나타내는 계수치(어드레스 데이타)가 랜덤억세스 메모리(12)의 비트 선택기 단자에 인가된다.
랜덤 억세스 메모리(12)에의 기록은 버스 제어회로(13)에 의하여 트라이스테이트 버퍼(6과 9,7과 10)등이 차례로 인에이블이 됨으로써 제1트랙으로부터 제 N트랙까지의 각 트랙의 데이타 및 어드레스 테이타가 데이타 버스(8)와 어드레스 버스(11)가 시분할로 출력됨으로써 각 트랙마다 데이타가 그에 대응한 어드레스를 사용하여 행해진다. 한편, 랜덤 억세스 메모리(12)로 부터의 판독 어드레스는 카운터(16)에 의하여 트랙의 구별없이 일괄하여 호출되기 때문에 랜덤 억세스 메머리(12)의 출력에는 스큐가 흡수된 데이타가 얻어진다. 이하, 이 동작에 대하여 설명한다.
제4(a)도 내지 제4(f)도는 각각 1트랙의 평균 전송 비트 주기당 랜덤 억세스 메모리(12)에의 기록, 판독 및 버스 제어의 타이밍을 나타낸다. 제4(a)도는 제1트랙과 제2트랙의 데이타(혹은 어드레스 출력)을 나타내고 있으며, Da. Db는 같은 1비트 전송기간내의 데이타로서, 이들 데이타는 테이프 주행계의 지터등의 변동에 의하여 데이타의 위치, 너비가 순간순간 변환한다. 제4(a)도에 나타낸 제1 및 제2 트랙, 또한 도시를 생략한 다른 트랙의 데이타는 제1도중의 랜덤 억세스 메모리(12)의 데이타 입력단자에 공급된다. 이 랜덤 억세스 메모리(12)의 기록과 판독을 제1도중의 디코더(18)로부터의 제4(c)도에 나타낸 제어신호에 의하여 서로 번갈아 이루어져, 동도면(C)에 나타낸 것과 같이 1빈트 전송기간내에서 WT로 나타낸 기록기간이 2회, RD로 나타낸 기간이 2회 이루어지고 또한, 1회의 판독 기간중에 제1트랙으로부터 제 N트랙까지의 데이타가 순차적으로 기록되게 되어 1회의 판독 기간중에 제1트랙으로부터 제 N트랙까지중에서 트랙으로부터의 기록 데이타의 반을 판독할 수 있게 되어 2회의 판독 기간에 전 트랙으로부터의 기록 데이타를 판독할 수 있게 된다. 이와 같이 입력 데이타의 시간 위치와 시간 너비가 변동하여도 각 트랙의 데이타의 최저 1회의 기록시간은 확보되어 있으며, 또한 같은 트랙의 데이타가 2번 기록되게 되어도 각 트랙으로부터의 어드레스 출력에 의하여 기록되어지게 되기 때문에 별지장이 없다.
상기 트랙을 나타내는 기록 어드레스 또는 판독 어드레스는 디코더(18)로부터 출력되어 트라이스테이트버퍼(19 및 20)중에 기록기간중은 트라이스테이트 버퍼(19)를 통하여, 또한 판독기간중은 트라이스테이트 버퍼(20)를 통하여 랜덤 억세스 메모리(12)를 호출한다. 또한 이 기록기간중 버스제어회로는 상기 기록 어드레스를 디코드하여 제4(d)도에 나타낸 것과 같이 각 트랙마다 버스 제어신호를 발생하여 각 트랙의 트라이스테이트 버퍼(제(-1) 트랙인 경우는 (6,9), 제N트랙인 경우는(7,10)를 인에이블로 하게 하므로써 배당된 타이밍에 따라 각 트랙의 데이타 및 어드레스를 각각 버스(8,11)에 출력시킨다.
여기서, 실제로 회로를 구성함에 있어서는 기록 할때에는 입력단자(1,2)등의 입력 데이타 또는 카운터(4) 및 이에 상당하는 카운터(도시하지 않음)의 출력이 변화 하는 시각에 랜덤 억세스 메모리(12)로의 기록이 이루어지면 랜덤 억세스 메모리(12)의 내용이 불확정하게 되기 때문에 이 점을 고려하여 구성된다. 즉, 데이타 판독 회로 및 카운터(4)등은 뒤에 설명하는 카운터(15,1)와 동기 동작을 하도록 각 회로에 같은 마스터 클럭을 사용하거나, 또는 데이타 버스(8), 어드레스 버스(11)에의 출력 직전에 카운터(15,16)의 클럭과 동일한 클럭으로 동작하는 랫치회로를 삽입하고 이 랫치회로의 출력을 데이타버스(8), 어드레스 버스(11)에의 출력으로 한다는 배려가 필요하다.
다음에 랜덤 억세스 메모리(12)로부터 판독되어진 데이타는 N개의 D형 플립플롭(21 내지 21N)의 데이타 단자에 각각 공급되고, 한편 디코더(18)로부터의 제4(e)도에 e1 내지 eN로 나타낸 타이밍으로 밸생된 클럭펄스가 플립플롭(211 내지 21N)의 클럭 입력 단자에 각각 인가된다. 이로써 데이타는 클럭 펄스에 의하여 이하에 설명되는 바와 같이 랫치된다. 즉 D형 플립플롭(211)에의 랫치는 그 클럭 입력단자에, 제4(e)도에 으로 나타낸 타이밍으로 발생되는 클럭펄스에 의하여 고정되어 D형 플립플롭(212, 21N)에의 랫치는 그 각 클럭입력단자에, 같은 도면(E)에 e2, eN로 타나낸 타이밍으로 발생된 클럭펄스에 의하여 각 플립플롭별로 고정된다. 여기서 디코더(18)에는 카운터(15)의 계수치 출력이 공급된다. 카운터(15)는 클럭발생기(14)로부터의 소정주기(예를 들면 입력 데이타의 평균 전송비트주기의 평균시간배의 주기)의 클럭펄스를 계수하고, 그 계수치를 위에 설명한 바와 같이 디코더(18)에 공급하는 한편,의 주파수로 분주하여 입력 데이타 전송율의 평균시간과 같은 주기를 가지는, 제4(b)도에 나타낸 펄스를 카운터(16)에 출력한다. 이 카운터(16)는 데이타를 판독할때의 데이타 프레임내에 있어서의 순서를 나타내는 어드레스 카운터이며 프레임 신호내의 데이타 비트수를 M비트라 하면, 이 카운터(16)는 M진 카운터로 구성되고 입력펄스를 계수하여 그 계수치를 트라이스테이트 버퍼(17), 어드레스버스(11)를 거쳐 랜덤 억세스 메모리(12)의 비트 선택기 단자에 인가한다. 이 카운터(16)는 판독할때의 어드레스 카운터이며 기록할때의 어드레스 카운터인 카운터(4)등과 대응하고 있으나 전 트랙이 공통적으로 1개밖에 없다는 점에서 어드레스 카운터와 다르다. 이와 같이 판독 어드레스 카운터를 단일하게 함으로써 랜덤 억세스 메모리(12)는 트랙과 구별없이 일괄하여 호출되어 스큐가 흡수된 데이타를 판독할 수 있게 된다.
다음에 써넣기 어드드레스 카운터의 MSB(Msot Significant Bit : 최상의 비트)출력과 판독 어드레스 카운터(16)의 MSB출력과의 관계에 대하여 제5도와 더불어 설명한다. 제5도에 나타낸 바와 같이 데이타 판독 회로로 부터의 자기 테이프 가장자리 부근에 형성된 제1 트랙과 자기테이프의 거의 중앙부에 형성된 제트랙으로부터의 각 재생데이타는 각각 서로 스큐에 의하여 시간의 어긋남이 있으나 제1 트랙용 기록 어드레서 카운터의 MSB출력은 제1 트랙 재생 데이타와 위상동기를 이루고 있으며 제트랙용 기록 어드레스 카운터의 MSB 출력도 제트랙 재생 데이타와 위상동기를 이루고 있다. 따라서 양쪽 판독 어드레스 카운터의 MSB출력은 스큐에 대응하여 타이밍의 어긋남이 생긴다.
한편, 제1도중의 카운터(16)는 제1도 및 제5도에 나타낸 바와 같이 멀티트랙중 자기테이프의 거의 중앙부에 형성되어 있는 제트랙의 기록 어드레스 카운트의 MSB가 나옴으로써 클리어 된다. 따라서, 카운터(16)의 MSB출력은 제5도에 나타낸 제1 제트랙의 각 기록 어드레스 카운터의 MSB출력에 대하여 거의프레임 전송시간만 위상이 늦어지게 되기 때문에 랜덤 억세스 메모리(12)로부터의 읽기는 판독으로부터 거의프레임 전송시간만 위상이 늦어지게 되기 때문에 랜덤 억세스 메모리(12)로부터의 읽기는 판독으로부터 거의프레임 전송시간을 거친 후에 이루어 진다. 따라서 단일 카우터(16)로부터의 판독 어드레스에 의하여 트랙의 구별없이 일괄하여 호출되는 랜덤 억세스(12)로부터 판독되어지는 데이타는 타이밍이 간추려지게 되며, 즉 스큐가 흡수되어 판독되는데 그 스큐가 흡수가능한 량은 최대프레임 전송시간 정도이다. 또한, 판독어드레스 카운터인 카운터(16)를 클리어하는 기록 어드레스 카운터로서 자기테이프위의 거의 중앙부에 형성된 제트랙의 기록 어드레스 카운터의 MSB출력을 사용한 것은 멀티트랙중, 트랙 배치가 중심부근에 있다는 것 외에 자기테이프의 양단 부근의 트랙에 비하여 주행시에 안정성이 좋고 부호의 오차율도 적으며 기록 어드레스 카운터가 흐트러지는 일이 적기 때문에 안정된 판독 어드레스 카운터의 제어가 이루어지게 된다.
위와 같이하여 스큐가 흡수되어 판독되어진 데이타는 위에 설명한 바와 같이 D형 플립플롭(211내지 21N)에 의하여 각 트랙의 재생 데이타별로 고정된 후에 제1도중의 D형 플립플롭(211내지 22N)에 각각 별개로 인가되어, 여기에 디코더(18)로부터 제4(f)도에 나타낸 타이밍에서 발생된 공통의 클럭 펄스에 의하여 각각 고정되어 전 트랙의 재생 데이타가 시간적으로 간추려지게 되며 출력단자(231내지 23N)를 거쳐 다음 단계의 부호 오차 정정회로(도시 않음)로 출력된다.
다음에 구체적인 본 발명 장치의 제2 실시예에 대하여 설명한다. 제6도는 본 발명 장치의 제2실시예의 회로계통도이며, 제7도는 제6도의 입력신호 포멧의 한 예를 나타낸다. 제6도에 있어서 입력단자(241내지 248)에는 8개의 트랙으로부터 각각 별개로 재생되어 데이타 판독회로(도시 않음)에 의하여 판독되는 제7도에 나타낸 것과 같은 구성의 재생 프레임 신호가 들어온다. 또, 단자 24'1내지 24'8에는 각 트랙부터의 재생 프레임 신호중의 데이타의 전송비트 주기와 동등한 주기를 가지는 비트 클럭이 각각 데이타 판독 회로(도시않음)로부터 들어온다. 제7도에 있어서 SYNC동기 신호이며, 그후에 16비트로 형성되는 워드가 W0-W13으로 나타낸 바와 같이 14워드 시계열적으로 합성되고 또한, 그후에 16비트의 부호 오차 검사부호(CRC)가 부가되고 있다. 또한, D0내지 D223은 각각 1번으로부터 224번의 데이타를 1비트 단위로 나타낸다. 즉 각 트랙으로 부터의 재생 프레임 신호중에는 데이타 이외에 부호 오차 검사 부호가 부가되어 있으며 이 부호 오차 검사 부호를 사용하여 부호 오차 검사를 하고 제6도에 도시한 회로의 다음 단계의 부호 오차 정정회로에 있어서, 부호 오차 검사 결과를 사용하여 W0내지 W13의 워드 단위에서 오차 정정이 이루어진다. 따라서, 제6도에 도시된 회로의 출력에는 후에 설명하는 바와 같이 각 워드 단위의 데이타에 이 부호 로차 검사 결과가 부가되어 출력된다. 또한, 위에 설명한 다음 단계의 부호 오차 정정 회로에 있어서는 오차 정정과, 자기테이프 주행계의 와우 플러터등에 의한 지터를 흡수하기 위하여 메모리가 사용되는데, 이 메모리의 어드레스로서 제6도에 나타낸 회로의 출력에 상기 데이타 및 오차 검사 결과와 더불어 워드번호 및 트랙번호를 나타내는 어드레스를 출력하는 효율적인 신호 출력 형식으로 되어 있다.
제6도에 있어서, 입력단자(241)에 들어온 제1트랙으로부터의 재생 프레임 신호는 회로부(251)내의 동기 검출회로(261)에 공급되어, 여기서 제7도에 SYNC로 나타낸 동기신호가 검출되고 그 검출 펄스에 의하여 카운터(27), 및 부호 오차 검사 회로(28)를 각각 클리어 한다. 제7도에 나타낸 것과 같이 1프레임내의 데이타 수는 D0로부터 D223까지의 합께 224비트이며 따라서 같은 프레임 신호내의 데이타 위치를 나타내는 어드레스는 8비트가 필요하다. 제2도에 나타낸 신호 포맷인 경우, 제1도의 어드레스 버스(11)는 8개로 충분하나(단, 1 프레임중의 데이타 비트수 M을 본 실시예와 같은 224비트로 했을 경우)제7도에 나타낸 것과 같이 부호 오차 부호가 부가된 프레임 신호가 공급되는 본 실시예인 경우, 뒤에 설명하는 바와 같이 그 프레임에서 1주기의 카운터를 추가하여 어드레스 버스(34)는 9개로 이루어져 있다. 카운터(271)는 제1트랙용 기록 어드레스 카운터이며, 전송 비튜율과 같은 주기를 가지는 데이타 판독 회로(도시않음)로부터의 비트 클럭을 계수한다. 또한, 부호 오차 검사 회로(28)는 입력단자(24)로부터의 입력 프레임 신호를 소정의 생성 다항식으로 나누기를 했을때, 잉여가 있는가 없는가에 따라 입력 프레임 신호 부호 오차를 검사하는 회로이다. 제2트랙으로부터 제8트랙까지의 각 재생 프레임 신호가 들어오는 입력단자(242내지 248)에 접속된 회로부(252내지 258)도 상기 회로부(25)와 같은 회로 구성으로 되어 있다.
입력단자(241내지 278)에 들어온 각 트랙의 재생 프레임 신호중의 데이타는 트라이스테이트 버퍼(291내지 298) 및 데이타 버스(32)를 거쳐 버퍼 머모리인 랜덤 억세스 메모리(35)의 데이타 입력 단자에 인가되고, 또한 각 트랙의 재싱 프레임 신호의 부호 오차 검사 결과는 트라이스테이트 버퍼(301내지 308) 및 오차 플래그버스(33)를 거쳐 CRC 선택회로(48)에 공급되며, 또한 각 트랙으로부터의 재생 프레임 신호중의 데이타에 대응한 기록 어드레스는 트라이스테이트 버퍼(311내지 318) 및 어드레스 버스(34)를 거쳐 랜덤 억세스 메모리(35)의 어드레스 입력단자에 인가된다.
다음에 상기 랜덤 억세스 메모리(35)의 기록 및 판독의 타이밍에 대하여 설명한다. 예를들면 제8(a)도에 나타낸 바와 같이 제1 트랙으로부터 재생된 동기 신호 뒤의 106번째의 비트 위치의 데이타 D105와 그 어드레스, 또한 제8 트랙으로부터 재생된 동기산호 뒤의 94번째의 비트 위치 데이타 D3과, 그 어드레스가 각각 출력되어 있다고 한다. 이때 랜덤 억세스 메모리(35)는 카운터(37)의 출력 제어신호에 따라 제8(b)도에서 나타낸 것과 같이 1비트 전송기간내에서 기록과 판독이 각각 서로 번갈아 2회씩 이루어진다. 또한 제8(b)도에 WT1, WT2에서 나타낸 기록기간중, 기록기간이 다 같이 제1트랙으로부터 제8트랙까지의 전 트랙 데이타 1비트씩 기록이 순차적으로 이루어지게 되기 때문에 각 트랙에 적어도 1회는 기록시간이 확보되어 있다. 또한, RD1, RD2에서 나타낸 판독기간중, 최초의 판독 기간 RD1에서, 예를들면 제1 트랙의 재생 프레임 신호의 제4워드 W3중 전반부의 데이타 D48내지 D55를 판독하게 되고, 다음에 판독기간 RD2에서 후반부 데이타D56내지 D63을 판독하게 된다. 또한, 다음의 1비트 전송기간내의 판독기간 RD3에서는 제8(b)도에 나타낸 것과 같이 제2 트랙의 재생 프레임 신호의 제4워드 W3중 전반부의 데이타 D48내지 D55를 판독하게 된다. 따라서, 데이타 판독은 1비트 전송기간마다 제1트팩의 프레임 신호중 워드 W0, 제2트랙의 프레임 신호중 워드 W5, ...제8트랙의 프레임 신호중 W13과 같은 순서로 워드 단위가 간추려져서 출력된다.
제6도에 있어서 기록용 트랙선택용 카운터(36)는 클럭발생기(도시 안됨)로부터의 일정 주기의 클럭펄스(CK)를 계수하고, 그 계수치 출력을 기록할때 트랙을 나타내는 어드레스로서 트라이스테이트 버퍼(41)를 거쳐 랜덤 억세스 메모리(35)를 호출한다. 디코더(38)는 기록용 및 트랙 선택용 카운터(36)의 출력을 디코드하여 제8(b)도에 나타낸 기록기간 WT1, WT2의 사이에 제8(c)도에 나타낸 제어신호 EN.1내지 EN.8을 순차 시계열적으로 상기 트라이스테이트 버퍼(291내지 298, 301내지 308및 311내지 318)에 공급한다. 카운터(37)는 상기 기록, 판독의 타이밍을 만드는 것이며 트라이스테이트 버퍼(39,40,41 및 44)와 디코더(38)를 제어하고 랜덤 억세스 메모리(35)의 기록과 판독의 제어신호를 출력하는 한편, 그 출력이 카운터(42)에서분주된 후, 판독용 및 트랙선택용 카운터(43)에 인가되어, 여기서 계수된다. 카운터(42)는 1비트 전송기간애에 2회의 기록을 확보 하기 위한 것이다.
카운터(43)의 계수출력은 판독할때의 트랙을 선택하기 위한 어드레스로서 트라이스테이트 버퍼(44)를 거쳐 랜덤 억세스 메모리(35)에 인가되고 이것을 호출하는 한편, 출력단자(52)에 출력된다. 또한 카운터(43)의 출력은 판독 워드 번호용 카운터(45)에 공급되고 여기서 계수된다. 이 판독 워드 번호용 카운터(45)의 계수 출력의 4비트는 W0내지 W13까지의 상기 프레임 신호를 구성하는 14워드의 워드 번호를 나타내고 있으며 출력단자(53)에 워드를 나타내는 어드레스로서 출력되어 출력단자(52)로부터의 판독 트랙을 나타내는 어드레서와 더불어 다음 단계의 부호 오차 정정회로(도시않음)로 보내져, 정정용 메모리의 기록 어드레스로 이용된다.
한편, (46)은 각 트랙의 데이타를 워드단위로 판독하기 위한 판독용 비트 선택 카운터이며, 상기 클럭 발생(도시않음)로부터의 클럭펄스(CK)를 판독기간중, 계수하여 그 계수치가 제8(b)도에 나타낸 판독기간 RD1, RD2및 RD3등에 있어서(48 내지 63)의 판독 데이타 비트 위치의 순번을 나타낸다. 이 카운터(46)의 계수출력은 판독할때 트라이스테이트 버퍼(40) 및 어드레스 버스(34)를 거쳐 랜덤 억세스 메모리(35)를 호출한다. 따라서, 랜덤 억세스 메모리(35)의 판독 데이타는 판독용 비트 선택 카운터(46)의 값에 따라 비트 위치의 데이타가 된다. 또한, 판독용 비트 선택 카운터(46)와 후에 말하는 플립플롭(47)으로 판독한 어드레스 카운터를 구성하고 있다.
다음에, 데이타와 부호 오차 검사 결과와의 관계등에 대하여 설명한다. 부호 오차 검사 결과가 얻어지는 것은 부호 오차 검사 부호(CRC)의 마지막 비트가 입력된 뒤이기 때문에 데이타와는 거의 1프레임 전송기간만 타이밍이 어긋나져 있다. 예를 들면, 제5트랙의 재생 프레임 신호가 제9(a)도에 나타낸 순서로, 시계열적으로 제6도에 나타낸 입력단자(245)에 공급된다고 하면, 그 부호 오차 검사 결과는 제9(d)도에 나타낸 것과 같이 거의 1프레임 전송기간이 늦어져 오차 플래그 버스(33)에 송출된다. 그러므로 본 실시예에서는 1주기가 그 프레임전송 기간과 같은 출력을 기록 어드레스 카운터와 판독 어드레스 카운터의 MSB출력으로 하고, 판독 어드레스 카운터는 기록 어드레스 카운터에 대하여 거의 15프레임 전송기간, 위상을 늦게 동작시키는 것이다. 즉, 제6도를 참조하여 이것을 설명하면 회로부(255)내의 기록 어드레스 카운터(카운터(271)에 상당하는 카운터)로부터의 1프레임 전송기간과 같은 주기를 가지는 상위 부터 제2비트째 A7의 출력(제9(b)도에 A7로 나타냄)이 나옴으로서 토글동작을 하는 플립플롭(47)의 제9(e)도에 나타낸 출력으로 되어 트라이스테이트 버퍼(39)를 거쳐 어드레스 버스(34)에 출력되는 한편, 출력단자(51)에 출려된다. 따라서 제9도에 있어서 구간 ⓐ의 기간에 기록되는 제9(a)도 내지 제9(c)도에 나타낸 프레임(1)의 데이타는 상기 판독 어드레스 카운터의 MSB출력의 낮은 레벨기간 ⓑ와의 사이의 이 출력으로 판독된다. 또한, 제9(b)도중, A8은 회로부(255)내의 기록 어드레스 카운터의 MSB출력신호 파형을 나타낸다.
또한, 상기 데이타의 판독에 앞서 제9(d)도에 나낸 타이밍에서 오차 플래그 버스(33)에 출력되어 있는 프레임(1)의 검사 CRC 선택회로(48)에 공급되어 여기서 고정된다. 이리하여, CRC 선택회로(48)로 부터 출력단자(50)에 각 트랙에 대응한 검사 결과가 데이타 워드 출력마다 출력된다. 따라서, 랜덤 억세스 메모리(35)의 데이타 출력단자로부터 출력단자(49)로 판독되는 데이타, 그리고 출력단자(50)에 출력되는 검사 결과는 제9(F)도에 나타낸 타이밍에서 출력된다. 본 실시예인 경우, 제1실시예와는 달리, 출력단자(49)로 판독되는 데이타가 직렬로 출력되는데 이것은 일정 주기이기 때문에 제1실시예와 같이 시간적으로 간추려져서 각 트랙터가 데이타가 출력된다고 말 할 수 있다.
본 실시예에 의하면 판독 어드레스 카운터는 기록 어드레스 카운터에 대하여 거의 15프레임 전송기간 위상이 늦게 동작되고 스큐의 흡수가 가능한 양은 제1실시예와 마찬가지로 최대프레임 전송기간 정도이다.
전술한 바와 같이 본 발명이 되는 데이타 재생장치는 재생 트랙수와 같은 수의 카운터가 각 트랙으로부터 재생된 프레임 신호중의 동기신호 검출 펄스에 의하여 각각 별개로 프리셋트 또는 클리어되고, 이들 카운터로부터 1프레임 신호내의 데이타 비트의 번호를 나타내는 값의 계수신호를 에드레스 버스에 출력함과 더불어 상기 각 트랙으로부터 재생된 프레임 신호중의 데이타를 테이타 버스에 출력하여, 데이타 버스를 거쳐 데이타가 공급되는 메모리의 어드레스 버스에 출력된 각 트랙의 카운터 계수신호의 값에 관련한 어드레스 입력 데이타를 기록하고 적당한 시간이 경과한 후 상기 메모리모부터 각 트랙의 기록 데이타를 시간적으로 간추려서 판독하도록 구성된 스큐 흡수회로를 구비하도록 하였기 때문에 멀티트랙 재생용 신호 변환기의 신호 픽업부(자기 헤드의 경우는 헤드 갭에 상당함)가 잘 간추려질 수 없기 때문에 생기는 스큐를 자동적으로 흡수할 수 있게 되고, 또한 상기 메모리로부터 기록 데이타를 판독하게 되는 타이밍을 기록매체상의 거의 중앙부에 기록 형성된 트랙의 재생신호 전송계의 카운터에 의하여 제어되도록 하였기 때문에 헤드 교환, 주행계 변동등과 관계없이 가장 완전하게 스큐 흡수 할 수 있게 되고, 또한 상기 프레임 신호중의 부호 오차 검사 부호에 의한 부호 오차 검사 결과를 데이타와 동시에 출력하도록 하였기 때문에 다음 단계의 부호 오차 정정회로에 있어서 바람직한 워드 단위로 오차 정정을 할 수 있게 되며, 또한 각 트랙의 데이타, 어드레스 출력은 데이타 버스, 어드레스 버스에 출력되고, 또한 상기 메모리에 랜덤 억세스 메모리를 사용하므로써 상기 트랙수가 상당히 많으나 간단하고 소형의 회로 구성으로 스큐 흡수가 이루어 진다는등 여러가지 장점을 지니고 있는 것이다.
Claims (3)
- 복수개의 트랙에 적어도 동기신호와 데이타로 되는 프레임 신호가 각각 프레임 신호 단위로 시계열적으로 합성되어 기록되고 있는 기록 매체의 복수개의 트랙을 동시에 재생하고 재생프레임 신호로부터 이미 기록된 데이타를 판독 재생하는 데이타 재생장치에 있어서, 각 트랙으로부터 재생된 프레임 신호중의 데이타 비트 주기와 동등한 주기를 가지는 비트 클럭을 계수해서 각 트랙을 위한 기록 어드레스를 출력하는 재생 트랙수와 동등한 수의 카운터(41, 27)와 일정한 주파수의 클럭을 계수해서 순차의 트랙 어드레스와 판독 어드레스를 순회적으로 츨력하는 복수의 카운터로 되는 카운터군(15, 16, 36, 37, 42, 43, 46)과 메모리(12, 35)와 그 재생 트랙수와 동등한 수의 카운터의 기록 어드레스와 그 카운터군으로부터의 순차의 트랙 어드레스에 따라서 그 데이타를 그 메모리에 기록하며, 또한 소정시간 경과후 그 카운터군으로부터의 판독 어드레스에 따라서 각 트랙의 기록 데이타를 시간적으로 맞춰서 그 메모리로부터 판독하도록 제어하는 제어회로(6, 7, 9, 10, 13, 17-20, 291-298, 311-318, 38, 41, 44)로 구성된 스큐 흡수회로를 구비한 것을 특징으로 하는 데이타 재생장치.
- 제1항에 있어서, 상기 카운터군중의 하나의 카우터(16, 46)는 기록매체상의 거의 중앙부에 기록형성된 트랙을 위한 그 기록 어드레스를 출력하는 카운터의 출력으로 클리어되고 그 제어회로는 그 하나의 카운더의 출력에 따라서 각 트랙의 기록 데이타를 상기 메모리부터 판독하는 타이밍을 제어하는 것을 특징으로 하는 데이타 제생장치.
- 제1항 도는 제2항에 있어서, 상기 프레임 신호는 동기신호와 데이타와 부호 오차 검사 부호로 되며, 상기 메모리로부터 기록 데이타를 판독하는 타이밍을 상기 메모리로의 데이타 기록후 약 1.5프레임 신호 정송기간 경과후로 하고, 상기 스큐 흡수 회로는 또한, 각 트랙을 위한 동기 검출호로(261)와 부호 오차 검사회로(281) 및 부호 오차 검사 부호(CRC) 선택 회로(48)를 가지며, 상기 제어 회로는 다시 각 트랙으로부터 재생된 프레임 신호의 부호 오차 검사 결과를 그 프레임 신호의 최종 비트로부터 다음 프레임 신호의 최종 비트까지의 전송기가 오차 플래스 버스로 출력하고 그 메모리로 각 트랙의 데이타를 판독하기 전에 각 트랙의 부호 오차 검사 결과를 그 부호 오차 검사 부호 선택 회로로 판독하고, 상기 부호 오차 검사 부호 선택 회로의 출력 부호 오차검사 결과의 상기 메모리로 판독된 데이타를 각가 동시에 출력하도록 제어하는 것을 특징으로 하는 데이타 재생장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56-163122 | 1981-10-13 | ||
JP163122 | 1981-10-13 | ||
JP56163122A JPS5864622A (ja) | 1981-10-13 | 1981-10-13 | デ−タ再生装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840002133A KR840002133A (ko) | 1984-06-11 |
KR880001340B1 true KR880001340B1 (ko) | 1988-07-25 |
Family
ID=15767592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR8204600A KR880001340B1 (ko) | 1981-10-13 | 1982-10-13 | 데이타 재생장치 |
Country Status (9)
Country | Link |
---|---|
US (1) | US4499507A (ko) |
JP (1) | JPS5864622A (ko) |
KR (1) | KR880001340B1 (ko) |
CA (1) | CA1198516A (ko) |
DE (1) | DE3237848C2 (ko) |
FR (1) | FR2514542B1 (ko) |
GB (1) | GB2111804B (ko) |
NL (1) | NL8203939A (ko) |
SU (1) | SU1131483A3 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5985164A (ja) * | 1982-11-05 | 1984-05-17 | Akai Electric Co Ltd | デジタル信号の時間ずれ補正回路 |
JPS59218620A (ja) * | 1983-05-16 | 1984-12-08 | Mitsubishi Electric Corp | 時間軸変動吸収回路 |
JPS59231713A (ja) * | 1983-06-14 | 1984-12-26 | Sony Corp | 同期回路 |
US4727509A (en) * | 1984-06-28 | 1988-02-23 | Information Exchange Systems, Inc. | Master/slave system for replicating/formatting flexible magnetic diskettes |
ATE48201T1 (de) * | 1984-09-21 | 1989-12-15 | Studer Willi Ag | Vorrichtung und verfahren zum herstellen und wahlweisen ausgleichen einer zeitlichen beziehung zwischen digitalen signalfolgen. |
US5091805A (en) * | 1987-10-27 | 1992-02-25 | Sony Corporation | Apparatus and method for recording and/or reproducing a digital signal |
US4975788A (en) * | 1988-05-31 | 1990-12-04 | Matsushita Electrical Industrial Co., Ltd. | Video signal skew corrector |
US5193164A (en) * | 1990-10-22 | 1993-03-09 | Eastman Kodak Company | Data deskewing apparatus utilizing bank switched random access memories |
US20020012186A1 (en) * | 2000-07-24 | 2002-01-31 | Tohoku Techno Arch Co., Ltd. | Magnetic record/reproduce apparatus for recording/reproducing large amounts of data at ultra-high-speed using a perpendicular magnetic recording mode |
US7032140B2 (en) * | 2001-05-07 | 2006-04-18 | Hitachi Global Storage Technologies Netherlands B.V. | Method and system for synchronization in the presence of thermal asperity |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
USRE25527E (en) * | 1964-03-03 | Gates | ||
USRE25572E (en) * | 1958-06-30 | 1964-05-12 | Fired silica refractories | |
NL292928A (ko) * | 1962-05-22 | |||
US3728679A (en) * | 1971-10-21 | 1973-04-17 | Weston Instruments Inc | Skew device |
US3979771A (en) * | 1975-03-19 | 1976-09-07 | Xerox Corporation | Magnetic tape phase encoded data read circuit |
JPS5331362A (en) * | 1976-08-12 | 1978-03-24 | Toyo Soda Mfg Co Ltd | Treating method of fluorine containing waste water |
US4173014A (en) * | 1977-05-18 | 1979-10-30 | Martin Marietta Corporation | Apparatus and method for receiving digital data at a first rate and outputting the data at a different rate |
US4115759A (en) * | 1977-08-08 | 1978-09-19 | Honeywell Information Systems Inc. | Multiple bit deskew buffer |
US4211997A (en) * | 1978-11-03 | 1980-07-08 | Ampex Corporation | Method and apparatus employing an improved format for recording and reproducing digital audio |
US4365210A (en) * | 1980-06-26 | 1982-12-21 | Motorola, Inc. | Data and clock recovery system having a phase-locked-loop and which controls dynamic loop response of a data stream of unknown data format |
US4425589A (en) * | 1981-04-23 | 1984-01-10 | Iit Research Institute | Record medium transducing error correction system and method |
-
1981
- 1981-10-13 JP JP56163122A patent/JPS5864622A/ja active Granted
-
1982
- 1982-09-29 CA CA000412478A patent/CA1198516A/en not_active Expired
- 1982-09-30 US US06/429,334 patent/US4499507A/en not_active Expired - Lifetime
- 1982-10-11 FR FR8216984A patent/FR2514542B1/fr not_active Expired
- 1982-10-12 NL NL8203939A patent/NL8203939A/nl not_active Application Discontinuation
- 1982-10-12 SU SU823501697A patent/SU1131483A3/ru active
- 1982-10-13 KR KR8204600A patent/KR880001340B1/ko active
- 1982-10-13 GB GB08229208A patent/GB2111804B/en not_active Expired
- 1982-10-13 DE DE3237848A patent/DE3237848C2/de not_active Expired
Also Published As
Publication number | Publication date |
---|---|
FR2514542A1 (fr) | 1983-04-15 |
CA1198516A (en) | 1985-12-24 |
DE3237848A1 (de) | 1983-04-28 |
GB2111804B (en) | 1985-08-14 |
FR2514542B1 (fr) | 1986-03-07 |
JPH043025B2 (ko) | 1992-01-21 |
US4499507A (en) | 1985-02-12 |
KR840002133A (ko) | 1984-06-11 |
NL8203939A (nl) | 1983-05-02 |
SU1131483A3 (ru) | 1984-12-23 |
DE3237848C2 (de) | 1986-10-30 |
JPS5864622A (ja) | 1983-04-18 |
GB2111804A (en) | 1983-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4398224A (en) | Time base correcting apparatus | |
EP0260722B1 (en) | Erroneous track jump restoration apparatus for optical record disc player | |
JPS6412143B2 (ko) | ||
KR850006958A (ko) | 로터리 헤드 방식의 pcm 기록 및 재생 방법과 그 시스템 | |
PL165838B1 (pl) | Urzadzenie i sposób odczytywania zapamietanych danych cyfrowych PL PL | |
EP0081387A1 (en) | Apparatus for selectively compensating burst errors of variable length in successive data words | |
EP0209141A2 (en) | PCM Signal recording and reproducing apparatus | |
KR880001340B1 (ko) | 데이타 재생장치 | |
US4700240A (en) | Digital data playback system | |
US4234896A (en) | PCM Recording and reproducing system | |
NL8101147A (nl) | Stelsel voor het voorkomen van foutieve correctie in een inrichting voor het weergeven van digitale signalen. | |
KR100486242B1 (ko) | 다이나믹 기입 전략을 위한 최소의 지연을 가지는 버퍼링방법, 버퍼 장치 및 이를 구비하는cd-rw/dvd-rw 시스템 | |
KR910003378B1 (ko) | 디지탈 신호 복조 및 재생장치 | |
JPH07109645B2 (ja) | マルチトラックpcmレコーダシステム | |
ES443197A1 (es) | Perfeccionamientos en sistemas para compensar una diferenciade fase entre las pistas de medios de grabacion para apara- tos regeneradores de informacion grabada magneticamente. | |
JPS59140742A (ja) | Pcmデ−タの記録装置 | |
JPH0772984B2 (ja) | 誤り訂正補間装置 | |
SU1016829A1 (ru) | Устройство дл контрол верности записи-воспроизведени цифровой информации | |
SU690554A1 (ru) | Устройство дл воспроизведени цифровой информации с магнитного носител | |
SU1631588A1 (ru) | Устройство дл воспроизведени цифровой информации | |
JP3653741B2 (ja) | ディジタル信号記録装置およびディジタル情報信号記録再生装置 | |
JP2791509B2 (ja) | デジタル信号復調装置 | |
SU1040514A1 (ru) | Устройство дл цифровой магнитной записи и воспроизведени | |
JP2702674B2 (ja) | データ記録方法 | |
SU871201A2 (ru) | Устройство дл компенсации перекоса носител |