JPH07109645B2 - マルチトラックpcmレコーダシステム - Google Patents
マルチトラックpcmレコーダシステムInfo
- Publication number
- JPH07109645B2 JPH07109645B2 JP57062401A JP6240182A JPH07109645B2 JP H07109645 B2 JPH07109645 B2 JP H07109645B2 JP 57062401 A JP57062401 A JP 57062401A JP 6240182 A JP6240182 A JP 6240182A JP H07109645 B2 JPH07109645 B2 JP H07109645B2
- Authority
- JP
- Japan
- Prior art keywords
- track
- data
- error
- tracks
- error correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Digital Magnetic Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
【発明の詳細な説明】 本発明は、複数のトラックにデータを分配して記録する
マルチトラックPCMレコーダに係り、エラーに強いデー
タの分配方法に関するものである。
マルチトラックPCMレコーダに係り、エラーに強いデー
タの分配方法に関するものである。
アナログ信号をディジタル信号に変換して記録するPCM
レコーダでは、従来のアナログ記録レコーダに比べて非
常に広い帯域を必要とする。そこで、記録帯域の広いVT
Rを使用する等の対策が必要となる。マルチトラックPCM
レコーダは、PCMデータを複数のトラックに分配して記
録することによってトラック当りの記録帯域を低減しよ
うとするものである。
レコーダでは、従来のアナログ記録レコーダに比べて非
常に広い帯域を必要とする。そこで、記録帯域の広いVT
Rを使用する等の対策が必要となる。マルチトラックPCM
レコーダは、PCMデータを複数のトラックに分配して記
録することによってトラック当りの記録帯域を低減しよ
うとするものである。
8トラックの場合のマルチトラックPDMレコーダの記録
パターンを第1図に示す。磁気テープ1の上には、デー
タが2から9までの8個のトラックに分配されて記録さ
れている。10は同期信号、11はエラー検出信号である。
パターンを第1図に示す。磁気テープ1の上には、デー
タが2から9までの8個のトラックに分配されて記録さ
れている。10は同期信号、11はエラー検出信号である。
データはLチャンネル及びRチャンネルのものが交互に
トラック方向に分配される。P及びQはエラー訂正ワー
ドであり、トラック方向の6個のデータによって生成さ
れる。例えば、P0及びQ0はL0からR2までの6個のデータ
によって生成される。そして、6個のデータと2個のエ
ラー訂正ワードの8ワードで1ブロックが形成されてい
る。P,Qの2個の訂正ワードによって、1ブロック内の
2個のエラーまで訂正することができる。再生時には、
エラー検出信号11によってエラーの検出を行ない、エラ
ーがあった場合には前述の訂正ワードによって訂正を行
なう。1ブロック内にエラーが3個以上あった場合に
は、訂正不能となる。この場合には、前値保持や平均値
補間等によってデータ補間を行なう。このような訂正不
能になった場合を考えると、エラーの数が一定であれば
データより訂正ワードがエラーになっていた方が好まし
い。すなわち、訂正ワードをエラーが発生しやすいトラ
ックに訂正ワードを配置した方が訂正不能になるデータ
の数が少なくなる。例えば、L0からR3までのデータと
P0,Q0からなるブロックにおいて3ワードがエラーにな
った場合を考えると、L0,R0,R1がエラーの時は3個のデ
ータが訂正不能になるが、R1,P0,Q0がエラーの時は1個
のデータが訂正不能になるだけである。
トラック方向に分配される。P及びQはエラー訂正ワー
ドであり、トラック方向の6個のデータによって生成さ
れる。例えば、P0及びQ0はL0からR2までの6個のデータ
によって生成される。そして、6個のデータと2個のエ
ラー訂正ワードの8ワードで1ブロックが形成されてい
る。P,Qの2個の訂正ワードによって、1ブロック内の
2個のエラーまで訂正することができる。再生時には、
エラー検出信号11によってエラーの検出を行ない、エラ
ーがあった場合には前述の訂正ワードによって訂正を行
なう。1ブロック内にエラーが3個以上あった場合に
は、訂正不能となる。この場合には、前値保持や平均値
補間等によってデータ補間を行なう。このような訂正不
能になった場合を考えると、エラーの数が一定であれば
データより訂正ワードがエラーになっていた方が好まし
い。すなわち、訂正ワードをエラーが発生しやすいトラ
ックに訂正ワードを配置した方が訂正不能になるデータ
の数が少なくなる。例えば、L0からR3までのデータと
P0,Q0からなるブロックにおいて3ワードがエラーにな
った場合を考えると、L0,R0,R1がエラーの時は3個のデ
ータが訂正不能になるが、R1,P0,Q0がエラーの時は1個
のデータが訂正不能になるだけである。
本発明の目的は、訂正不能になるデータの数が少なくな
るようなデータの分配方法を提供することにある。
るようなデータの分配方法を提供することにある。
エラーの発生が最も多いテープの両端のトラックにエラ
ー訂正ワードを配置することによって、訂正不能になる
データの数を少なくすることができる。
ー訂正ワードを配置することによって、訂正不能になる
データの数を少なくすることができる。
第2図に、本発明の8トラックの場合の記録パターンの
例を示す。以下、第2図によって本発明を詳しく説明す
る。
例を示す。以下、第2図によって本発明を詳しく説明す
る。
磁気テープ記録においては、テープの端が最もドロップ
アウトが多くなる。通常、テープの端のトラックのエラ
ーレートはテープの中央のトラックのエラーレートに比
べて1桁程度悪くなる。そこで、第1トラック2及び第
8トラック9のエラーレートを10-3,他のトラックのエ
ラーレートを10-4とする。この場合の各トラックにおけ
る訂正不能確率、すなわち、あるトラックのデータがエ
ラーとなった場合に同一ブロック内の他の2個以上のト
ラックのデータがエラーとなる確率を求めると、第1ト
ラック及び第8トラックは7.5×10-9、他のトラックは
2.1×10-10となる。すなわち、端のトラックの訂正不能
確率は他のトラックに比べて30倍以上悪くなる。したが
って、第2図に示すように訂正不能時には不要となる訂
正ワードP,Qを両端のトラックに配置した方が、データ
が訂正不能になる確率が少なくなる。第1図の場合と比
べると、第2図の場合はデータが訂正不能になる確率が
約1/8になる。
アウトが多くなる。通常、テープの端のトラックのエラ
ーレートはテープの中央のトラックのエラーレートに比
べて1桁程度悪くなる。そこで、第1トラック2及び第
8トラック9のエラーレートを10-3,他のトラックのエ
ラーレートを10-4とする。この場合の各トラックにおけ
る訂正不能確率、すなわち、あるトラックのデータがエ
ラーとなった場合に同一ブロック内の他の2個以上のト
ラックのデータがエラーとなる確率を求めると、第1ト
ラック及び第8トラックは7.5×10-9、他のトラックは
2.1×10-10となる。すなわち、端のトラックの訂正不能
確率は他のトラックに比べて30倍以上悪くなる。したが
って、第2図に示すように訂正不能時には不要となる訂
正ワードP,Qを両端のトラックに配置した方が、データ
が訂正不能になる確率が少なくなる。第1図の場合と比
べると、第2図の場合はデータが訂正不能になる確率が
約1/8になる。
第3図は本発明の記録回路である。同図において22は訂
正ワード生成回路、23はデータラッチ、24はエラー検出
信号生成回路、25は同期信号生成回路、26はMPX、27及
び28はカウンタ、29及び30はデコーダである。また、12
はPCMデータ入力、13はクロック入力、14〜21は第1〜
第8トラックの記録信号出力である。クロック13はPCM
データ12に同期しており、カウンタ27を駆動している。
このカウンタ27は6進カウンタになっており、その出力
は訂正ワード生成回路22及びデコーダ29、カウンタ28に
入力される。訂正ワード生成回路22では、カウンタ27の
出力に応じて訂正ワードを生成している。すなわち、カ
ウンタ27の出力が“0"から“5"になるまでの間に6個の
データを順次読込み、6個のデータを読込み終わった時
点で訂正ワードP,Qを出力する。P信号出力31は第1ト
ラックのデータラッチ23に、Q信号出力32は第8トラッ
クのデータラッチ23に接続されている。各トラックのデ
ータラッチ23では、デコーダ29の出力に応じてデータま
たは訂正ワードをラッチする。すなわち、カウンタ27の
出力が“0"から“4"では第2トラックから第6トラック
で順次データをラッチし、“5"では第7トラックで6番
目のデータをラッチすると共に第1トラック及び第8ト
ラックで訂正ワードP,Qをラッチする。このようにし
て、第2図に示す1ブロックのデータが形成される。24
〜26の部分は、上記1ブロックのデータにエラー検出信
号及び同期信号を付加して第2図の記録信号を生成する
部分である。エラー検出信号生成回路24では、データラ
ッチ24からデータを読込み、そのデータを基にしてエラ
ー検出信号を生成し、データ及びエラー検出信号を順次
出力する。MP×26では、このエラー検出信号生成回路24
の出力と、同期信号生成回路25で生成された同期信号を
切換えるものである。カウンタ28は、記録信号に同期し
たクロック33によって駆動されており、このカウンタの
出力をデコーダ30でデコードして、24〜26の部分をコン
トロールするコントロール信号を生成している。
正ワード生成回路、23はデータラッチ、24はエラー検出
信号生成回路、25は同期信号生成回路、26はMPX、27及
び28はカウンタ、29及び30はデコーダである。また、12
はPCMデータ入力、13はクロック入力、14〜21は第1〜
第8トラックの記録信号出力である。クロック13はPCM
データ12に同期しており、カウンタ27を駆動している。
このカウンタ27は6進カウンタになっており、その出力
は訂正ワード生成回路22及びデコーダ29、カウンタ28に
入力される。訂正ワード生成回路22では、カウンタ27の
出力に応じて訂正ワードを生成している。すなわち、カ
ウンタ27の出力が“0"から“5"になるまでの間に6個の
データを順次読込み、6個のデータを読込み終わった時
点で訂正ワードP,Qを出力する。P信号出力31は第1ト
ラックのデータラッチ23に、Q信号出力32は第8トラッ
クのデータラッチ23に接続されている。各トラックのデ
ータラッチ23では、デコーダ29の出力に応じてデータま
たは訂正ワードをラッチする。すなわち、カウンタ27の
出力が“0"から“4"では第2トラックから第6トラック
で順次データをラッチし、“5"では第7トラックで6番
目のデータをラッチすると共に第1トラック及び第8ト
ラックで訂正ワードP,Qをラッチする。このようにし
て、第2図に示す1ブロックのデータが形成される。24
〜26の部分は、上記1ブロックのデータにエラー検出信
号及び同期信号を付加して第2図の記録信号を生成する
部分である。エラー検出信号生成回路24では、データラ
ッチ24からデータを読込み、そのデータを基にしてエラ
ー検出信号を生成し、データ及びエラー検出信号を順次
出力する。MP×26では、このエラー検出信号生成回路24
の出力と、同期信号生成回路25で生成された同期信号を
切換えるものである。カウンタ28は、記録信号に同期し
たクロック33によって駆動されており、このカウンタの
出力をデコーダ30でデコードして、24〜26の部分をコン
トロールするコントロール信号を生成している。
このように、第3図に示した記録回路を用いることによ
って、第2図に示した記録信号パターンを実現すること
ができる。
って、第2図に示した記録信号パターンを実現すること
ができる。
再生回路では、記録の時の逆の動作を行なえばよい。す
なわち、各トラックでエラー検出を行なってから各トラ
ックのデータをシリアルデータに戻し、それからエラー
訂正を行なう。
なわち、各トラックでエラー検出を行なってから各トラ
ックのデータをシリアルデータに戻し、それからエラー
訂正を行なう。
本発明によれば、エラーが増加してエラー訂正不能にな
った場合に、訂正不能となるデータの数を最小にするこ
とができる。
った場合に、訂正不能となるデータの数を最小にするこ
とができる。
また、異なるエラー訂正符号を夫々異なるトラックに配
置することにより、テープ端の損傷などによるバースト
エラーに対する訂正能力を向上させることができる。
置することにより、テープ端の損傷などによるバースト
エラーに対する訂正能力を向上させることができる。
第1図は従来の記録パターン図、第2図は本発明の記録
パターン図、第3図は本発明の記録回路を示すブロック
図である。 22……訂正ワード生成回路 23……データラッチ 24……エラー検出信号生成回路 25……同期信号生成回路 27,28……カウンタ 29,30……デコーダ
パターン図、第3図は本発明の記録回路を示すブロック
図である。 22……訂正ワード生成回路 23……データラッチ 24……エラー検出信号生成回路 25……同期信号生成回路 27,28……カウンタ 29,30……デコーダ
Claims (1)
- 【請求項1】PCM信号を一定個数のデータワードからな
るブロックに順次分割し、そのブロック毎に同種のエラ
ー訂正方式における種類が異なる複数のエラー訂正符号
を付加し、前記PCM信号及びエラー訂正符号を磁気テー
プ上のテープ走行方向に沿った所定数のトラックに分配
し、前記トラック毎にエラー検出信号及び同期信号を付
加して記録するマルチトラックPCMレコーダシステムに
おいて、 テープ両端側の前記トラックは前記エラー訂正符号のみ
を分配するトラックとし、前記PCM信号はこれらテープ
両端側のトラック以外の前記トラックに分配し、かつこ
れらテープ両端側のトラック毎に同種類の前記エラー訂
正符号を分配することを特徴とするマルチトラックPCM
レコーダシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57062401A JPH07109645B2 (ja) | 1982-04-16 | 1982-04-16 | マルチトラックpcmレコーダシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57062401A JPH07109645B2 (ja) | 1982-04-16 | 1982-04-16 | マルチトラックpcmレコーダシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58182109A JPS58182109A (ja) | 1983-10-25 |
JPH07109645B2 true JPH07109645B2 (ja) | 1995-11-22 |
Family
ID=13199072
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57062401A Expired - Lifetime JPH07109645B2 (ja) | 1982-04-16 | 1982-04-16 | マルチトラックpcmレコーダシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH07109645B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07111815B2 (ja) * | 1984-07-23 | 1995-11-29 | 株式会社日立製作所 | デイジタル信号記録方式 |
JPH0743888B2 (ja) * | 1985-04-12 | 1995-05-15 | 松下電器産業株式会社 | デイジタル磁気記録装置 |
JPH0832013B2 (ja) * | 1985-11-22 | 1996-03-27 | 株式会社日立製作所 | ディジタルデータ信号記録再生装置 |
US4722085A (en) * | 1986-02-03 | 1988-01-26 | Unisys Corp. | High capacity disk storage system having unusually high fault tolerance level and bandpass |
JP2526875B2 (ja) * | 1986-11-05 | 1996-08-21 | ソニー株式会社 | デイジタル情報記録装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56124108A (en) * | 1980-02-29 | 1981-09-29 | Matsushita Electric Ind Co Ltd | Digital signal recording system |
JPS57183609A (en) * | 1981-05-07 | 1982-11-12 | Victor Co Of Japan Ltd | Magnetic recording system of digital signal |
-
1982
- 1982-04-16 JP JP57062401A patent/JPH07109645B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS58182109A (ja) | 1983-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4541093A (en) | Method and apparatus for error correction | |
US4145683A (en) | Single track audio-digital recorder and circuit for use therein having error correction | |
EP0178075B1 (en) | Methods of recording and reproducing audio signals | |
US4403261A (en) | Method and apparatus for editing digital signal | |
JPH0550069B2 (ja) | ||
JPS607651A (ja) | デイジタル情報信号の記録装置 | |
US4292684A (en) | Format for digital tape recorder | |
KR100498515B1 (ko) | 에러샘플을보간하기위한디지털오디오데이터처리장치및방법 | |
US4445216A (en) | System for defeating erroneous correction in a digital signal reproducing apparatus | |
US4788602A (en) | Rotary head type recording and/or reproducing apparatus | |
EP0395125A2 (en) | A PCM recording and reproducing apparatus | |
US4491882A (en) | Disc players | |
JPH07109645B2 (ja) | マルチトラックpcmレコーダシステム | |
JPS58139317A (ja) | メモリ装置 | |
CA2022024C (en) | Decoder apparatus | |
US4853798A (en) | Method and apparatus for reproducing digital or analog signals | |
JPH0125159B2 (ja) | ||
JPH0690859B2 (ja) | ディジタル情報信号の処理方法 | |
JPH0230081B2 (ja) | Maruchitoratsukuteepurekooda | |
JPS5990440A (ja) | デ−タ伝送装置 | |
JPH0463579B2 (ja) | ||
JPH01122081A (ja) | ディジタル記録再生装置 | |
CA1113602A (en) | Single track audio-digital recorder and circuit for use therein having error correction | |
JPS62204406A (ja) | 回転ヘツド型デイジタルテ−プレコ−ダ | |
JPS61145705A (ja) | Pcm記録装置 |