KR850001571A - 공유 자원의 로크아웃 동작 방법 및 장치 - Google Patents

공유 자원의 로크아웃 동작 방법 및 장치 Download PDF

Info

Publication number
KR850001571A
KR850001571A KR1019840003780A KR840003780A KR850001571A KR 850001571 A KR850001571 A KR 850001571A KR 1019840003780 A KR1019840003780 A KR 1019840003780A KR 840003780 A KR840003780 A KR 840003780A KR 850001571 A KR850001571 A KR 850001571A
Authority
KR
South Korea
Prior art keywords
lock
signal
call
devices
received
Prior art date
Application number
KR1019840003780A
Other languages
English (en)
Other versions
KR900005453B1 (ko
Inventor
에이. 보오드로우 다니엘 (외 2)
Original Assignee
루이스피. 엘빈저
허니웰 인포오메이숀 시스템즈 인코오포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 루이스피. 엘빈저, 허니웰 인포오메이숀 시스템즈 인코오포레이티드 filed Critical 루이스피. 엘빈저
Publication of KR850001571A publication Critical patent/KR850001571A/ko
Application granted granted Critical
Publication of KR900005453B1 publication Critical patent/KR900005453B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/52Program synchronisation; Mutual exclusion, e.g. by means of semaphores

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Multi Processors (AREA)
  • Memory System (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)
  • Hardware Redundancy (AREA)
  • Lock And Its Accessories (AREA)
  • Arc Welding Control (AREA)
  • Numerical Control (AREA)

Abstract

내용 없음

Description

공유 자원의 로크아웃 동작 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 로크논리를 내장한 데이타 처리 시스템의 블록도. 제7도는 제1도의 데이타 처리 시스템의 버스 동작에 대한 타이밍도. 제8도는 본 발명의 로크 논리에 대한 논리도.

Claims (10)

  1. 복수의 장치, 서로에 대해 비동기적으로 동작하는 상기 복수의 장치중 제1장치 및 제2장치에 의해 호출될 수 있는 상기 복수장치의 공유 장치를 갖추고 있는 시스템에 사용하기 위한 로크 장치에 있어서,
    A. 상기 공유 장치에 포함되어 상기 공유 장치가 상기 복수의 장치중 다른 장치에 의해 로크되는 시간동안 상기 복수의 장치중 어떠한 장치도 상기 공유장치에 대한 로크 동작을 수행할 수 없게끔 제1로크신호를 전송한 상기 복수의 장치중 한 장치가 공유 장치에 대한 비 개입중단 호출을 원한다는 것을 지시하는 제1로크 신호를 수신하기 위한 제1로크 요구 수신수단과.
    B. 상기 공유 장치내에 포함되어 상기 제1로크 요구수신 수단에 결합되어서, 상기 제1로크 신호가 호출허가된 신호가 수신될때 수신더었다는 표식을 기억하기 위한 제1로크 기억 수단과.
    C. 상기 공유 장치에 포함되어 상기 공유 장치가 상기 복수의 장치중 다른 장치에 의해 로크된 시간동안 상기 복수의 장치중 어떠한 다른 장치도 상기 공유장치에 대한 상기 로크동작을 수행할 수 있게끔 상기 제2 장치가 싱기 공유 장치에 대한 비개입중단 호출을 원한다는 표식을 무조건 기억하기 위한 제2로크기억 수단과.
    D. 상기 공유 장치에 포함되어 상기 제1로크 요구수단 및 상기 제2로크요구 수단에 결합되어서, 상기 제1로크 제어신호가 상기 제1로크 요구수신 수단에 의해 수신될때 상기 제2로크 기억수단의 상기 표식을 기억하기 위한 동기 수단과.
    E. 상기 공유 장치에 포함되어, 상기 동기 수단 및 상기 제1로크 기억 수단에 결합되어서, 상기 제1로크신호가 수신된 경우와 상기 제1로크 신호가 수신되었다는 것을 상기 제1로크 기억수단이 지시하는 경우나 상기 제2로크 기억 수단이 상기 제2장치가 상기 공유 장치에 대한 비개입중단호출을 원한다는 것을 지시함을 상기 동기 수단이 지시하는 경우에 호출 거절신호를 발생하고, 아울러 상기 제 로크 신호가 수신되는 경우와 상기 제1로크 신호가 수신 되었음을 상기 제1로크 기억 수단이 지시하지 않는 경우와 상기 제2장치가 상기 공유 장치에 대한 비개입중단 호출을 원한다는 것을 상기 제2로크기억 수단이 지시함을 상기 동기 수단이 지시하는 경우에 상기 호출허가 신호를 발생하기 위한 응답 수단을 구비한 것을 특징으로 하는 공유 자원의 로크 장치.
  2. 제1항에 있어서.
    A. 상기 공유 장치에 포함되어, 상기 제1로크 기억 수단 및 상기 응답 수단에 결합되어서, 상기 제1로크 신호를 전송한 상기 복수의 장치중 상기 장치가 이제 다른 장치가 상기 공유 자원에 대한 상기 로크 동작을 수행할 수 있게끔 더이상 상기 공유자원에 대한 비개입 중단 호출을 원하지 않음을 지시하는 제1언로크신호를 수신하기 위한 제1언로크 수신수단과, 상기 제1로크 기억수단에 포함되어 상기 제1언로크요구 수신 수단 및 상기 응답 수단에 결합되어서, 상기 제1언로크 요구 수신수단이 상기 제1언로크 신호를 수신하였다면 상기 호출 허가 신호가 수신될때 상기 제1로크 신호가 수신되었다는 상기 표식을 리세트시키기 위한 제1언로크 수단을 아울러 구비한 로크장치.
  3. 제1항에 있어서, 상기 제2장치 및 상기제1로크 기억 수단에 결합되어서, 상기 제2장치가 상기 공유장치에 대한 비개입 중단호출을 원했음을 상기 제2로크 기억 수단에 지시했을 때와 상기 제1로크 기억수단이 상기 제1로크 신호가 수신되었다는 표식을 세트시키도록 상기 호출허가 신호에 응답할 수 있을때 사이에 충분한 시간이 경과한 후까지 상기 제2장치가 공유장치를 호출하는 것을 금지하고, 그후 상기 제1로크 기억수단이 상기 제1로크신호가 수신되었다는 것을 지시하지 않는 경우에만 상기 공유자원에 대한 호출을 상기 제2장치에 허가하기 위한 루우핑 수단을 아울러 구비한 로크장치.
  4. 제3항에 있어서, 사기 제2로크 기억장치에 포함되어, 상기 제2장치가 공유장치에 대한 비개입중단 호출을 원한다는 표식을 리세트하기 위해 제2언로크 신호에 응답하는 제2언로크수단을 아울러 구비한 로크장치.
  5. 제4항에 있어서, 상기 공유 장치에 포함되어 상기 제2언로크 수단에 결합되어서, 상기 공유장치가 상기 제2장치에 상기 제2장치에 의해 수행된 상기 로크 동작들중 최종 동작인 특수한 동작을 수행할때 상기 제2언로크 동작을 발생하기 위한 제2언로크 신호 발생수단을 어울러 구비한 로크장치.
  6. 제1항에 있어서, 상기 응답수단이 상기 제1로크신호가 수신될때 상기 공유장치가 사용중이라면 호출재시도 신호를 발생하기 위한 대기 수단을 아울러 구비한 로크장치.
  7. 복수의 장치들 중 어떤 두 장치간에 정보를 전달하기 위해 공통 버스에 의해 결합된 복수의 장치를 구비하며, 상기 복수의 장치중 공유 가능한 장치가 상기 복수의 장치중 다른 장치에 의해 호출될 수 있고 또한 상기 공통 버스 이외의 다른 수단 즉 주장치에 의해 호출될 수 있으며, 상기 공유 장치의 호출을 위한 비동기 요구를 동시에 행하는 상기 주장치와 상기 복수의 장치중 하나를 가질 수 있는 시스템에 있어서, 상기 공유 가능한 장치.
    A. 상기 공유 가능한 장치에 대한 비개입중단 호출을 원하는 상기 복수의 장치중 하나로부터 공통 버스에 의해 제1로크신호를 수신하기 위한 제1 수단과.
    B. 상기 제1수신용 수단에 결합되어 응답수단에 의해 발생된 정의 인인 지신호에 응답하여 상기 제1로크신호를 수신한 상기 복수의 장치중 하나에 의해 상기 공유가능한 장치가 호출되고 있는 중임을 지시하기 위한 제1 쌍안정 수단과.
    C. 상기 주장치가 상기 공유 가능한 장치에 대한 비개입중단 호출을 원한다는 것을 지시하기 위한 제2쌍안정 수단과.
    D. 상기 제2쌍안정 수단에 결합되어 상기 제1쌍안정 수단 및 상기 제3쌍안정 수단이 상기 제1로크신호가 수신될때 어떤 장치가 상기 공유 가능한 자원에 대한 비개입중단 호출을 원한다는 것을 지시하지 않는 경우에 공통버스를 거쳐 상기 복수의 장치에 정의인지 신호를 발생하고, 또한 상기 제1 쌍안정 수단 또는 제3쌍안정 수단이 상기 복수의 장치들중 하나 또는 상기 주장치가 상기 공유 가능한 자원에 대한 비개입 중단호출을 원한다는 것을 지시하는 경우에 상기 기복수의 장치에 상기 공통버스를 거쳐 부의 인지 신호를 발생하기 위한 응답단을 구비하는 있는 로크동작 논리를 갖추고 있는 것을 특징으로 하는 시스템.
  8. 제7항에 있어서, 상기 로크 논리가
    A. 상기 제1쌍안정 수단에 결합되어 상기 복수의 장치중 하나로부터 상기 공통버스를 통해 제1언로크 신호를 수신하기 위한 제2수단과.
    B. 상기 제2수신용 수단에 결합되어 상기 복수의 장치중 하나가 상기 공유 가능한 장치에 대한 비개입 중단 호출을 원한다는 것을 더이상 지시하지 않도록 상기 제1쌍안정 수단을 리세트시키기 위한 제1리세트 수단을 아울러 구비한 시스템.
  9. 제8항에 있어서.
    A. 상기 주장치 및 상기 제1쌍안정 수단에 결합되어, 상기 복수의 장치중 하나가 상기 주장치가 상기 공유 가능한 장치에 대한 비개입 중단 호출을 요구하기 바로전에 상기 공유가능한 장치에 대한 비개입 중단호출을 요구한 경우에 상기 정의인지 신호에 의해 상기 제1 쌍안정 수단을 세트시킬 수 있을만한 충분한 시간이 경과한 후에야 비로소 개시하는 상기 루우핑 수단에 의해서, 상기 주장치에 의한 상기 제2쌍안정 수단의 세팅에 응답하여 상기 제1쌍안정수단의 상기지시를 검사하기 위한 루우핑 수단과.
    B. 상기 제2쌍안정 수단에 결합되어 상기 주장치가 공유 가능한 장치에 대한 비개입중단 호출을 더이상 원하지 않는다는 것을 지시하는 제2언로크신호에 응답하여 상기 제2 쌍안정 수단을 리세트 시키기 위한 제2리세트 수단을 아울러 구비한 시스템.
  10. 주 장치에 대하여 비동기적으로 동작하는 복수의 장치, 상기 주장치 및 공유자원에 대한 비개입중단 호출을 동시에 요구할 수 있는 상기 복수의 장치중 하나를 갖추고 있는 시스템내의 공유 자원에 대한 호출을 금지하기 위한 발법에 있어서.
    A. 상기 주장치로 하여금 그것이 상기 공유 자원에 대한 금지 되지 않는 호출을 원한다는 제1표식을 무조건 세트시킬 수 있도록 하는 단계와.
    B. 상기한 장치가 상기 공유자원에 대한 비개입 중단이 가능한 호출을 원한다는 것을 지시하는 제1로크신호를 상기한 장치로부터 수신하는 단계와.
    C. 상기 제1로크 신호가 수스될 때 상기 제1표식의 상태를 제2표식에 기억시킴으로써 상기 공유자원에 대한 비개입 중단호출을 위해 상기 제1장치의 요구 및 상기 주장치의 요구를 동기시키는 단계와.
    D. 상기 제2표식이 상기 주장치가 비개입중단 호출을 원한다는 것을 지시하지 않는 경우와 제3표식이 상기 제1로크 신호가 수신되었음을 지시하지 않는 경우에 상기 제1로크 신호가 수신될때 상기 한 장치에 정의 응답을 발생하는 단계와.
    E. 상기 제2표식이 상기 주장치가 상기 공유자원의 비개입중단 호출을 원한다는 것을 지시하는 경우나 상기 제3표식이 상기 제1로크 신호가 수신되었음을 지시하는 경우에 상기 제1로크 신호가 수신될때 상기 한 장치에 부의 응답을 발생하는 단계와.
    F. 상기 정의 응답이 발생되는 경우에 상기 한 장치가 상기공유 자원에 대한 비개입중단 호출을 원한다는 상기 표식을 상기 제3표식에 기억하는 단계로 이루어진 것을 특징으로 하는 로크동작 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840003780A 1983-07-01 1984-06-30 공유자원의 로크아웃 동작방법 및 장치 KR900005453B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US06/510,472 US4587609A (en) 1983-07-01 1983-07-01 Lockout operation among asynchronous accessers of a shared computer system resource
US510,472 1983-07-01
US510472 1983-07-01

Publications (2)

Publication Number Publication Date
KR850001571A true KR850001571A (ko) 1985-03-30
KR900005453B1 KR900005453B1 (ko) 1990-07-30

Family

ID=24030868

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840003780A KR900005453B1 (ko) 1983-07-01 1984-06-30 공유자원의 로크아웃 동작방법 및 장치

Country Status (12)

Country Link
US (1) US4587609A (ko)
EP (1) EP0130593B1 (ko)
JP (1) JPS6039266A (ko)
KR (1) KR900005453B1 (ko)
AU (1) AU572161B2 (ko)
CA (1) CA1211854A (ko)
DE (1) DE3482630D1 (ko)
DK (1) DK165529C (ko)
ES (1) ES8606687A1 (ko)
FI (1) FI79621C (ko)
NO (1) NO166985C (ko)
YU (1) YU45630B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100334190B1 (ko) * 1993-07-16 2002-09-05 디2비시스템즈캄퍼니리미티드 멀티스테이션통신버스시스템및이에사용되는마스터스테이션

Families Citing this family (100)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4706190A (en) * 1983-09-22 1987-11-10 Digital Equipment Corporation Retry mechanism for releasing control of a communications path in digital computer system
IT1206331B (it) * 1983-10-25 1989-04-14 Honeywell Inf Systems Architettura di sistema di elaborazione dati.
EP0239827B1 (de) * 1986-04-02 1993-05-26 Siemens Aktiengesellschaft Verfahren zum Ansteuern eines gemeinsamen Speichers eines aus einzelnen Mikroprozessorsystemen bestehenden Mehrprozessorsystems
JPH0619760B2 (ja) * 1986-04-23 1994-03-16 日本電気株式会社 情報処理装置
US5115499A (en) * 1986-05-14 1992-05-19 Sequoia Systems, Inc. Shared computer resource allocation system having apparatus for informing a requesting computer of the identity and busy/idle status of shared resources by command code
US5276807A (en) * 1987-04-13 1994-01-04 Emulex Corporation Bus interface synchronization circuitry for reducing time between successive data transmission in a system using an asynchronous handshaking
US4949239A (en) * 1987-05-01 1990-08-14 Digital Equipment Corporation System for implementing multiple lock indicators on synchronous pended bus in multiprocessor computer system
US4937733A (en) * 1987-05-01 1990-06-26 Digital Equipment Corporation Method and apparatus for assuring adequate access to system resources by processors in a multiprocessor computer system
US4941083A (en) * 1987-05-01 1990-07-10 Digital Equipment Corporation Method and apparatus for initiating interlock read transactions on a multiprocessor computer system
US4858116A (en) * 1987-05-01 1989-08-15 Digital Equipment Corporation Method and apparatus for managing multiple lock indicators in a multiprocessor computer system
US5341510A (en) * 1987-05-01 1994-08-23 Digital Equipment Corporation Commander node method and apparatus for assuring adequate access to system resources in a multiprocessor
US4980850A (en) * 1987-05-14 1990-12-25 Digital Equipment Corporation Automatic sizing memory system with multiplexed configuration signals at memory modules
US5291581A (en) * 1987-07-01 1994-03-01 Digital Equipment Corporation Apparatus and method for synchronization of access to main memory signal groups in a multiprocessor data processing system
IN169634B (ko) * 1987-07-01 1991-11-23 Digital Equipment Corp
US5062044A (en) * 1987-09-29 1991-10-29 Western Digital Corporation Temporary bus master for use in a digital system having asynchronously communicating sub-systems
AU604063B2 (en) * 1987-10-13 1990-12-06 Honeywell Bull Inc. Circuit for preventing lock-out of high priority requests to a system controller
US4965719A (en) * 1988-02-16 1990-10-23 International Business Machines Corporation Method for lock management, page coherency, and asynchronous writing of changed pages to shared external store in a distributed computing system
US4975870A (en) * 1988-02-25 1990-12-04 Data General Corporation Apparatus for locking a portion of a computer memory
US5111423A (en) * 1988-07-21 1992-05-05 Altera Corporation Programmable interface for computer system peripheral circuit card
US5163141A (en) * 1988-08-01 1992-11-10 Stenograph Corporation RAM lock device and method for a text entry system
US5249285A (en) * 1988-08-01 1993-09-28 Stenograph Corporation RAM lock device and method for a text entry system
US6304987B1 (en) * 1995-06-07 2001-10-16 Texas Instruments Incorporated Integrated test circuit
JPH02103656A (ja) * 1988-10-12 1990-04-16 Fujitsu Ltd 主記憶参照の遂次化制御方式
US5175861A (en) * 1988-10-14 1992-12-29 Nec Corporation Lock processing system
US5167022A (en) * 1988-10-25 1992-11-24 Hewlett-Packard Company Multiprocessor bus locking system with a winning processor broadcasting an ownership signal causing all processors to halt their requests
US5175829A (en) * 1988-10-25 1992-12-29 Hewlett-Packard Company Method and apparatus for bus lock during atomic computer operations
JPH02306355A (ja) * 1988-10-25 1990-12-19 Apollo Computer Inc バスロックシステム
US5222219A (en) * 1988-10-25 1993-06-22 Hewlett-Packard Company Pipeline computer system having write order preservation
US5007054A (en) * 1988-12-28 1991-04-09 Pitney Bowes Inc. Network and protocol for real-time control of machine operations
US5142676A (en) * 1988-12-28 1992-08-25 Gte Laboratories Incorporated Separate content addressable memories for storing locked segment addresses and locking processor identifications for controlling access to shared memory
US5175837A (en) * 1989-02-03 1992-12-29 Digital Equipment Corporation Synchronizing and processing of memory access operations in multiprocessor systems using a directory of lock bits
US5483518A (en) * 1992-06-17 1996-01-09 Texas Instruments Incorporated Addressable shadow port and protocol for serial bus networks
US5131081A (en) * 1989-03-23 1992-07-14 North American Philips Corp., Signetics Div. System having a host independent input/output processor for controlling data transfer between a memory and a plurality of i/o controllers
US5182809A (en) * 1989-05-31 1993-01-26 International Business Machines Corporation Dual bus microcomputer system with programmable control of lock function
JP3005250B2 (ja) * 1989-06-30 2000-01-31 テキサス インスツルメンツ インコーポレイテツド バスモニター集積回路
US5191652A (en) * 1989-11-10 1993-03-02 International Business Machines Corporation Method and apparatus for exploiting communications bandwidth as for providing shared memory
US5161227A (en) * 1989-11-13 1992-11-03 International Business Machines Corporation Multilevel locking system and method
US5499356A (en) * 1989-12-29 1996-03-12 Cray Research, Inc. Method and apparatus for a multiprocessor resource lockout instruction
US5276847A (en) * 1990-02-14 1994-01-04 Intel Corporation Method for locking and unlocking a computer address
US6675333B1 (en) 1990-03-30 2004-01-06 Texas Instruments Incorporated Integrated circuit with serial I/O controller
US5214778A (en) * 1990-04-06 1993-05-25 Micro Technology, Inc. Resource management in a multiple resource system
US5168564A (en) * 1990-10-05 1992-12-01 Bull Hn Information Systems Inc. Cancel mechanism for resilient resource management and control
JPH04308961A (ja) * 1991-01-18 1992-10-30 Ncr Corp 占有されたプロセスの同期ロックの状態を通知するための手段及び装置
US5598552A (en) * 1991-04-17 1997-01-28 Sierra Semiconductor Corporation Error free data transfers
US5237694A (en) * 1991-05-30 1993-08-17 Advanced Micro Devices, Inc. Processing system and method including lock buffer for controlling exclusive critical problem accesses by each processor
JP2739786B2 (ja) * 1991-07-26 1998-04-15 日本電気株式会社 マルチ・プロセッサシステム
US5491799A (en) * 1992-01-02 1996-02-13 Amdahl Corporation Communication interface for uniform communication among hardware and software units of a computer system
CA2086691C (en) * 1992-03-30 1997-04-08 David A. Elko Communicating messages between processors and a coupling facility
US5274823A (en) * 1992-03-31 1993-12-28 International Business Machines Corporation Interrupt handling serialization for process level programming
US5768548A (en) * 1992-04-15 1998-06-16 Intel Corporation Bus bridge for responding to received first write command by storing data and for responding to received second write command by transferring the stored data
US5467295A (en) * 1992-04-30 1995-11-14 Intel Corporation Bus arbitration with master unit controlling bus and locking a slave unit that can relinquish bus for other masters while maintaining lock on slave unit
US5423044A (en) * 1992-06-16 1995-06-06 International Business Machines Corporation Shared, distributed lock manager for loosely coupled processing systems
US5392433A (en) * 1992-09-25 1995-02-21 International Business Machines Corporation Method and apparatus for intraprocess locking of a shared resource in a computer system
JP2874488B2 (ja) * 1992-10-30 1999-03-24 富士通株式会社 処理装置
US5526524A (en) * 1993-12-23 1996-06-11 International Business Machines Corporation Method and system for management of locked objects in a computer supported cooperative work environment
US5673384A (en) * 1995-10-06 1997-09-30 Hewlett-Packard Company Dual disk lock arbitration between equal sized partition of a cluster
US5969538A (en) 1996-10-31 1999-10-19 Texas Instruments Incorporated Semiconductor wafer with interconnect between dies for testing and a process of testing
IE960753A1 (en) * 1996-10-29 1998-05-06 Sportables Limited A method and apparatus for controlling access by two¹computer processors to a shared resource
US6041376A (en) * 1997-04-24 2000-03-21 Sequent Computer Systems, Inc. Distributed shared memory system having a first node that prevents other nodes from accessing requested data until a processor on the first node controls the requested data
US6076126A (en) * 1997-06-30 2000-06-13 Emc Corporation Software locking mechanism for locking shared resources in a data processing system
US5987550A (en) * 1997-06-30 1999-11-16 Emc Corporation Lock mechanism for shared resources in a data processing system
US6078981A (en) * 1997-12-29 2000-06-20 Intel Corporation Transaction stall technique to prevent livelock in multiple-processor systems
US6408413B1 (en) 1998-02-18 2002-06-18 Texas Instruments Incorporated Hierarchical access of test access ports in embedded core integrated circuits
US6405335B1 (en) 1998-02-25 2002-06-11 Texas Instruments Incorporated Position independent testing of circuits
US7013305B2 (en) 2001-10-01 2006-03-14 International Business Machines Corporation Managing the state of coupling facility structures, detecting by one or more systems coupled to the coupling facility, the suspended state of the duplexed command, detecting being independent of message exchange
US7058862B2 (en) 2000-05-26 2006-06-06 Texas Instruments Incorporated Selecting different 1149.1 TAP domains from update-IR state
US6381663B1 (en) 1999-03-26 2002-04-30 Hewlett-Packard Company Mechanism for implementing bus locking with a mixed architecture
US6651088B1 (en) * 1999-07-20 2003-11-18 Hewlett-Packard Development Company, L.P. Method for reducing coherent misses in shared-memory multiprocessors utilizing lock-binding prefetchs
US6490642B1 (en) * 1999-08-12 2002-12-03 Mips Technologies, Inc. Locked read/write on separate address/data bus using write barrier
US6604159B1 (en) 1999-08-12 2003-08-05 Mips Technologies, Inc. Data release to reduce latency in on-chip system bus
US6493776B1 (en) 1999-08-12 2002-12-10 Mips Technologies, Inc. Scalable on-chip system bus
US6681283B1 (en) 1999-08-12 2004-01-20 Mips Technologies, Inc. Coherent data apparatus for an on-chip split transaction system bus
US6728915B2 (en) 2000-01-10 2004-04-27 Texas Instruments Incorporated IC with shared scan cells selectively connected in scan path
US6769080B2 (en) 2000-03-09 2004-07-27 Texas Instruments Incorporated Scan circuit low power adapter with counter
EP1320841A1 (en) 2000-09-28 2003-06-25 Scientific Learning Corp. Method and apparatus for automated training of language learning skills
US7111228B1 (en) 2002-05-07 2006-09-19 Marvell International Ltd. System and method for performing parity checks in disk storage system
US7287102B1 (en) 2003-01-31 2007-10-23 Marvell International Ltd. System and method for concatenating data
US7007114B1 (en) * 2003-01-31 2006-02-28 Qlogic Corporation System and method for padding data blocks and/or removing padding from data blocks in storage controllers
US7039771B1 (en) 2003-03-10 2006-05-02 Marvell International Ltd. Method and system for supporting multiple external serial port devices using a serial port controller in embedded disk controllers
US7870346B2 (en) * 2003-03-10 2011-01-11 Marvell International Ltd. Servo controller interface module for embedded disk controllers
US7457903B2 (en) * 2003-03-10 2008-11-25 Marvell International Ltd. Interrupt controller for processing fast and regular interrupts
US7099963B2 (en) * 2003-03-10 2006-08-29 Qlogic Corporation Method and system for monitoring embedded disk controller components
US7492545B1 (en) 2003-03-10 2009-02-17 Marvell International Ltd. Method and system for automatic time base adjustment for disk drive servo controllers
US7064915B1 (en) 2003-03-10 2006-06-20 Marvell International Ltd. Method and system for collecting servo field data from programmable devices in embedded disk controllers
US7209919B2 (en) * 2003-06-11 2007-04-24 International Business Machines Corporation Library server locks DB2 resources in short time for CM implicit transaction
US7526691B1 (en) 2003-10-15 2009-04-28 Marvell International Ltd. System and method for using TAP controllers
US7139150B2 (en) * 2004-02-10 2006-11-21 Marvell International Ltd. Method and system for head position control in embedded disk drive controllers
US7120084B2 (en) * 2004-06-14 2006-10-10 Marvell International Ltd. Integrated memory controller
US8166217B2 (en) * 2004-06-28 2012-04-24 Marvell International Ltd. System and method for reading and writing data using storage controllers
US8032674B2 (en) * 2004-07-19 2011-10-04 Marvell International Ltd. System and method for controlling buffer memory overflow and underflow conditions in storage controllers
US7757009B2 (en) 2004-07-19 2010-07-13 Marvell International Ltd. Storage controllers with dynamic WWN storage modules and methods for managing data and connections between a host and a storage device
US9201599B2 (en) * 2004-07-19 2015-12-01 Marvell International Ltd. System and method for transmitting data in storage controllers
US7386661B2 (en) 2004-10-13 2008-06-10 Marvell International Ltd. Power save module for storage controllers
US7240267B2 (en) 2004-11-08 2007-07-03 Marvell International Ltd. System and method for conducting BIST operations
US7802026B2 (en) * 2004-11-15 2010-09-21 Marvell International Ltd. Method and system for processing frames in storage controllers
US7609468B2 (en) * 2005-04-06 2009-10-27 Marvell International Ltd. Method and system for read gate timing control for storage controllers
WO2007091297A1 (ja) * 2006-02-06 2007-08-16 Fujitsu Limited 情報処理装置、cpu、診断プログラムおよび診断方法
US7797473B2 (en) * 2008-06-05 2010-09-14 Dell Products, Lp System for executing system management interrupts and methods thereof
US9292533B2 (en) * 2010-06-08 2016-03-22 Dell Products L.P. Systems and methods for improving storage efficiency in an information handling system
US9575813B2 (en) * 2012-07-17 2017-02-21 Microsoft Technology Licensing, Llc Pattern matching process scheduler with upstream optimization

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3398405A (en) * 1965-06-07 1968-08-20 Burroughs Corp Digital computer with memory lock operation
US3623011A (en) * 1969-06-25 1971-11-23 Bell Telephone Labor Inc Time-shared access to computer registers
US3641505A (en) * 1969-06-25 1972-02-08 Bell Telephone Labor Inc Multiprocessor computer adapted for partitioning into a plurality of independently operating systems
US3631405A (en) * 1969-11-12 1971-12-28 Honeywell Inc Sharing of microprograms between processors
US3725872A (en) * 1971-03-03 1973-04-03 Burroughs Corp Data processing system having status indicating and storage means
US3820079A (en) * 1971-11-01 1974-06-25 Hewlett Packard Co Bus oriented,modular,multiprocessing computer
US3827029A (en) * 1972-09-25 1974-07-30 Westinghouse Electric Corp Memory and program protection system for a digital computer system
JPS5645951B2 (ko) * 1973-05-21 1981-10-29
US3889237A (en) * 1973-11-16 1975-06-10 Sperry Rand Corp Common storage controller for dual processor system
US4318182A (en) * 1974-04-19 1982-03-02 Honeywell Information Systems Inc. Deadlock detection and prevention mechanism for a computer system
US4000485A (en) * 1975-06-30 1976-12-28 Honeywell Information Systems, Inc. Data processing system providing locked operation of shared resources
US4228496A (en) * 1976-09-07 1980-10-14 Tandem Computers Incorporated Multiprocessor system
JPS5443644A (en) * 1977-09-13 1979-04-06 Fujitsu Ltd Processing system for deadlock automatic release at exclusive control time
US4136386A (en) * 1977-10-06 1979-01-23 International Business Machines Corporation Backing store access coordination in a multi-processor system
JPS6016664B2 (ja) * 1977-10-28 1985-04-26 豊田工機株式会社 デ−タ転送装置
US4320455A (en) * 1978-01-09 1982-03-16 Honeywell Information Systems Inc. Queue structure for a data processing system
US4276594A (en) * 1978-01-27 1981-06-30 Gould Inc. Modicon Division Digital computer with multi-processor capability utilizing intelligent composite memory and input/output modules and method for performing the same
US4521848A (en) * 1978-10-31 1985-06-04 Honeywell Information Systems Inc. Intersystem fault detection and bus cycle completion logic system
US4237534A (en) * 1978-11-13 1980-12-02 Motorola, Inc. Bus arbiter
US4488217A (en) * 1979-03-12 1984-12-11 Digital Equipment Corporation Data processing system with lock-unlock instruction facility
JPS5847468Y2 (ja) * 1979-09-13 1983-10-29 横河電機株式会社 マイクロプロセツサ相互排除回路
US4319324A (en) * 1980-01-08 1982-03-09 Honeywell Information Systems Inc. Double word fetch system
US4323967A (en) * 1980-04-15 1982-04-06 Honeywell Information Systems Inc. Local bus interface for controlling information transfers between units in a central subsystem
US4415972A (en) * 1980-12-29 1983-11-15 Sperry Corporation Dual port memory interlock
US4507730A (en) * 1981-10-01 1985-03-26 Honeywell Information Systems Inc. Memory system with automatic memory configuration
US4558429A (en) * 1981-12-17 1985-12-10 Honeywell Information Systems Inc. Pause apparatus for a memory controller with interleaved queuing apparatus
US4484270A (en) * 1982-07-07 1984-11-20 Sperry Corporation Centralized hardware control of multisystem access to shared and non-shared subsystems

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100334190B1 (ko) * 1993-07-16 2002-09-05 디2비시스템즈캄퍼니리미티드 멀티스테이션통신버스시스템및이에사용되는마스터스테이션

Also Published As

Publication number Publication date
DE3482630D1 (de) 1990-08-09
FI79621B (fi) 1989-09-29
AU2993884A (en) 1985-01-03
FI842558A (fi) 1985-01-02
ES533831A0 (es) 1986-04-16
YU45630B (sh) 1992-07-20
JPS6039266A (ja) 1985-03-01
DK323084D0 (da) 1984-06-29
NO166985B (no) 1991-06-10
EP0130593A2 (en) 1985-01-09
ES8606687A1 (es) 1986-04-16
DK165529B (da) 1992-12-07
YU114284A (en) 1987-06-30
DK323084A (da) 1985-01-02
EP0130593A3 (en) 1986-05-21
NO842649L (no) 1985-01-02
FI79621C (fi) 1990-01-10
CA1211854A (en) 1986-09-23
FI842558A0 (fi) 1984-06-26
NO166985C (no) 1991-09-18
US4587609A (en) 1986-05-06
JPH0414370B2 (ko) 1992-03-12
EP0130593B1 (en) 1990-07-04
AU572161B2 (en) 1988-05-05
KR900005453B1 (ko) 1990-07-30
DK165529C (da) 1993-04-19

Similar Documents

Publication Publication Date Title
KR850001571A (ko) 공유 자원의 로크아웃 동작 방법 및 장치
US3934232A (en) Interprocessor communication apparatus for a data processing system
US4888728A (en) Multipoint link data-transmission control system
US5093780A (en) Inter-processor transmission system having data link which automatically and periodically reads and writes the transfer data
US4975833A (en) Multiprocessor system which only allows alternately accessing to shared memory upon receiving read and write request signals
US3710351A (en) Data transmitting apparatus in information exchange system using common bus
JPS63132365A (ja) バス調停制御方式
US4611275A (en) Time sharing device for access to a main memory through to a single bus connected between a central computer and a plurality of peripheral computers
JPH04268938A (ja) データ処理装置およびメモリコントローラ
US4161779A (en) Dynamic priority system for controlling the access of stations to a shared device
US3924241A (en) Memory cycle initiation in response to the presence of the memory address
US4241419A (en) Asynchronous digital data transmission system
JPH0786865B2 (ja) 多重プロセッサ・レベル変更同期装置
JPS6015763A (ja) インタ−フエ−ス制御装置
JPS63146153A (ja) プロセツサ間排他制御処理方式
US6073200A (en) System having processor monitoring capability of an integrated circuits buried, internal bus for use with a plurality of internal masters and a method therefor
JPS6155704B2 (ko)
JPS6010343B2 (ja) 情報処理系の制御方式
SU1179361A1 (ru) Устройство дл сопр жени вычислительных машин
JPS5979331A (ja) バス使用制御方式
JPH04545A (ja) 通信制御回路
JPS60219849A (ja) パケツト処理装置
JPS60215272A (ja) マルチプロセツサシステム
JPS60112162A (ja) デユアルポ−トメモリ制御方式
JPS6132151A (ja) 2重化ボリユ−ムアクセス制御処理方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee