KR840001726A - 키이기억에러 처리시스템 - Google Patents

키이기억에러 처리시스템 Download PDF

Info

Publication number
KR840001726A
KR840001726A KR1019820004296A KR820004296A KR840001726A KR 840001726 A KR840001726 A KR 840001726A KR 1019820004296 A KR1019820004296 A KR 1019820004296A KR 820004296 A KR820004296 A KR 820004296A KR 840001726 A KR840001726 A KR 840001726A
Authority
KR
South Korea
Prior art keywords
bit
parity
change
key
bits
Prior art date
Application number
KR1019820004296A
Other languages
English (en)
Other versions
KR860002027B1 (ko
Inventor
데루타까(외 1) 다데이시
Original Assignee
야마모도 노리마사
후지쓰 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 노리마사, 후지쓰 가부시끼 가이샤 filed Critical 야마모도 노리마사
Publication of KR840001726A publication Critical patent/KR840001726A/ko
Application granted granted Critical
Publication of KR860002027B1 publication Critical patent/KR860002027B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1458Protection against unauthorised use of memory or access to memory by checking the subject access rights
    • G06F12/1466Key-lock mechanism
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1076Parity data used in redundant arrays of independent storages, e.g. in RAID systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/12Replacement control
    • G06F12/121Replacement control using replacement algorithms
    • G06F12/126Replacement control using replacement algorithms with special data handling, e.g. priority of data or instructions, handling errors or pinning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1032Reliability improvement, data loss prevention, degraded operation etc

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Human Computer Interaction (AREA)
  • Storage Device Security (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

내용 없음

Description

키이기억에러 처리시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 종래의 에러처리 시스템의 설명도,
제4도는 본 발명에 의한 에러처리의 설명도,
제5도는 본 발명의 실시예를 예시한 블록다어이그램.

Claims (3)

  1. 주기억장치가 스피리트 되는 페이지들에 각각 대응하고, 상기 페이지들에 기록되어 있는 정보인지를 지시하는 변경비트와 엑세스되는 대응하는 페이지 인지를 지시하는 참조비트를 적어도 지나는 주기억 키이들을 가지는 키이 기억장치로 설비되어 있고, 패리티 비트가 상기 주기억 키이를 형성하기 위해 상기 기준 비트와 변경비트 각각에 가산되며, 주기억 키이가 판독될 때 한쌍의 변경비트 및 패리티 비트와, 한쌍의 기준비트 및 패리티 비트에서 패리티 에러를 검출하는 검출수단과, 패리티 에러가 한쌍의 기준비트와 패리티 비트에서 상기 검출수단에 의해 검출될 때 기준비트에 새로운 패리티 비트를 가산하고, 대응하는 페이지에 액세스를 지시하는 내용에 기준비트를 설정한 후 그리고 패리티 에러가 한쌍의 변경비트와 패리티 비트에서 검출되었을 때 변경비트에 새로운 패리티 비트를 가산하고 대응하는 페이지 내에 기록을 지시하는 내용에 변경비트를 설정한 후 주 기억 키이를 재기록하는 수단으로 구성되었음을 특징으로 하는 키이 기억 에러처리 시스템.
  2. 제1항에 있어서, 상기 시스템이 패리티 에러가 상기 검출수단에 의해 검출될 때 에러 검출신호에 의해 스타트 되는 기록제어 회로와, "1"로 설정하는 기준비트나 또는 변경비트를, 그리고 에러검출신호에 의해 "0"으로 설정하는 새로운 패리티 비트를 키이기억장치에 인가하는 실렉터로 구성되었음을 특징으로 하는 키이기억에러 처리시스템.
  3. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8204296A 1981-09-24 1982-09-23 키이 기억 에러 처리 시스템 KR860002027B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP56151046A JPS5853097A (ja) 1981-09-24 1981-09-24 キ−記憶のエラ−処理方式
JP81-151046 1981-09-24

Publications (2)

Publication Number Publication Date
KR840001726A true KR840001726A (ko) 1984-05-16
KR860002027B1 KR860002027B1 (ko) 1986-11-15

Family

ID=15510109

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8204296A KR860002027B1 (ko) 1981-09-24 1982-09-23 키이 기억 에러 처리 시스템

Country Status (8)

Country Link
US (1) US4514847A (ko)
EP (1) EP0076098B1 (ko)
JP (1) JPS5853097A (ko)
KR (1) KR860002027B1 (ko)
AU (1) AU537967B2 (ko)
BR (1) BR8205588A (ko)
CA (1) CA1183608A (ko)
DE (1) DE3274686D1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62293599A (ja) * 1986-06-13 1987-12-21 Hitachi Ltd 半導体記憶装置
US5031179A (en) * 1987-11-10 1991-07-09 Canon Kabushiki Kaisha Data communication apparatus
US4916703A (en) * 1988-11-28 1990-04-10 International Business Machines Corporation Handling errors in the C bit of a storage key
JP3786993B2 (ja) * 1995-12-14 2006-06-21 株式会社日立製作所 データ記憶ユニット及び該ユニットを用いたデータ記憶装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4053752A (en) * 1975-09-15 1977-10-11 International Business Machines Corporation Error recovery and control in a mass storage system
US4020459A (en) * 1975-10-28 1977-04-26 Bell Telephone Laboratories, Incorporated Parity generation and bus matching arrangement for synchronized duplicated data processing units
US4146099A (en) * 1976-08-17 1979-03-27 Christopher Scientific Company Signal recording method and apparatus
US4103823A (en) * 1976-12-20 1978-08-01 International Business Machines Corporation Parity checking scheme for detecting word line failure in multiple byte arrays
US4084236A (en) * 1977-02-18 1978-04-11 Honeywell Information Systems Inc. Error detection and correction capability for a memory system
US4092713A (en) * 1977-06-13 1978-05-30 Sperry Rand Corporation Post-write address word correction in cache memory system
US4266272A (en) * 1978-10-12 1981-05-05 International Business Machines Corporation Transient microcode block check word generation control circuitry

Also Published As

Publication number Publication date
AU537967B2 (en) 1984-07-19
EP0076098B1 (en) 1986-12-10
KR860002027B1 (ko) 1986-11-15
JPS5853097A (ja) 1983-03-29
BR8205588A (pt) 1983-08-30
JPS6136670B2 (ko) 1986-08-19
DE3274686D1 (en) 1987-01-22
CA1183608A (en) 1985-03-05
EP0076098A3 (en) 1984-10-03
US4514847A (en) 1985-04-30
AU8841582A (en) 1983-03-31
EP0076098A2 (en) 1983-04-06

Similar Documents

Publication Publication Date Title
KR830008281A (ko) 시간축 보정장치
KR920020418A (ko) 레코드 캐리어 상에 정보를 기록하기 위한 기록 방법 및 장치와 레코드 캐리어를 판독하기 위한 판독 장치, 및 레코드 캐리어
KR910012924A (ko) 다중 소오스로부터 독립적으로 발생하는 에러를 선택적으로 잡아내기 위한 버스 모니터
KR880011667A (ko) 퍼스널 컴퓨터 작동 방법
JPS5958700A (ja) 記憶保護判定方式
KR860000595A (ko) 정보처리장치를 위한 메모리액세스 제어방식
KR910013193A (ko) 디지탈 신호처리 회로
KR850003602A (ko) 데이터 프로세싱 시스템 및 수록방법
KR880013073A (ko) 메모리 시스템
KR880000859A (ko) 마이크로 프로세서
KR880006584A (ko) 차량용 제어장치
KR900013621A (ko) 반도체장치
KR840001726A (ko) 키이기억에러 처리시스템
KR910014819A (ko) 듀얼-포트 캐쉬 태그 메모리
KR880008237A (ko) 디지탈 신호의 시간축 보정장치
KR890000977A (ko) 어드레스 변환 장치
JPS5910000B2 (ja) メモリの誤り検出方式
JPS56110164A (en) Logging error control system
KR940024668A (ko) 기록 재생 장치
JPS5637899A (en) Memory malfunction detection system
JPS5736500A (en) Memory check system
JPS554757A (en) Error control system of memory unit
JPS5737798A (en) Buffer memory device
SU489154A1 (ru) Запоминающее устройство
ES8307055A1 (es) Perfeccionamientos en instalaciones de tratamiento de errores de alamacenaje de clave para un sistema.