KR850003602A - 데이터 프로세싱 시스템 및 수록방법 - Google Patents

데이터 프로세싱 시스템 및 수록방법 Download PDF

Info

Publication number
KR850003602A
KR850003602A KR1019840006795A KR840006795A KR850003602A KR 850003602 A KR850003602 A KR 850003602A KR 1019840006795 A KR1019840006795 A KR 1019840006795A KR 840006795 A KR840006795 A KR 840006795A KR 850003602 A KR850003602 A KR 850003602A
Authority
KR
South Korea
Prior art keywords
data
word
input
processing system
unreliable
Prior art date
Application number
KR1019840006795A
Other languages
English (en)
Other versions
KR930001587B1 (ko
Inventor
게타트누스 요한네스 안토니우스 마르텐스(외 2) 테오도루스
Original Assignee
아이. 엠. 레르너
엔. 브이. 필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아이. 엠. 레르너, 엔. 브이. 필립스 글로아이람펜파브리켄 filed Critical 아이. 엠. 레르너
Publication of KR850003602A publication Critical patent/KR850003602A/ko
Application granted granted Critical
Publication of KR930001587B1 publication Critical patent/KR930001587B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1813Pulse code modulation systems for audio signals by adding special bits or symbols to the coded information

Abstract

내용 없음

Description

데이터 프로세싱 시스템 및 수록방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 8㎜비디오 포맷 피시엠 오디오 시스템내의 데이터 블록의 실시예. 제2도는 데이터 워드를 저장하기 위한 메모리의 실시예. 제3도는 비 신뢰성 표시자를 비신뢰성 데이터 워드로 대체하기 위한 장치의 실시예.

Claims (9)

  1. 데이터 블록내에 구성되어 있는 데이터를 수신하기 위해 제1데이터 입력을 구비하여, 각 데이터 블록은 최소한 하나의 데이터 워드 및 검사비트를 함유하며, 상기 제1테이터 입력은 검출기의 입력에 접속되며, 상기 검출기는 검사비트의 제어에 의해 데이터 블록이 신뢰성 데이터를 함유하는지를 검출하며, 데이터 워드가 신뢰성 워드를 함유하지 않을 때는 비신뢰성 신호를 발생시키며, 상기 제1데이터 입력이 데이터 워드를 저장하기 위해 메모리에 역시 접속되는 데이터 프로세싱 시스템에 있어서, 데이터 프로세싱 시스템은, 선택유닛 및 비신뢰성 표시자를 발생기키기 위한 발생기를 구비하며, 상기 선택유닛의 제1입력은 제1데이터 입력에 접속되며, 제2입력은 발생기의 출력에 접속되며, 제3입력은 비신뢰성 신호를 수신하기 위해 검출기에 접속되며, 상기 선택유닛의 출력은 메모리에 관련된 제2데이터 입력에 접속되며, 상기 선택유닛은, 수신되는 비신뢰성 신호를 제어하여 상기 제1입력을 차단하며, 제2입력에 나타나는 비신뢰성 표시자를 비신록성 데이터를 함유하는 데이터워드로 대체시키기 위해 제공되는 것을 특징으로 하는 데이터 프로세싱 시스템.
  2. 제1항의 데이터 프로세싱 시스템에 있어서, 비신뢰성 표시자는 데이터 워드와 동일한 워드길이를 가지는 것을 특징으로 하는 데이터 프로세싱 시스템.
  3. 제2항의 데이터프로세싱 시스템에 있어서, 비신뢰성 표시자는 예외워드를 구비하는 것을 특징으로 하는 데이터 프로세싱 시스템.
  4. 앞항중 어느 한 항의 데이터 프로세싱 시스템에 있어서, 데이터 워드는 8비트를 함유하며, 비신뢰성표시자는 데이터 워드 10000000로 형성되는 것을 특징으로 하는 데이터 프로세싱 시스템.
  5. 앞항중 어느 한항의 데이터 프로세싱 시스템에 있어서, 상기 시스템은 피시엠(PCM)오디오 시스템의 부분으로 형성되는 것을 특징으로 하는 데이터 프로세싱 시스템.
  6. 앞항중 어느 한항의 데이터 프로세싱 시스템에 있어서, 메모리는 작은 외형을 가진 팩키지 타입인 것을 특징으로 하는 데이터 프로세싱 시스템.
  7. 데이터 프로세싱 시스템의 부분을 형성하는 메모리내에 데이터 워드를 수록하는 방법에 있어서, (1) 데이터 워드 및 검사비트를 수신하는 단계와, (2) 데이터 워드가 신뢰성 데이터를 포함하는가 또는 비신뢰성 데이터를 포함하는가를 검사비트의 제어에 의해 검출하는 단계와, (3) 데이터 워드가 신뢰성 데이터인 것을 검출한 후 상기 데이터 워드의 특정 어드레스에서 데이터 워드를 메모리내에 수록하는 단계를 구비하는 것을 특징으로 하는 수록방법.
  8. 제7항의 방법에 있어서, 대체된 비신뢰성 표시자의 워드길이를 관련된 비신뢰성 워드길이와 동일하게 되는 것을 특징으로 하는 수록방법.
  9. 제7항 또는 8항의 방법에 있어서, 비신뢰성 표시자의 수록에 앞서서 신뢰성 데이터 워드가 메모리내에 수록되며, 각 신뢰성 데이터는 따라서 특정어드레스에서 비신뢰성 표시자를 제거시키는 것을 특징으로 하는 수록방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840006795A 1983-11-02 1984-10-31 메모리내 신뢰 불가능한 워드가 신뢰 불가능 표시자로 대체되는 데이타 프로세싱 시스템 KR930001587B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
NL8303765 1983-11-02
NL??8303765 1983-11-02
NL8303765A NL8303765A (nl) 1983-11-02 1983-11-02 Dataverwerkend systeem waarbij in het geheugen onbetrouwbare woorden zijn vervangen door een onbetrouwbaarheidsindicator.

Publications (2)

Publication Number Publication Date
KR850003602A true KR850003602A (ko) 1985-06-20
KR930001587B1 KR930001587B1 (ko) 1993-03-05

Family

ID=19842647

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840006795A KR930001587B1 (ko) 1983-11-02 1984-10-31 메모리내 신뢰 불가능한 워드가 신뢰 불가능 표시자로 대체되는 데이타 프로세싱 시스템

Country Status (7)

Country Link
US (1) US4641310A (ko)
EP (1) EP0140456B1 (ko)
JP (1) JPS60112149A (ko)
KR (1) KR930001587B1 (ko)
CA (1) CA1218747A (ko)
DE (1) DE3471383D1 (ko)
NL (1) NL8303765A (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5247505A (en) * 1985-04-17 1993-09-21 Canon Kabushiki Kaisha Information recording method for reciprocally recording and verifying information
JPH0654590B2 (ja) * 1985-07-24 1994-07-20 パイオニア株式会社 ディジタルデータの再生方法
JPS6246347A (ja) * 1985-08-24 1987-02-28 Hitachi Ltd 情報処理装置のエラ−処理方式
US4719627A (en) * 1986-03-03 1988-01-12 Unisys Corporation Memory system employing a low DC power gate array for error correction
US4698812A (en) * 1986-03-03 1987-10-06 Unisys Corporation Memory system employing a zero DC power gate array for error correction
US4817095A (en) * 1987-05-15 1989-03-28 Digital Equipment Corporation Byte write error code method and apparatus
US4910754A (en) * 1988-09-30 1990-03-20 Data General Corporation Initialization and synchronization method for a two-way communication link
US5020081A (en) * 1988-09-30 1991-05-28 Data General Corporation Communication link interface with different clock rate tolerance
US5070502A (en) * 1989-06-23 1991-12-03 Digital Equipment Corporation Defect tolerant set associative cache
JPH081755B2 (ja) * 1989-06-26 1996-01-10 日本電気株式会社 置換アドレス判定回路
US5065389A (en) * 1989-08-24 1991-11-12 U.S. Philips Corporation Information recording and read device, information recording device, and record carrier obtained by means of one of the device
KR920005291B1 (ko) * 1990-08-09 1992-06-29 삼성전자주식회사 Cd-rom의 삭제 비트 저장방법 및 회로
MY109399A (en) * 1992-01-07 1997-01-31 Koninklijke Philips Electronics Nv Device for processing digital data, and digital video system comprising the device
DE69322529T2 (de) * 1992-02-05 1999-04-29 Sony Corp Plattenabspielgerät und Plattenaufzeichnungsgerät
US5473753A (en) * 1992-10-30 1995-12-05 Intel Corporation Method of managing defects in flash disk memories
US20060077750A1 (en) * 2004-10-07 2006-04-13 Dell Products L.P. System and method for error detection in a redundant memory system

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3585619A (en) * 1969-01-14 1971-06-15 Mohawk Data Sciences Corp Magnetic tape readout system with means to generate artificial signals
US3688261A (en) * 1970-10-05 1972-08-29 Litton Business Systems Inc Logic processing system
US3768071A (en) * 1972-01-24 1973-10-23 Ibm Compensation for defective storage positions
US3780271A (en) * 1972-09-29 1973-12-18 Sigma Systems Error checking code and apparatus for an optical reader
US3836957A (en) * 1973-06-26 1974-09-17 Ibm Data storage system with deferred error detection
US4037091A (en) * 1976-04-05 1977-07-19 Bell Telephone Laboratories, Incorporated Error correction circuit utilizing multiple parity bits
US4072853A (en) * 1976-09-29 1978-02-07 Honeywell Information Systems Inc. Apparatus and method for storing parity encoded data from a plurality of input/output sources
JPS5647908A (en) * 1979-09-21 1981-04-30 Nec Corp Magnetic tape processor
JPS573209A (en) * 1980-06-05 1982-01-08 Nec Corp Control system for magnetic tape device
JPS5735444A (en) * 1980-08-12 1982-02-26 Sony Corp Pcm signal transmission method
US4434487A (en) * 1981-10-05 1984-02-28 Digital Equipment Corporation Disk format for secondary storage system
JPS58139317A (ja) * 1982-02-15 1983-08-18 Sony Corp メモリ装置
US4458349A (en) * 1982-06-16 1984-07-03 International Business Machines Corporation Method for storing data words in fault tolerant memory to recover uncorrectable errors

Also Published As

Publication number Publication date
CA1218747A (en) 1987-03-03
EP0140456B1 (en) 1988-05-18
DE3471383D1 (en) 1988-06-23
EP0140456A1 (en) 1985-05-08
KR930001587B1 (ko) 1993-03-05
US4641310A (en) 1987-02-03
NL8303765A (nl) 1985-06-03
JPS60112149A (ja) 1985-06-18

Similar Documents

Publication Publication Date Title
KR850003602A (ko) 데이터 프로세싱 시스템 및 수록방법
DE69233794D1 (de) Vocoder mit veränderlicher Bitrate
KR840006092A (ko) 기억보호 검사방법 및 그 수행회로
KR840007190A (ko) 버퍼기억장치의 단일비트 에러처리 시스템
KR910013193A (ko) 디지탈 신호처리 회로
KR860003551A (ko) 기 억 회 로
KR880000859A (ko) 마이크로 프로세서
KR900013621A (ko) 반도체장치
KR910014819A (ko) 듀얼-포트 캐쉬 태그 메모리
KR890011264A (ko) 디지탈 데이타 전송방법
KR880008237A (ko) 디지탈 신호의 시간축 보정장치
KR890013561A (ko) 어드레스수식회로
KR890008823A (ko) 직렬 메모리 장치
JPS5744294A (en) Alternating memory control system
JPS5798197A (en) Multiplexing memory device
JPS5736500A (en) Memory check system
KR960042347A (ko) 시스템 패리티를 기억하는 디램 에뮬레이션 칩
SU1251181A1 (ru) Буферное запоминающее устройство
JPS57100547A (en) Log-out control system
JPS56165997A (en) Parity check system for storage device
SE9400435L (sv) Förfarande och anordning för övervakning av ett minne
TW352435B (en) Method and circuit for refreshing read cyclic data in DRAM
JPS55154643A (en) Error correction system
KR890011237A (ko) 광저장 장치에서 고속 데이타처리 방법
KR910700499A (ko) 데이터 기록제어 수단

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee