KR20200039875A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20200039875A
KR20200039875A KR1020180118903A KR20180118903A KR20200039875A KR 20200039875 A KR20200039875 A KR 20200039875A KR 1020180118903 A KR1020180118903 A KR 1020180118903A KR 20180118903 A KR20180118903 A KR 20180118903A KR 20200039875 A KR20200039875 A KR 20200039875A
Authority
KR
South Korea
Prior art keywords
opening
light emitting
emission
layer
area
Prior art date
Application number
KR1020180118903A
Other languages
English (en)
Inventor
주선규
오근찬
김병철
김인옥
이각석
장지은
송인석
장창순
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180118903A priority Critical patent/KR20200039875A/ko
Priority to US16/532,279 priority patent/US11063092B2/en
Priority to EP19199076.1A priority patent/EP3633731A1/en
Priority to CN201910932350.4A priority patent/CN111009554A/zh
Priority to JP2019178929A priority patent/JP7420518B2/ja
Publication of KR20200039875A publication Critical patent/KR20200039875A/ko
Priority to US17/356,308 priority patent/US20210320155A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K50/865Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
    • H01L51/5284
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • H01L27/3213
    • H01L27/3244
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/824Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • H01L2251/53
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features

Abstract

표시장치는, 제1 베이스층, 상기 제1 베이스층 상에 배치된 회로 소자층, 상기 회로 소자층 상에 배치되고, 서로 이격되며 복수 개의 발광 영역들을 정의하는 복수 개의 발광 개구부들을 포함하는 화소 정의막, 상기 회로 소자층 상에 배치되고, 상기 발광 개구부들에 의해 일 부분이 각각 노출되는 복수 개의 제1 전극들, 상기 제1 전극들 상에 각각 배치된 복수 개의 유기 발광층들, 상기 유기 발광층들을 커버하며 상기 화소 정의막 상에 배치된 제2 전극, 상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층, 상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고, 상기 제1 베이스층의 평면상에서, 상기 개구부들 중 일 방향을 따라 연속하는 제1 내지 제3 개구부들의 형상은 서로 다르게 제공된다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로, 보다 상세하게는 시인성이 향상된 표시장치에 관한 것이다.
최근, 표시장치는 액정 표시장치, 플라즈마 표시장치, 및 유기발광 등의 표시장치 등이 있다. 이 중, 액정 표시장치는 반도체 공정을 이용하기 때문에 대화면화가 어렵고 백라이트 유닛의 사용으로 인하여 소비 전력이 크다. 또한, 액정 표시장치는 편광필터, 프리즘시트, 확산판 등의 광학부재들에 의해 광 손실이 많고 시야각이 좁은 특성이 있다.
이에 비하여, 유기발광 표시장치는 스스로 발광하는 자발광소자로서 응답속도가 빠르고, 경량 박형으로 제조가 가능하다. 또한, 유기발광 표시장치는 발광효율, 휘도 및 시야각이 큰 장점이 있다.
본 발명의 목적은 시인성이 향상되며, 빛 샘을 줄일 수 있는 표시장치를 제공하는 데 있다.
본 발명의 목적을 달성하기 위한 일 실시 예에 따른 표시장치는, 제1 베이스층, 상기 제1 베이스층 상에 배치된 회로 소자층, 상기 회로 소자층 상에 배치되고, 서로 이격되며 복수 개의 발광 영역들을 정의하는 복수 개의 발광 개구부들을 포함하는 화소 정의막, 상기 회로 소자층 상에 배치되고, 상기 발광 개구부들에 의해 일 부분이 각각 노출되는 복수 개의 제1 전극들, 상기 제1 전극들 상에 각각 배치된 복수 개의 유기 발광층들, 상기 유기 발광층들을 커버하며 상기 화소 정의막 상에 배치된 제2 전극, 상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층, 상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고, 상기 제1 베이스층의 평면상에서, 상기 개구부들 중 일 방향을 따라 연속하는 제1 내지 제3 개구부들의 형상은 서로 다르게 제공된다.
본 발명의 실시 예에 따르면, 상기 평면상에서, 상기 발광 영역들 각각의 면적은 상기 개구부들 중 어느 하나의 면적 보다 작은 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 제2 개구부는 상기 제1 개구부 및 상기 제3 개구부 사이에 배치되고, 상기 평면상에서, 상기 제2 개구부의 면적은 상기 제1 개구부 및 상기 제3 개구부 각각의 면적 보다 큰 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 평면상에서, 상기 제2 개구부는 중심 축을 기준으로 선대칭하며 각각이 등변 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공되고, 상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 평행 사변형 형상을 갖는 제3 개구 영역 및 제4 개구 영역으로 제공된다.
본 발명의 실시 예에 따르면, 상기 평면상에서, 상기 제2 개구부는 직사각형 형상을 갖는 개구 영역으로 제공되고, 상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공된다.
본 발명의 실시 예에 따르면, 상기 평면상에서, 상기 제1 개구부 및 상기 제3 개구부는 선대칭하는 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 제2 개구부는 서로 선대칭되는 상기 제1 개구부 및 상기 제3 개구부 사이에 배치되고, 상기 평면상에서, 상기 제2 개구부의 면적은 상기 제1 개구부 및 상기 제3 개구부 각각의 면적 보다 작은 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 평면상에서, 상기 제2 개구부는 직사각형 형상을 갖는 개구 영역으로 제공되고, 상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공된다.
본 발명의 실시 예에 따르면, 상기 화소 정의막은 상기 제1 내지 제3 개구부들 및 상기 개구부들 중 상기 일 방향을 따라 연속하는 제4 내지 제6 개구부들 사이에 중첩한 관통홀을 더 포함한다.
본 발명의 실시 예에 따르면, 상기 제2 전극은 상기 차광층에 중첩하는 상기 관통홀을 통해 상기 회로 소자층에 전기적으로 연결된다.
본 발명의 실시 예에 따르면, 상기 회로 소자층은, 상기 제1 베이스층 상에 배치되며 상기 유기 발광층들에 전기적으로 각각 연결된 복수 개의 트랜지스터들, 상기 제1 베이스층 상에 배치되며 상기 관통홀을 통해 상기 제2 전극에 전기적으로 연결된 더미 트랜지스터를 포함한다.
본 발명의 실시 예에 따르면, 상기 제1 내지 제3 개구부들의 형상은 상기 제4 내지 제6 개구부들의 형상에 각각 대응한다.
본 발명의 목적을 달성하기 위한 다른 실시 예에 따른 표시장치는, 제1 베이스층, 상기 제1 베이스층 상에 배치된 회로 소자층, 상기 회로 소자층과 전기적으로 연결되며, 복수 개의 발광 영역들을 포함하는 표시 소자층, 상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층, 상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고, 상기 제1 베이스층의 평면상에서, 상기 개구부들 중 일 방향을 따라 연속하는 제1 내지 제3 개구부들의 형상은 서로 다르게 제공된다.
본 발명의 실시 예에 따르면, 상기 발광 영역들은, 제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹, 제2 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제3 발광 그룹 및 제4 발광 그룹을 포함한다.
본 발명의 실시 예에 따르면, 상기 제1 내지 제4 발광 그룹들 각각은 복수 개의 서브 발광 영역들을 포함하고, 상기 제2 발광 그룹에 가장 인접한 상기 제1 발광 그룹의 서브 발광 영역은 제1 색의 광을 발광하며, 상기 제1 발광 그룹에 가장 인접한 상기 제2 발광 그룹의 서브 발광 영역은 제2 색의 광을 발광하며, 상기 제4 발광 그룹에 가장 인접한 상기 제3 발광 그룹의 서브 발광 영역은 상기 제2 색의 광을 발광하며, 상기 제3 발광 그룹에 가장 인접한 상기 제4 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광한다.
본 발명의 실시 예에 따르면, 상기 발광 영역들은 제3 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제3 관통홀을 사이에 두고 이격된 제5 발광 그룹 및 제6 발광 그룹을 더 포함한다.
상기 제1 내지 제4 발광 그룹들 각각은 복수 개의 서브 발광 영역들을 포함하고, 상기 제2 발광 그룹에 가장 인접한 상기 제1 발광 그룹의 서브 발광 영역은 제1 색의 광을 발광하며, 상기 제1 발광 그룹에 가장 인접한 상기 제2 발광 그룹의 서브 발광 영역은 제2 색의 광을 발광하며, 상기 제4 발광 그룹에 가장 인접한 상기 제3 발광 그룹의 서브 발광 영역은 제3 색의 광을 발광하며, 상기 제3 발광 그룹에 가장 인접한 상기 제4 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광하며, 상기 제6 발광 그룹에 가장 인접한 상기 제5 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광하며, 상기 제5 발광 그룹에 가장 인접한 상기 제6 발광 그룹의 서브 발광 영역은 상기 제3 색의 광을 발광한다.
본 발명의 실시 예에 따르면, 상기 회로 소자층은, 상기 제1 베이스층 상에 배치되며 상기 표시 소자층들에 전기적으로 각각 연결된 복수 개의 트랜지스터들, 상기 제1 베이스층 상에 배치되며 상기 제1 및 제2 관통홀들을 통해 상기 표시 소자층에 전기적으로 각각 연결된 제1 더미 트랜지스터 및 제2 더미 트랜지스터를 포함한다.
본 발명의 실시 예에 따르면, 상기 발광 영역들은, 제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹, 제2 행을 따라 배열된 제3 발광 그룹 및 제4 발광 그룹, 제3 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제5 발광 그룹 및 제6 발광 그룹을 포함한다.
본 발명의 목적을 달성하기 위한 일 실시 예에 따른 표시장치는, 제1 베이스층, 상기 제1 베이스층 상에 배치된 회로 소자층, 상기 회로 소자층과 전기적으로 연결되며, 복수 개의 발광 영역들을 포함하는 표시 소자층, 상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층, 상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고, 상기 발광 영역들은, 제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹, 제2 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제3 발광 그룹 및 제4 발광 그룹을 포함한다.
본 발명의 실시 예에 따르면, 제2 베이스층 상에 배치된 차광층에 포함된 개구부들의 형상이 서로 다르게 제공됨에 따라, 표시장치의 전반적인 개구율이 향상될 수 있다. 그 결과, 표시장치의 전반적인 시인성이 향상될 수 있다.
도 1은 본 발명의 실시 예에 따른 표시장치의 사시도이다.
도 2는 본 발명의 실시 예에 따른 표시장치의 블록도이다.
도 3은 본 발명의 실시 예에 따른 표시모듈의 단면도이다.
도 4a는 본 발명의 실시 예에 따른 표시패널의 평면도이다.
도 4b는 본 발명의 실시 예에 따른 화소의 등가 회로도이다.
도 4c는 본 발명의 실시 예에 따른 표시패널의 부분 단면도이다.
도 5 및 도 6은 본 발명의 실시 예에 따른 화소들의 평면도들이다.
도 7은 도 5에 도시된 I-I'를 따라 절단된 표시패널의 단면도이다.
도 8a는 본 발명의 다른 실시 예에 따른 화소들들의 평면도이다.
도 8b는 본 발명의 다른 실시 예에 따른 화소들의 평면도이다.
도 8c는 본 발명의 다른 실시 예에 따른 화소들의 평면도이다.
도 9는 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다.
도 10은 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다.
도 11은 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결 된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
"및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의됩니다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 실시 예에 따른 표시장치의 사시도이다. 도 2는 본 발명의 실시 예에 따른 표시장치의 블록도이다.
도 1을 참조하면, 표시장치(DD)는 표시 영역(DA)을 통해 이미지를 표시 할 수 있다. 도 1에서는 표시 영역(DA)이 제1 방향(DR1) 및 제1 방향(DR1)과 교차하는 제2 방향(DR2)이 정의하는 면에 제공된 것을 예시적으로 도시하였다. 하지만, 본 발명의 다른 실시 예에서 표시장치의 표시 영역은 휘어진 면에 제공될 수 있다. 또한, 도 1을 통해 도시되지 않았지만, 다른 예에 따르면, 표시장치(DD)는 표시 영역(DA)에 인접한 비표시 영역을 더 포함하고, 비표시 영역은 영상이 시인되지 않은 영역일 수 있다. 비표시 영역은 표시 영역(DA)의 일 영역에 인접하게 배치되거나, 표시 영역(DA)을 에워쌀 수 있다.
표시장치(DD)의 두께 방향은 제3 방향(DR3)이 지시한다. 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다. 본 명세서 내에서 "평면 상에서 보았을 때 또는 평면상에서"의 의미는 제3 방향(DR3)에서 바라보는 경우를 의미할 수 있다. 또한, "두께 방향"은 제3 방향(DR3)일 수 있다.
도 1에서는 표시장치(DD)가 텔레비전인 것을 예시적으로 도시하였다. 하지만, 표시장치(DD)는 모니터, 또는 외부 광고판과 같은 대형 전자장치를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 개인 디지털 단말기, 자동차 내비게이션 유닛, 게임기, 스마트폰, 태블릿, 및 카메라와 같은 중소형 전자 장치 등에 사용될 수도 있다. 또한, 이것들은 단지 실시 예로서 제시된 것들로서, 본 발명의 개념에서 벗어나지 않은 이상 다른 전자 기기에도 채용될 수 있음은 물론이다.
도 2를 참조하면, 표시장치(DD)는 표시패널(DP), 신호 제어회로(TC), 데이터 구동회로(DDV), 및 스캔 구동회로(GDV)를 포함할 수 있다. 신호 제어회로(TC), 데이터 구동회로(DDV) 및 스캔 구동회로(GDV) 각각은 복수 개의 회로들을 포함할 수 있다.
표시패널(DP)은 복수의 데이터 라인들(DL1-DLm), 복수의 스캔 라인들(SL1-SLn) 및 복수의 화소들(PX)을 포함할 수 있다.
복수의 데이터 라인들(DL1-DLm)은 제2 방향(DR2)으로 연장되며, 제2 방향(DR2)과 교차하는 제1 방향(DR1)을 따라 배열될 수 있다. 복수의 스캔 라인들(SL1-SLn)은 제1 방향(DR1)으로 연장되며, 제2 방향(DR2)을 따라 배열될 수 있다.
화소들(PX) 각각은 발광 소자 및 발광 소자와 전기적으로 연결된 화소 회로를 포함할 수 있다. 화소 회로는 복수의 트랜지스터들을 포함할 수 있다. 제1 전원 전압(ELVDD) 및 제2 전원 전압(ELVSS)은 화소들(PX) 각각으로 제공될 수 있다.
화소들(PX)은 표시패널(DP)의 평면상에서 일정한 규칙으로 배치될 수 있다. 화소들(PX) 각각은 주요색(primary color) 중 하나 또는 혼합색 중 하나를 표시할 수 있다. 상기 주요색은 레드, 그린, 및 블루를 포함할 수 있고, 상기 혼합색은 옐로우, 시안, 마젠타 및 화이트 등 다양한 색상을 포함할 수 있다. 다만, 화소들(PX)이 표시하는 색상이 이에 제한되는 것은 아니다.
신호 제어회로(TC)는 외부로부터 제공되는 영상 데이터(RGB)를 수신한다. 신호 제어회로(TC)는 영상 데이터(RGB)를 표시패널(DP)의 동작에 부합하도록 변환하여 변환 영상 데이터(R'G'B')를 생성하고, 변환 영상 데이터(R'G'B')를 데이터 구동회로(DDV)로 출력한다.
또한, 신호 제어회로(TC)는 외부로부터 제공되는 제어 신호(CS)를 수신할 수 있다. 제어 신호(CS)는 수직동기신호, 수평동기신호, 메인 클럭신호, 및 데이터 인에이블 신호 등을 포함할 수 있다. 신호 제어회로(TC)는 제1 제어 신호(CONT1)를 데이터 구동회로(DDV)로 제공하고, 제2 제어 신호(CONT2)를 스캔 구동회로(GDV)로 제공한다. 제1 제어 신호(CONT1)는 데이터 구동회로(DDV)를 제어하기 위한 신호이고, 제2 제어 신호(CONT2)는 스캔 구동회로(GDV)를 제어하기 위한 신호이다.
데이터 구동회로(DDV)는 신호 제어회로(TC)로부터 수신한 제1 제어 신호(CONT1)에 응답해서 복수의 데이터 라인들(DL1-DLm)을 구동할 수 있다. 데이터 구동회로(DDV)는 독립된 집적 회로로 구현되어서 표시패널(DP)의 일 측에 전기적으로 연결되거나, 표시패널(DP) 상에 직접 실장될 수 있다. 또한, 데이터 구동회로(DDV)는 단일 칩으로 구현되거나 복수의 칩들을 포함할 수 있다.
스캔 구동회로(GDV)는 표시패널(DP)의 소정 영역에 집적될 수 있다. 예를 들어, 스캔 구동회로(GDV)는 화소들(PX)의 화소 회로와 동일한 공정, 예컨대 LTPS(Low Temperature Polycrystaline Silicon) 공정 또는 LTPO(Low Temperature Polycrystalline Oxide) 공정을 통해 형성된 복수 개의 박막 트랜지스터들을 포함할 수 있다. 또한, 스캔 구동회로(GDV)는 독립된 집적 회로 칩으로 구현되어 표시패널(DP)의 일측에 전기적으로 연결될 수 있다.
도 3은 본 발명의 실시 예에 따른 표시모듈의 단면도이다. 도 4a는 본 발명의 실시 예에 따른 표시패널의 평면도이다. 도 4b는 본 발명의 실시 예에 따른 화소의 등가 회로도이다. 도 4c는 본 발명의 실시 예에 따른 표시패널의 부분 단면도이다.
도 3을 참조하면, 표시모듈(DM)은 표시패널(DP)과 입력 감지 유닛(TS, 또는 터치감지유닛)을 포함한다. 본 발명에 따르면, 표시모듈(DM)이 입력 감지 유닛(TS)을 포함하는 것으로 설명되지만, 입력 감지 유닛(TS)은 생략될 수 있다.
표시패널(DP)은 유기발광 표시패널일 수 있고, 특별히 제한되지 않는다. 예컨대, 표시패널(DP)은 유기발광 표시패널 또는 퀀텀닷 발광 표시패널일 수 있다. 유기발광 표시패널은 발광층이 유기발광물질을 포함한다. 퀀텀닷 발광 표시패널은 발광층이 퀀텀닷, 및 퀀텀로드를 포함한다. 이하, 본 발명에 따른 표시패널(DP)은 유기발광 표시패널로 설명된다.
표시패널(DP)은 제1 베이스층(SUB1), 제1 베이스층(SUB1) 상에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 절연층(TFL)을 포함한다. 입력 감지 유닛(TS)은 절연층(TFL) 상에 직접 배치될 수 있다. 본 명세서에서 "A 구성이 B 구성 상에 직접 배치된다"는 것은 A 구성과 B 구성 사이에 접착층이 배치되지 않는 것을 의미한다.
제1 베이스층(SUB1)은 적어도 하나의 플라스틱 필름을 포함할 수 있다. 제1 베이스층(SUB1)은 플렉서블한 기판으로 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다. 도 1을 참조하여 설명한 표시 영역(DA)은 제1 베이스층(SUB1)에 정의된 표시 영역(DM-DA)에 대응될 수 있다. 또한, 도 1을 통해 도시되지 않았지만, 표시장치(DD)는 표시 영역(DA)에 인접한 비표시 영역을 포함할 수 있다. 도 3에 도시된 바와 같이, 제1 베이스층(SUB1)에 비표시 영역(DM-NDA)이 정의되며, 비표시 영역(DM-NDA)은 표시 영역(DM-DA)의 일 측에 인접하거나 표시 영역(DM-DA)을 에워쌀 수 있다. 다른 예로, 비표시 영역(DM-NDA)은 생략될 수 도 있다.
회로 소자층(DP-CL)은 적어도 하나의 중간 절연층과 회로 소자를 포함한다. 중간 절연층은 적어도 하나의 중간 무기막과 적어도 하나의 중간 유기막을 포함한다. 상기 회로 소자는 신호 라인들, 화소의 구동 회로 등을 포함한다.
표시 소자층(DP-OLED)은 복수 개의 유기발광 다이오드들을 포함한다. 표시 소자층(DP-OLED)은 화소 정의막과 같은 유기막을 더 포함할 수 있다.
절연층(TFL)은 표시 소자층(DP-OLED)을 밀봉한다. 일 예로, 절연층(TFL)은 박막 봉지층일 수 있다. 절연층(TFL)은 수분, 산소, 및 먼지 입자와 같은 이물질로부터 표시 소자층(DP-OLED)을 보호한다. 한편, 도 3에 도시된 바에 따르면, 절연층(TFL)은 표시 영역(DM-DA) 및 비표시 영역(DM-NDA)에 각각 중첩하는 것으로 도시되나, 이에 한정되지 않으며 비표시 영역(DM-NDA)에 비중첩할 수 있다.
도 4a를 참조하면, 표시패널(DP)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함한다. 표시패널(DP)의 표시 영역(DA)은 도 1에 도시된 표시장치(DD)의 표시 영역(DA)에 대응될 수 있다.
표시패널(DP)은 스캔 구동회로(GDV), 복수 개의 신호라인들(SGL), 복수 개의 화소들(PX), 및 복수 개의 구동 패드들(PD)을 포함한다. 복수 개의 화소들(PX)이 배치된 영역은 표시 영역(DA)으로 정의된다. 스캔 구동회로(GDV), 복수 개의 신호 라인들(SGL), 및 화소 구동회로는 도 3에 도시된 회로 소자층(DP-CL)에 포함될 수 있다.
스캔 구동회로(GDV)는 복수 개의 스캔 신호들을 생성하고, 복수 개의 스캔 신호들을 복수 개의 스캔 라인들(SL1~SLn, 도2 참조)에 순차적으로 출력한다. 스캔 구동회로(GDV)는 화소들(PX)의 구동 회로에 또 다른 제어 신호를 더 출력할 수 있다.
복수 개의 신호 라인들(SGL)은 스캔 라인들(SL), 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL)을 포함한다. 스캔 라인들(SL) 및 데이터 라인들(DL)은 도 2를 통해 도시된 스캔 라인들(SL1~SLn) 및 데이터 라인들(DL1~DLm)에 대응될 수 있다.
스캔 라인들(SL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결되고, 데이터 라인들(DL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결된다. 전원 라인(PL)은 복수 개의 화소들(PX)에 연결된다. 또한, 스캔 라인들(SL)이 연결된 스캔 구동회로(GDV)가 비표시 영역(NDA)에 배치될 수 있다. 제어신호 라인(CSL)은 스캔 구동회로(GDV)에 제어신호들을 제공할 수 있다.
스캔 라인들(SL), 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL) 중 일부는 동일한 층에 배치되고, 일부는 다른 층에 배치된다. 스캔 라인들(SL), 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL) 중 어느 하나의 층에 배치된 신호라인들이 제1 신호라인으로 정의될 때, 다른 하나의 층에 배치된 신호라인들은 제2 신호라인으로 정의될 수 있다. 또 다른 하나의 층에 배치된 신호라인들은 제3 신호라인으로 정의될 수 있다.
표시패널(DP)은 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL)에 전기적으로 연결된 복수 개의 구동 패드들(PD)을 포함할 수 있다. 구동 패드들(PD)은 비표시 영역(NDA)에 중첩할 수 있다.
도 4b에 도시된 바에 따르면, 어느 하나의 스캔 라인(SL)과 어느 하나의 데이터 라인(DL), 및 전원 라인(PL)에 연결된 화소(PX)를 예시적으로 도시하였다. 화소(PX)의 구성은 이에 제한되지 않고 변형되어 실시될 수 있다.
본 발명에 따르면, 화소(PX)는 유기발광 소자(ED), 제1 전극(AE), 제2 전극(CE), 및 화소 회로(PXC)를 포함한다. 화소(PX)는 표시소자로써 유기발광 소자(ED)를 포함한다.
유기발광 소자(ED), 제1 전극(AE), 및 제2 전극(CE)은 도 3에 도시된 표시 소자층(DP-OLED)에 포함될 수 있다. 유기발광 소자(ED)는 전면 발광형 다이오드이거나, 배면 발광형 다이오드일 수 있다.
화소 회로(PXC)는 유기발광 소자(ED)를 구동하기 위한 회로부로써 제1 트랜지스터(T1, 또는 스위칭 트랜지스터), 제2 트랜지스터(T2, 또는 구동 트랜지스터), 및 커패시터(Cap)를 포함한다. 화소 회로(PXC)는 도 3에 도시된 회로 소자층(DP-CL)에 포함될 수 있다.
유기발광 소자(ED)는 제1 및 제2 트랜지스터들(T1, T2)로부터 제공되는 전기적 신호의 의해 광을 생성한다.
제1 트랜지스터(T1)는 스캔 라인(SL)에 인가된 스캔 신호에 응답하여 데이터 라인(DL)에 인가된 데이터 신호를 출력한다. 커패시터(Cap)는 제1 트랜지스터(T1)로부터 수신한 데이터 신호에 대응하는 전압을 충전한다. 제1 전원 전압(ELVDD)은 제2 트랜지스터(T2)를 통해 제1 전극(AE)에 제공되고, 제2 전원 전압(ELVSS)은 제2 전극(CE) 에 제공된다. 제2 전원 전압(ELVSS)은 제1 전원 전압(ELVDD)보다 낮은 전압일 수 있다.
제2 트랜지스터(T2)는 제1 전극(AE)을 통해 유기발광 소자(ED)에 전기적으로 연결된다. 제2 트랜지스터(T2)는 커패시터(Cap)에 저장된 전하량에 대응하여 유기발광 소자(ED)에 흐르는 구동전류(ID)를 제어한다. 유기발광 소자(ED)는 제2 트랜지스터(T2)의 턴-온 구간 동안 발광한다.
도 4c를 참조하면, 도 4b에 도시된 등가 회로에 대응하는 표시패널(DP)의 부분 단면이 도시된다. 제1 베이스층(SUB1) 상에 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 절연층(TFL), 및 제2 베이스층(SUB2)이 순차적으로 배치된다.
회로 소자층(DP-CL)은 적어도 하나의 절연층과 회로 소자를 포함한다. 회로 소자는 신호라인, 화소의 구동회로 등을 포함한다. 코팅, 증착 등에 의한 절연층, 반도체층 및 도전층 형성공정과 포토리소그래피 공정에 의한 절연층, 반도체층 및 도전층층의 패터닝 공정을 통해 회로 소자층(DP-CL)이 형성될 수 있다.
회로 소자층(DP-CL)은 무기막인 버퍼막(BFL), 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 포함하고, 유기막인 중간 유기막(30)을 포함할 수 있다. 버퍼막(BFL)은 적층된 복수개의 무기막을 포함할 수 있다. 도 4c에는 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)를 구성하는 제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2), 제1 제어전극(GE1), 제2 제어전극(GE2), 제1 입력전극(DE1), 제1 출력전극(SE1), 제2 입력전극(DE2), 제2 출력전극(SE2)의 배치관계가 예시적으로 도시되었다. 제1 내지 제4 관통홀(CH1, CH2, CH3, CH4) 역시 예시적으로 도시되었다.
표시 소자층(DP-OLED)은 유기발광 소자(ED)를 포함할 수 있다. 표시 소자층(DP-OLED)은 화소 정의막(PDL)을 포함한다. 예컨대, 화소 정의막(PDL)은 유기층일 수 있다
중간 유기막(30) 상에 제1 전극(AE)이 배치된다. 제1 전극(AE)은 중간 유기막(30)을 관통하는 제5 관통홀(CH5)을 통해 제2 출력전극(SE2)에 연결된다. 화소 정의막(PDL)에는 발광 개구부(OM)가 정의된다. 화소 정의막(PDL)의 발광 개구부(OM)는 제1 전극(AE)의 적어도 일부분을 노출시킨다.
별도로 도시하지 않았으나, 화소 정의막(PDL)의 상면 상에는 화소 정의막(PDL)의 일부분에 중첩하는 스페이서가 배치될 수 있다. 스페이서는 화소 정의막(PDL)와 일체의 형상이거나, 추가 공정에 의해 형성된 절연구조물 일 수 있다.
본 발명의 실시 예에 따르면, 화소 정의막(PDL)은 복수 개의 발광 영역들(EA)을 정의하는 복수 개의 발광 개구부들(OM)을 포함할 수 있다. 도 4b에 도시된 것과 같이, 표시패널(DP)은 발광 영역(EA)과 발광 영역(EA)에 인접한 비발광 영역(NEA)을 포함할 수 있다. 비발광 영역(NEA)은 발광 영역(EA)을 에워싸을수 있다. 본 실시예에서 발광 영역(EA)은 발광 개구부(OM)에 의해 노출된 제1 전극(AE)의 일부분에 대응하게 정의되었다.
정공 제어층(HCL)은 발광 영역(EA)과 비발광 영역(NEA)에 공통으로 배치될 수 있다. 정공 제어층(HCL)은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 정공 제어층(HCL) 상에 발광층(EML)이 배치된다. 발광층(EML)은 발광 개구부(OM)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EML)은 화소들 각각에 분리되어 형성될 수 있다. 발광층(EML)은 유기물질 및/또는 무기물질을 포함할 수 있다. 발광층(EML)은 소정의 유색 컬러광을 생성할 수 있다.
발광층(EML) 상에 전자 제어층(ECL)이 배치된다. 전자 제어층(ECL)은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다. 정공 제어층(HCL)과 전자 제어층(ECL)은 오픈 마스크를 이용하여 복수 개의 화소들에 공통으로 형성될 수 있다. 전자 제어층(ECL) 상에 제2 전극(CE)이 배치된다. 제2 전극(CE)은 일체의 형상을 갖고 복수 개의 화소들 각각에 포함된 전자 제어층(ECL) 상에 공통적으로 배치된다.
제2 전극(CE) 상에 절연층(TFL)이 배치된다. 절연층(TFL)은 단일 봉지층으로 제공되거나, 복수 개의 박막들로 제공될 수 있다.
제2 베이스층(SUB2)은 절연층(TFL) 상에 배치될 수 있다. 제2 베이스층(SUB2)은 제1 베이스층(SUB1)과 이격되어 제3 방향(DR3)에서 마주할 수 있다.
차광층(BM)은 제2 베이스층(SUB2) 상에 배치될 수 있다. 도 4c에 도시된 바에 따르면, 차광층(BM)은 표시 소자층(DP-OLED)에 더 인접한 제2 베이스층(SUB2)의 하면에 배치된 것으로 도시되었으나, 이에 한정되지 않으며 차광층(BM)은 제2 베이스층(SUB2)의 상면에 배치될 수도 있다.
또한, 차광층(BM)은 개구부(OEA)를 포함하고, 개구부(OEA)에 의해 제2 베이스층(SUB2)의 일부분이 노출될 수 있다. 실제로, 차광층(BM)은 복수 개의 개구부들(OEA)을 포함할 수 있다. 본 발명에 따르면, 평면상에서, 개구부(OEA)의 면적은 발광 영역(EA)의 면적 보다 클 수 있다. 따라서, 개구부(OEA)는 발광 영역(EA) 및 비발광 영역(NEA)에 각각 중첩할 수 있다. 또한, 개구부(OEA)의 면적이 발광 영역(EA)보다 큼에 따라, 넓은 시야각이 확보될 수 있다. 발광 영역(EA)을 통해 출력된 광은 개구부(OEA)를 통해 외부로 전달될 수 있다.
다시, 도 3을 참조하면, 입력 감지 유닛(TS)은 절연층(TFL) 상에 배치될 수 있다. 입력 감지 유닛(TS)은 절연층(TFL) 상에 직접 배치되거나, 다른 예로 접착층을 통해 절연층(TFL)과 연결될 수 있다. 입력 감지 유닛(TS)은 단층 또는 다층의 도전층을 포함할 수 있다. 또한, 입력 감지 유닛(TS)은 단층 또는 다층의 절연층을 포함할 수 있다.
입력 감지 유닛(TS)은 예컨대, 정전용량 방식으로 외부에서 인가되는 입력을 감지할 수 있다. 외부에서 인가되는 입력은 다양한 형태로 제공될 수 있다. 예를 들어, 외부 입력은 사용자 신체의 일부, 스타일러스 펜, 광, 열, 또는 압력 등 다양한 형태의 외부 입력들을 포함한다. 또한, 사용자의 손 등 신체의 일부가 접촉하는 입력은 물론, 근접하거나 인접하는 공간 터치(예를 들어, 호버링)도 입력의 일 형태일 수 있다.
본 발명에 따른 입력 감지 유닛(TS)의 동작방식은 특별히 제한되지 않고, 입력 감지 유닛(TS)은 전자기 유도방식 또는 압력 감지방식으로 외부입력을 감지할 수도 있다. 한편, 본 발명의 다른 실시 예에 따르면, 입력 감지 유닛(TS)은 별도로 제조되어 접착층에 의해 표시패널(DP)에 부착되거나, 입력 감지 유닛(TS)은 생략될 수 있다.
도 5 및 도 6은 본 발명의 실시 예에 따른 화소들의 평면도들이다. 도 7은 도 5에 도시된 I-I'를 따라 절단된 표시패널의 단면도이다.
앞서, 도 2에 도시된 화소들(PX) 각각은 서로 다른 색의 광을 출력하는 복수 개의 제1 내지 제3 서브 화소들을 포함할 수 있다. 도 5 및 도 6을 통해서는, 동일 행에 배열되며 제1 방향(DR1)에서 연속하는 제1 화소(PXa) 및 제2 화소(PXb)가 도시된다.
제1 화소(PXa)는 제1 방향(DR1)에서 연속된 제1 내지 제3 서브 화소들(PXa1, PXa2, PXa3)을 포함하고, 제2 화소(PXb)는 제1 방향(DR1)에서 연속된 제1 내지 제3 서브 화소들(PXb1, PXb2, PXb3)을 포함한다.
제1 서브 화소(PXa1)는 제1 발광 영역(EAa1) 및 평면상에서 제1 발광 영역(EAa1)을 감싸는 제1 개구부(OEAa1)를 포함한다. 제1 서브 화소(PXa1)는 제1 발광 영역(EAa1)을 통해 제1 색의 광을 출력하고, 출력된 제1 색의 광은 제1 개구부(OEAa1)를 통해 외부로 전달될 수 있다.
제2 서브 화소(PXa2)는 제2 발광 영역(EAa2) 및 평면상에서 제2 발광 영역(EAa2)을 감싸는 제2 개구부(OEAa2)를 포함한다. 제2 서브 화소(PXa2)는 제2 발광 영역(EAa2)을 통해 제2 색의 광을 출력하고, 출력된 제2 색의 광은 제2 개구부(OEAa2)를 통해 외부로 전달될 수 있다.
제3 서브 화소(PXa3)는 제3 발광 영역(EAa3) 및 평면상에서 제3 발광 영역(EAa3)을 감싸는 제3 개구부(OEAa3)를 포함한다. 제3 서브 화소(PXa3)는 제3 발광 영역(EAa3)을 통해 제3 색의 광을 출력하고, 출력된 제3 색의 광은 제3 개구부(OEAa3)를 통해 외부로 전달될 수 있다. 제1 내지 제3 색들은 서로 다른 색으로 제공된다.
상술된 제1 내지 제3 발광 영역들(EAa1~EAa3)은 화소 정의막(PDL)에 의해 정의되며, 제1 내지 제3 개구부들(OEAa1~OEAa3)은 차광층(BM)에 의해 정의된다. 또한, 평면상에서, 제1 내지 제3 개구부들(OEAa1~OEAa3)은 서로 이격되며, 이격된 부분에 차광층(BM)이 배치될 수 있다.
제2 화소(PXb)에 포함된 제1 내지 제3 서브 화소들(PXb1, PXb2, PXb3)의 구조는 제1 화소(PXa)에 포함된 제1 내지 제3 서브 화소들(PXa1, PXa2, PXa3)의 구조와 실질적으로 동일함에 따라 이에 대한 구체적인 설명은 생략된다.
즉, 제1 서브 화소(PXb1)는 제1 색 광을 출력하는 제1 발광 영역(EAb1) 및 평면상에서 제1 발광 영역(EAb1)을 감싸는 제4 개구부(OEAb1)를 포함한다. 제2 서브 화소(PXb2)는 제2 색 광을 출력하는 제2 발광 영역(EAb2) 및 평면상에서 제2 발광 영역(EAb2)을 감싸는 제5 개구부(OEAb2)를 포함한다. 제3 서브 화소(PXb3)은 제3 색 광을 출력하는 제3 발광 영역(EAb3) 및 평면상에서 제3 발광 영역(EAb3)을 감싸는 제6 개구부(OEAb3)를 포함한다.
마찬가지로, 제1 내지 제3 발광 영역들(EAb1~EAb3)은 화소 정의막(PDL)에 의해 구획되며, 제4 내지 제6 개구부들(OEAb4~OEAb6)은 차광층(BM)에 의해 구획될 수 있다. 또한, 평면상에서 제4 내지 제6 개구부들(OEAb1~OEAb3)은 서로 이격되며, 이격된 부분에 차광층(BM)이 배치될 수 있다.
한편, 도 4c를 통해 설명된 제2 전극(CE)은 제2 전원 전압(ELVSS)을 수신하여 유기발광 소자(ED)에 전달한다. 특히, 본 발명에 따른 제2 전극(CE)은 하나의 일체형 전극으로 제공되고, 투과율을 향상시키기 위해 두께가 얇게 제공될 수 있다. 그러나, 제2 전극(CE)의 두께가 얇아짐에 따라 면저항이 증가될 수 있다. 제2 전극(CE)의 면저항이 증가될 경우, 제2 전극(CE)에 제공된 제2 전원 전압(ELVSS)의 전류 감쇠가 발생할 수 있다.
본 발명의 실시 예에 따르면, 동일 행에 배열된, 즉 제1 방향(DR1)에서 이웃한 두 개의 화소들 사이에 관통홀(CHL)이 배치될 수 있다. 도 5에 도시된 바와 같이, 관통홀(CHL)은 이웃한 두 개의 제1 화소(PXa) 및 제2 화소(PXb) 사이에 배치될 수 있다.
특히, 관통홀(CHL)은 도 4c에 도시된 표시 소자층(DP-OLED) 및 회로 소자층(DP-CL)의 일 부분을 관통할 수 있다. 제2 전극(CE)은 관통홀(CHL)을 통해 회로 소자층(DP-CL)에 전기적으로 연결될 수 있다. 제2 전극(CE)이 관통홀(CHL)을 통해 회로 소자층(DP-CL)에 전기적으로 연결됨에 따라, 제2 전극(CE)의 저항 레벨이 낮아질 수 있다. 그 결과, 제2 전극(CE)의 전류 특성이 향상될 수 있다. 제2 전극(CE) 및 회로 소자층(DP-CL) 간의 연결 구조에 대해서는, 도 7을 통해 보다 자세히 설명된다.
평면상에서, 차광층(BM)은 제1 화소(PXa) 및 제2 화소(PXb)에 포함된 개구부들을 에워쌀 수 있다. 관통홀(CHL)은 제3 서브 화소(PXa3)의 제3 개구부(OEAa3) 및 제3 서브 화소(PXb3)의 제6 개구부(OEAb3) 사이에 배치되며, 차광층(BM)에 중첩할 수 있다.
또한, 관통홀(CHL)을 형성하기 위해 두 개의 제3 개구부(OEAa3) 및 제6 개구부(OEAb3) 사이에 이격 공간이 발생한다. 이는, 두 개의 제3 개구부(OEAa3) 및 제6 개구부(OEAb3) 사이에 관통홀(CHL)이 정의되지 않았을 경우와 비교하여, 두 개의 제3 개구부(OEAa3) 및 제6 개구부(OEAb3) 사이에 배치된 차광층(BM)의 면적이 넓어질 수 있다.
본 발명의 실시 예에 따르면, 제1 내지 제3 개구부들(OEAa1~OEAa3) 또는 제4 내지 제6 개구부들(OEAb1~OEAb3)은 서로 다른 형상으로 제공될 수 있다. 이하, 도 6을 통해 제1 내지 제3 개구부들(OEAa1~OEAa3)의 형상에 대해 설명되며, 제4 내지 제6 개구부들(OEAb1~OEAb3)은 이와 동일한 형상으로 제공될 수 있다.
자세하게, 도 6을 참조하면, 평면상에서, 제2 개구부(OEAa2)의 면적은 제1 개구부(OEAa1) 및 제3 개구부(OEAa3) 각각의 면적 보다 클 수 있다. 제1 개구부(OEAa1) 및 제3 개구부(OEAa3)는 선대칭할 수 있다.
본 발명의 실시 예에 따르면, 제2 개구부(OEAa2)는 중심 축(AX)을 기준으로 선대칭하며 각각이 등변 사다리꼴 형상을 갖는 제1 개구 영역(OP2a) 및 제2 개구 영역(OP2b)으로 제공될 수 있다. 제1 개구 영역(OP2a) 및 제2 개구 영역(OP2b) 사이의 중심 축(AX)은 제1 방향(DR1)과 평행할 수 있다.
제1 개구부(OEAa1)는 중심 축(AX)을 기준으로 선대칭하며 각각이 평행 사변형 형상을 갖는 제1 개구 영역(OP1a) 및 제2 개구 영역(OP1b)으로 제공된다. 제3 개구부(OEAa3)는 중심 축(AX)을 기준으로 선대칭하며 각각이 평행 사변형 형상을 갖는 제1 개구 영역(OP3a) 및 제2 개구 영역(OP3b)으로 제공된다.
평면상에서, 제2 개구부(OEAa2)의 제1 개구 영역(OP2a)은 제1 개구부(OEAa1)의 제1 개구 영역(OP1a) 및 제3 개구부(OEAa3)의 제1 개구 영역(OP3a) 각각의 면적 보다 클 수 있다. 제2 개구부(OEAa2)의 제2 개구 영역(OP2b)은 제1 개구부(OEAa1)의 제2 개구 영역(OP1b) 및 제3 개구부(OEAa3)의 제2 개구 영역(OP3b) 각각의 면적 보다 클 수 있다.
본 발명의 실시 예에 따르면, 기존 동일한 면적의 직사각형 형상으로 제공된 제1 내지 제3 개구부들과 비교하여, 본 발명에 따른 제1 개구부(OEAa1) 및 제3 개구부(OEAa3) 각각은 적어도 일 개구 영역들이 관통홀(CHL)에 보다 인접한 형상으로 제공될 수 있다. 그 결과, 도 5에 도시된 두 개의 제3 개구부(OEAa3) 및 제6 개구부(OEAb3) 사이에 정의된 차광층(BM)의 면적이 줄어들 수 있다.
도 7에 도시된 표시패널(DP)의 부분 단면도를 통해서는 제1 화소(PXa)의 제3 서브 화소(PXa3) 및 제2 화소(PXb)의 제1 서브 화소(PXb1)가 도시되었다. 제3 서브 화소(PXa3)는 제3 발광 영역(EAa3) 및 제3 개구부(OEAa3)를 포함하고, 제1 서브 화소(PXb1)는 제1 발광 영역(EAb1) 및 제4 개구부(OEAb1)를 포함한다.
제3 서브 화소(PXa3)는 제1 전극(AEa), 제2 전극(CEa), 제1 유기발광 소자(EDa), 및 제1 트랜지스터(Ta)와 전기적으로 연결된다. 제1 서브 화소(PXb1)는 제1 전극(AEb), 제2 전극(CEb), 제2 유기발광 소자(EDb), 및 제2 트랜지스터(Tb)와 전기적으로 연결된다.
제1 트랜지스터(Ta)는 제1 반도체 패턴(OSP1a), 제1 제어전극(GEa), 제1 입력전극(DEa), 및 제1 출력전극(SEa)을 포함한다. 제2 트랜지스터(Tb)는 제2 반도체 패턴(OSP1b), 제2 제어전극(GEb), 제2 입력전극(DEb), 및 제2 출력전극(SEb)을 포함한다. 제1 트랜지스터(Ta) 및 제2 트랜지스터(Tb)는 도 4c에 도시된 제2 트랜지스터(T2)와 실질적으로 동일한 구조로 제공될 있다.
본 발명의 실시 예에 따르면, 도 7에 도시된 회로 소자층(DP-CL)은 더미 트랜지스터(Td)를 더 포함한다. 더미 트랜지스터(Td)는 더미 반도체 패턴(OSP1d), 더미 제어전극(GEd), 더미 입력전극(DEd), 및 더미 출력전극(SEd)을 포함한다. 특히, 제2 전극(CE)은 관통홀(CHL)을 통해 더미 트랜지스터(Td)의 출력 전극(SEd)에 접속될 수 있다.
더미 트랜지스터(Td)는 제1 트랜지스터(Ta) 및 제2 트랜지스터(Tb)와 전기적으로 분리될 수 있다. 즉, 더미 트랜지스터(Td)는 제2 전극(CE)의 저항 레벨을 낮추기 위한 구성일 수 있다.
도 8a는 본 발명의 다른 실시 예에 따른 화소들의 평면도이다. 도 8b는 본 발명의 다른 실시 예에 따른 화소들의 평면도이다. 도 8c는 본 발명의 다른 실시 예에 따른 화소들의 평면도이다.
도 8a 내지 도 8c 각각에 도시된 제1 화소 및 제2 화소는 도 5에 도시된 제1 화소(PXa) 및 제2 화소(PX2)의 구조에서 개구부들의 형상 및 관통홀의 구조만이 변형되었을 뿐, 나머지 구조는 실질적으로 동일할 수 있다. 따라서, 설명의 편의를 위해, 나머지 구성들의 설명은 생략된다.
도 8a를 참조하면, 제1 화소(PX1) 및 제2 화소(PX2) 사이에 두 개의 제1 관통홀(CHL1) 및 제2 관통홀(CHL2)이 제공된다. 제1 관통홀(CHL1) 및 제2 관통홀(CHL2) 각각은 도 7에 도시된 표시 소자층(DP-OLED) 및 회로 소자층(DP-CL)의 일 부분을 관통할 수 있다. 이 경우, 제2 전극(CE)은 제1 관통홀(CHL1)을 통해 제1 더미 트랜지스터와 전기적으로 연결되고, 제2 관통홀(CHL2)을 통해 제2 더미 트랜지스터와 전기적으로 연결될 수 있다. 도시되지 않았지만, 제1 더미 트랜지스터 및 제2 더미 트랜지스터는 회로 소자층(DP-CL)에 포함될 수 있다.
본 발명의 실시 예에 따르면, 평면상에서, 제2 개구부(OEA2)는 중심 축(AX)을 기준으로 선대칭하며 각각이 등변 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공된다. 제1 개구부(OEA1) 및 제3 개구부(OEA3) 각각은 중심 축을 기준으로 선대칭하며 각각이 평행 사변형 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공될 수 있다.
특히, 도 8a에 도시된 제1 개구부(OEA1)의 평행 사변형 형상은 도 6에 도시된 제1 개구부(OEAa1)의 평행 사변형 형상과 선대칭될 수 있다. 또한, 도 8a에 도시된 제3 개구부(OEA3)의 평행 사변형 형상은 도 6에 도시된 제3 개구부(OEAa3)의 평행 사변형 형상과 선대칭될 수 있다.
제4 개구부(OEA4), 제5 개구부(OEA5), 및 제6 개구부(OEA6)의 형상은 제1 개구부(OEA1), 제2 개구부(OEA2), 및 제3 개구부(OEA3)의 형상에 각각 대응될 수 있다.
도 8b를 참조하면, 제1 화소(PX1a) 및 제2 화소(PX2a) 사이에 하나의 관통홀(CHL)이 제공된다. 제2 개구부(OEA2a)는 직사 각형 형상으로 제공될 수 있다. 제1 개구부(OEA1a) 및 제3 개구부(OEA3a) 각각은 중심 축(AX)을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공될 수 있다. 제1 개구부(OEA1a) 및 제3 개구부(OEA3a)은 서로 선대칭될 수 있다.
제4 개구부(OEA4a), 제5 개구부(OEA5a), 및 제6 개구부(OEA6a)의 형상은 제1 개구부(OEA1a), 제2 개구부(OEA2a), 및 제3 개구부(OEA3a)의 형상에 각각 대응될 수 있다.
한편, 도 8a 및 도 8b에 도시된 실시 예에 따르면, 평면상에서, 제2 개구부의 면적이 제1 개구부 및 제3 개구부 각각의 면적보다 클 수 있다.
도 8c를 참조하면, 평면상에서, 제2 개구부(OEA2a)는 직사각형 형상으로 제공될 수 있다. 특히, 제2 개구부(OEA2b)의 면적은 제1 개구부(OEA1b) 및 제3 개구부(OEA3b) 각각의 면적보다 작을 수 있다. 제1 개구부(OEA1b) 및 제3 개구부(OEA3b)는 서로 선대칭될 수 있다.
또한, 평면상에서, 제1 개구부(OEA1b) 및 제3 개구부(OEA3b) 각각은 중심 축(AX)을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공될 수 있다.
도 9는 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다. 도 10은 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다. 도 11은 본 발명의 다른 실시 예에 따른 화소들에 포함된 발광 영역들의 구조를 보여주는 평면도이다.
도 9를 참조하면, 각각이 복수 개의 서브 발광 영역들을 포함하는 복수 개의 발광 그룹들이 도시된다. 서브 발광 영역들은 복수 개의 서브 화소들에 각각 포함될 수 있다.
제1 행을 따라 제1 및 제2 발광 그룹들이 배열된다. 평면상에서, 제1 및 제2 발광 그룹들은 관통홀(CHL)을 사이에 두고 이격될 수 있다. 제1 발광 그룹은 제1 내지 제3 서브 발광 영역들(EA11, EA12, EA13)을 포함한다. 제1 서브 발광 영역(EA11)은 제1 스캔 라인(SL1) 및 제1 데이터 라인(DL1)에 연결된 서브 화소에 포함될 수 있다. 제2 서브 발광 영역(EA12)은 제1 스캔 라인(SL1) 및 제2 데이터 라인(DL2)에 연결된 서브 화소에 포함될 수 있다. 제3 서브 발광 영역(EA13)은 제1 스캔 라인(SL1) 및 제3 데이터 라인(DL3)에 연결된 서브 화소에 포함될 수 있다.
제2 발광 그룹은 제4 내지 제6 서브 발광 영역들(EA14, EA15, EA16)을 포함한다. 제4 서브 발광 영역(EA14)은 제1 스캔 라인(SL1) 및 제4 데이터 라인(DL4)에 연결된 서브 화소에 포함될 수 있다. 제5 서브 발광 영역(EA15)은 제1 스캔 라인(SL1) 및 제5 데이터 라인(DL5)에 연결된 서브 화소에 포함될 수 있다. 제6 서브 발광 영역(EA16)은 제1 스캔 라인(SL1) 및 제5 데이터 라인(DL5)에 연결된 서브 화소에 포함될 수 있다.
마찬가지로, 제2 행을 따라 제3 및 제4 발광 그룹들이 배열되고, 제3 행을 따라 제5 및 제6 발광 그룹들이 배열될 수 있다.
제3 및 제4 발광 그룹들에 포함된 발광 영역들(EA21, EA22, EA23, EA24, EA25, EA26)은 제2 스캔 라인(SL2) 및 제1 내지 제6 데이터 라인들(DL1~DL6)에 연결된 서브 화소들에 각각 포함될 수 있다. 제3 및 제4 발광 그룹들은 평면상에서, 관통홀(CHL)을 사이에 두고 이격될 수 있다.
제5 및 제6 발광 그룹들에 포함된 발광 영역들(EA31, EA32, EA33, EA34, EA35, EA36)은 제3 스캔 라인(SL3) 및 제1 내지 제6 데이터 라인들(DL1~DL6)에 연결된 서브 화소들에 각각 포함될 수 있다. 제5 및 제6 발광 그룹들은 평면상에서, 관통홀(CHL)을 사이에 두고 이격될 수 있다.
상기 관통홀들(CHL)은 앞서 도 5를 통해 설명된 관통홀(CHL)에 대응될 수 있다. 즉, 관통홀들(CHL) 각각은 표시 소자층(DP-OLED) 및 회로 소자층(DP-CL)의 일 부분을 관통할 수 있다.
한편, 외부 광이 상기 관통홀들(CHL)을 통해 입사될 경우, 관통홀(CHL) 주변의 발광 영역들로부터 출력되는 색에 기반한 빛 샘이 발생할 수 있다.
본 발명의 실시 예에 따르면, 제2 발광 그룹에 가장 인접한 제1 발광 그룹의 제3 서브 발광 영역(EA13)은 제1 색(B)의 광을 발광하며, 제1 발광 그룹에 가장 인접한 제2 발광 그룹의 제4 서브 발광 영역(EA14)은 제2 색(R)의 광을 발광한다.
또한, 제4 발광 그룹에 가장 인접한 제3 발광 그룹의 제3 서브 발광 영역(EA23)은 제3 색(G)의 광을 발광하며, 제3 발광 그룹에 가장 인접한 제4 발광 그룹의 제4 서브 발광 영역(EA24)은 제1 색(B)의 광을 발광한다.
또한, 제6 발광 그룹에 가장 인접한 제5 발광 그룹의 제3 서브 발광 영역(EA33)은 제2 색(R)의 광을 발광하며, 제5 발광 그룹에 가장 인접한 제6 발광 그룹의 제4 서브 발광 영역(EA34)은 제3 색(G)의 광을 발광한다.
실시 예에 따르면, 제1 색(B)은 블루이며, 제2 색(R)은 레드이며, 제3 색(G)은 그린일 수 있다. 그 결과, 관통홀(CHL)에 인접한 발광 영역들로부터 발광된 광들은 제1 내지 제3 색들의 조합으로 출력될 수 있다. 그 결과, 특정 색의 광이 방출되는 빛 샘 현상이 감소될 수 있다.
한편, 도 9를 통해 제1 내지 제6 발광 그룹들이 예시적으로 도시되었으나, 이에 한정되지 않는다. 즉, 도 9에 도시된 동일 행에 배열된 두 개의 발광 그룹들이 제1 방향(DR1)을 따라 반복하여 나열될 수 있으며, 동일 열에 배열된 세 개의 발광 그룹들이 제2 방향(DR2)을 따라 반복하여 나열될 수 있다.
도 10을 참조하면, 제4 행을 따라 제7 및 제8 발광 그룹들이 더 배열된다. 제7 및 제8 발광 그룹들에 포함된 발광 영역들(EA41, EA42, EA43, EA44, EA45, EA46)은 제4 스캔 라인(SL4) 및 제1 내지 제6 데이터 라인들(DL1~DL6)에 연결된 서브 화소들에 각각 포함될 수 있다. 제7 및 제8 발광 그룹들은 평면상에서, 관통홀(CHL)을 사이에 두고 이격될 수 있다.
도 10에 도시된 바에 따르면, 동일 행에 배열된 두 개의 발광 그룹들이 제1 방향(DR1)을 따라 반복하여 나열될 수 있으며, 동일 열에 배열된 두 개의 발광 그룹들이 제2 방향(DR2)을 따라 반복하여 나열될 수 있다.
제2 발광 그룹에 가장 인접한 제1 발광 그룹의 제3 서브 발광 영역(EA13)은 제3 색(G)의 광을 발광하며, 제1 발광 그룹에 가장 인접한 제2 발광 그룹의 제4 서브 발광 영역(EA14)은 제2 색(R)의 광을 발광한다.
또한, 제4 발광 그룹에 가장 인접한 제3 발광 그룹의 제3 서브 발광 영역(EA23)은 제2 색(R)의 광을 발광하며, 제3 발광 그룹에 가장 인접한 제4 발광 그룹의 제4 서브 발광 영역(EA24)은 제3 색(G)의 광을 발광한다.
또한, 제6 발광 그룹에 가장 인접한 제5 발광 그룹의 제3 서브 발광 영역(EA33)은 제3 색(G)의 광을 발광하며, 제5 발광 그룹에 가장 인접한 제6 발광 그룹의 제4 서브 발광 영역(EA34)은 제2 색(R)의 광을 발광한다.
또한, 제8 발광 그룹에 가장 인접한 제7 발광 그룹의 제3 서브 발광 영역(EA43)은 제2 색(R)의 광을 발광하며, 제7 발광 그룹에 가장 인접한 제8 발광 그룹의 제4 서브 발광 영역(EA44)은 제3 색(G)의 광을 발광한다.
상술된 바에 따르면, 관통홀(CHL)에 인접한 발광 영역들로부터 발광된 광들은 제2 및 제3 색의 조합으로 출력될 수 있다. 예시적으로, 제2 및 제3 색의 조합은 옐로우 색으로 제공될 수 있다. 마찬가지로, 블루 또는 레드 등의 특정 색의 광이 방출되는 빛 샘 현상이 감소될 수 있다.
도 11을 참조하면, 도 11에 도시된 발광 그룹들은 도 9에 도시된 발광 그룹들과 실질적으로 동일한 구조로 제공될 수 있다. 즉, 도 11을 통해서는 관통홀(CHL)의 구성이 달라졌을 뿐, 나머지 구성들의 구조는 실질적으로 동일할 수 있다.
도 11에 도시된 바에 따르면, 관통홀(CHL)은 제1 행의 제1 발광 그룹 및 제2 발광 그룹 사이 및 제3 행의 제5 발광 그룹 및 제6 발광 그룹 사이에 각각 제공될 수 있다. 이 경우, 관통홀(CHL)은 제2 행의 제3 발광 그룹 및 제4 발광 그룹 사이에 제공되지 않을 수 있다.
상술된 바와 같이, 관통홀(CHL)은 인접한 두 개의 발광 그룹들 사이에 제공되는 구조는 다양하게 변형될 수 있다.
이상에서와 같이 도면과 명세서에서 실시 예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허 청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허 청구범위의 기술적 사상에 의해 정해져야 할 것이다.
DP: 표시패널
GDV: 스캔 구동회로
DDV: 데이터 구동회로
TC: 신호 제어부
SUB1: 제1 베이스층
DP-CL: 회로 소자층
DP-OLED: 표시 소자층
SUB2: 제2 베이스층

Claims (20)

  1. 제1 베이스층;
    상기 제1 베이스층 상에 배치된 회로 소자층;
    상기 회로 소자층 상에 배치되고, 서로 이격되며 복수 개의 발광 영역들을 정의하는 복수 개의 발광 개구부들을 포함하는 화소 정의막;
    상기 회로 소자층 상에 배치되고, 상기 발광 개구부들에 의해 일 부분이 각각 노출되는 복수 개의 제1 전극들;
    상기 제1 전극들 상에 각각 배치된 복수 개의 유기 발광층들;
    상기 유기 발광층들을 커버하며 상기 화소 정의막 상에 배치된 제2 전극;
    상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층; 및
    상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고,
    상기 제1 베이스층의 평면상에서, 상기 개구부들 중 일 방향을 따라 연속하는 제1 내지 제3 개구부들의 형상은 서로 다르게 제공되는 표시장치.
  2. 제 1 항에 있어서,
    상기 평면상에서, 상기 발광 영역들 각각의 면적은 상기 개구부들 중 어느 하나의 면적 보다 작은 것을 특징으로 하는 표시장치.
  3. 제 1 항에 있어서,
    상기 제2 개구부는 상기 제1 개구부 및 상기 제3 개구부 사이에 배치되고,
    상기 평면상에서, 상기 제2 개구부의 면적은 상기 제1 개구부 및 상기 제3 개구부 각각의 면적 보다 큰 것을 특징으로 하는 표시장치.
  4. 제 3 항에 있어서,
    상기 평면상에서, 상기 제2 개구부는 중심 축을 기준으로 선대칭하며 각각이 등변 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공되고,
    상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 평행 사변형 형상을 갖는 제3 개구 영역 및 제4 개구 영역으로 제공되는 표시장치.
  5. 제 3 항에 있어서,
    상기 평면상에서, 상기 제2 개구부는 직사각형 형상을 갖는 개구 영역으로 제공되고, 상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공되는 표시장치.
  6. 제 3 항에 있어서,
    상기 평면상에서, 상기 제1 개구부 및 상기 제3 개구부는 선대칭하는 것을 특징으로 하는 표시장치.
  7. 제 1 항에 있어서,
    상기 제2 개구부는 서로 선대칭되는 상기 제1 개구부 및 상기 제3 개구부 사이에 배치되고,
    상기 평면상에서, 상기 제2 개구부의 면적은 상기 제1 개구부 및 상기 제3 개구부 각각의 면적 보다 작은 것을 특징으로 하는 표시장치.
  8. 제 7 항에 있어서,
    상기 평면상에서, 상기 제2 개구부는 직사각형 형상을 갖는 개구 영역으로 제공되고, 상기 제1 개구부 및 상기 제3 개구부 각각은 중심 축을 기준으로 선대칭하며 각각이 사다리꼴 형상을 갖는 제1 개구 영역 및 제2 개구 영역으로 제공되는 표시장치.
  9. 제 1 항에 있어서,
    상기 화소 정의막은 상기 제1 내지 제3 개구부들 및 상기 개구부들 중 상기 일 방향을 따라 연속하는 제4 내지 제6 개구부들 사이에 중첩한 관통홀을 더 포함하는 표시장치.
  10. 제 9 항에 있어서,
    상기 제2 전극은 상기 차광층에 중첩하는 상기 관통홀을 통해 상기 회로 소자층에 전기적으로 연결되는 표시장치.
  11. 제 9 항에 있어서,
    상기 회로 소자층은,
    상기 제1 베이스층 상에 배치되며 상기 유기 발광층들에 전기적으로 각각 연결된 복수 개의 트랜지스터들; 및
    상기 제1 베이스층 상에 배치되며 상기 관통홀을 통해 상기 제2 전극에 전기적으로 연결된 더미 트랜지스터를 포함하는 표시장치.
  12. 제 9 항에 있어서,
    상기 제1 내지 제3 개구부들의 형상은 상기 제4 내지 제6 개구부들의 형상에 각각 대응하는 표시장치.
  13. 제1 베이스층;
    상기 제1 베이스층 상에 배치된 회로 소자층;
    상기 회로 소자층과 전기적으로 연결되며, 복수 개의 발광 영역들을 포함하는 표시 소자층;
    상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층; 및
    상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고,
    상기 제1 베이스층의 평면상에서, 상기 개구부들 중 일 방향을 따라 연속하는 제1 내지 제3 개구부들의 형상은 서로 다르게 제공되는 표시장치.
  14. 제 13 항에 있어서,
    상기 발광 영역들은,
    제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹; 및
    제2 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제3 발광 그룹 및 제4 발광 그룹을 포함하는 표시장치.
  15. 제 14 항에 있어서,
    상기 제1 내지 제4 발광 그룹들 각각은 복수 개의 서브 발광 영역들을 포함하고,
    상기 제2 발광 그룹에 가장 인접한 상기 제1 발광 그룹의 서브 발광 영역은 제1 색의 광을 발광하며, 상기 제1 발광 그룹에 가장 인접한 상기 제2 발광 그룹의 서브 발광 영역은 제2 색의 광을 발광하며,
    상기 제4 발광 그룹에 가장 인접한 상기 제3 발광 그룹의 서브 발광 영역은 상기 제2 색의 광을 발광하며, 상기 제3 발광 그룹에 가장 인접한 상기 제4 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광하는 표시장치.
  16. 제 14 항에 있어서,
    상기 발광 영역들은 제3 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제3 관통홀을 사이에 두고 이격된 제5 발광 그룹 및 제6 발광 그룹을 더 포함하는 표시장치.
  17. 제 16 항에 있어서,
    상기 제1 내지 제4 발광 그룹들 각각은 복수 개의 서브 발광 영역들을 포함하고,
    상기 제2 발광 그룹에 가장 인접한 상기 제1 발광 그룹의 서브 발광 영역은 제1 색의 광을 발광하며, 상기 제1 발광 그룹에 가장 인접한 상기 제2 발광 그룹의 서브 발광 영역은 제2 색의 광을 발광하며,
    상기 제4 발광 그룹에 가장 인접한 상기 제3 발광 그룹의 서브 발광 영역은 제3 색의 광을 발광하며, 상기 제3 발광 그룹에 가장 인접한 상기 제4 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광하며,
    상기 제6 발광 그룹에 가장 인접한 상기 제5 발광 그룹의 서브 발광 영역은 상기 제1 색의 광을 발광하며, 상기 제5 발광 그룹에 가장 인접한 상기 제6 발광 그룹의 서브 발광 영역은 상기 제3 색의 광을 발광하는 표시장치.
  18. 제 14 항에 있어서,
    상기 회로 소자층은,
    상기 제1 베이스층 상에 배치되며 상기 표시 소자층들에 전기적으로 각각 연결된 복수 개의 트랜지스터들; 및
    상기 제1 베이스층 상에 배치되며 상기 제1 및 제2 관통홀들을 통해 상기 표시 소자층에 전기적으로 각각 연결된 제1 더미 트랜지스터 및 제2 더미 트랜지스터를 포함하는 표시장치.
  19. 제 13 항에 있어서,
    상기 발광 영역들은,
    제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹;
    제2 행을 따라 배열된 제3 발광 그룹 및 제4 발광 그룹; 및
    제3 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제5 발광 그룹 및 제6 발광 그룹을 포함하는 표시장치.
  20. 제1 베이스층;
    상기 제1 베이스층 상에 배치된 회로 소자층;
    상기 회로 소자층과 전기적으로 연결되며, 복수 개의 발광 영역들을 포함하는 표시 소자층;
    상기 제1 베이스층과 이격되어 서로 마주하는 제2 베이스층; 및
    상기 제2 베이스층 상에 배치되고, 상기 발광 영역들에 각각 중첩한 복수 개의 개구부들을 포함하는 차광층을 포함하고,
    상기 발광 영역들은,
    제1 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제1 관통홀을 사이에 두고 이격된 제1 발광 그룹 및 제2 발광 그룹; 및
    제2 행을 따라 배열되며, 상기 표시 소자층 및 상기 회로 소자층의 일부를 관통하는 제2 관통홀을 사이에 두고 이격된 제3 발광 그룹 및 제4 발광 그룹을 포함하는 표시장치.
KR1020180118903A 2018-10-05 2018-10-05 표시장치 KR20200039875A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020180118903A KR20200039875A (ko) 2018-10-05 2018-10-05 표시장치
US16/532,279 US11063092B2 (en) 2018-10-05 2019-08-05 Display device
EP19199076.1A EP3633731A1 (en) 2018-10-05 2019-09-24 Display device
CN201910932350.4A CN111009554A (zh) 2018-10-05 2019-09-29 显示设备
JP2019178929A JP7420518B2 (ja) 2018-10-05 2019-09-30 表示装置
US17/356,308 US20210320155A1 (en) 2018-10-05 2021-06-23 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180118903A KR20200039875A (ko) 2018-10-05 2018-10-05 표시장치

Publications (1)

Publication Number Publication Date
KR20200039875A true KR20200039875A (ko) 2020-04-17

Family

ID=68062861

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180118903A KR20200039875A (ko) 2018-10-05 2018-10-05 표시장치

Country Status (5)

Country Link
US (2) US11063092B2 (ko)
EP (1) EP3633731A1 (ko)
JP (1) JP7420518B2 (ko)
KR (1) KR20200039875A (ko)
CN (1) CN111009554A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200039875A (ko) * 2018-10-05 2020-04-17 삼성디스플레이 주식회사 표시장치
CN111562668A (zh) * 2020-06-08 2020-08-21 昆山梦显电子科技有限公司 一种微显示装置及其制备方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI257496B (en) * 2001-04-20 2006-07-01 Toshiba Corp Display device and method of manufacturing the same
JP3674584B2 (ja) 2001-12-27 2005-07-20 セイコーエプソン株式会社 液晶表示装置、該液晶表示装置を備えた電子機器
KR100683406B1 (ko) * 2006-02-20 2007-02-22 삼성전자주식회사 표시장치와 그 제조방법
US7535163B2 (en) * 2006-02-22 2009-05-19 Tpo Displays Corp. System for displaying images including electroluminescent device and method for fabricating the same
JP4655102B2 (ja) * 2008-04-11 2011-03-23 ソニー株式会社 表示素子およびその製造方法、ならびに表示装置
KR101534006B1 (ko) * 2008-07-29 2015-07-06 삼성디스플레이 주식회사 유기 발광 표시 장치
JP5293497B2 (ja) 2009-08-18 2013-09-18 ソニー株式会社 表示装置
JP6019997B2 (ja) 2012-09-26 2016-11-02 ソニー株式会社 表示装置および電子機器
TWI523217B (zh) * 2013-09-12 2016-02-21 友達光電股份有限公司 畫素結構
JP6219656B2 (ja) * 2013-09-30 2017-10-25 株式会社ジャパンディスプレイ 有機el表示装置
KR102202797B1 (ko) 2014-09-23 2021-01-15 엘지디스플레이 주식회사 휘도 시야각 및 색 시야각을 개선한 유기발광 다이오드 표시장치
KR102392020B1 (ko) 2014-09-30 2022-04-27 엘지디스플레이 주식회사 유기전계발광 표시장치
KR20160046072A (ko) * 2014-10-17 2016-04-28 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20160072406A (ko) 2014-12-15 2016-06-23 엘지디스플레이 주식회사 유기 발광 디스플레이 패널
US9798199B2 (en) 2015-03-04 2017-10-24 Apple Inc. Liquid crystal display with color motion blur compensation structures
KR102386848B1 (ko) * 2015-04-13 2022-04-15 삼성디스플레이 주식회사 표시장치 및 그 제조방법
KR102555403B1 (ko) 2015-06-18 2023-07-13 엘지디스플레이 주식회사 유기 발광 다이오드 패널 및 이를 이용한 플렉서블 표시 장치
US10168844B2 (en) * 2015-06-26 2019-01-01 Samsung Display Co., Ltd. Flexible display device
KR102389668B1 (ko) * 2015-08-19 2022-04-25 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102409955B1 (ko) * 2015-08-25 2022-06-17 삼성디스플레이 주식회사 유기 발광 표시 패널 및 이의 제조 방법
JP2017091878A (ja) * 2015-11-12 2017-05-25 株式会社ジャパンディスプレイ 表示装置、及びその製造方法
CN105278153B (zh) 2015-11-13 2018-03-06 深圳市华星光电技术有限公司 量子点彩膜基板的制备方法及量子点彩膜基板
KR102632619B1 (ko) * 2015-11-23 2024-02-02 삼성디스플레이 주식회사 유기발광 디스플레이 장치
JP2017116598A (ja) 2015-12-21 2017-06-29 株式会社ジャパンディスプレイ 表示装置
KR102515963B1 (ko) * 2016-03-04 2023-03-30 삼성디스플레이 주식회사 유기 발광 표시 장치
US9978821B2 (en) 2016-03-18 2018-05-22 Industrial Technology Research Institute Display device
JP6508099B2 (ja) * 2016-03-18 2019-05-08 三菱電機株式会社 半導体素子
KR102604993B1 (ko) * 2016-05-17 2023-11-27 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102602164B1 (ko) * 2016-10-12 2023-11-14 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20180083020A (ko) 2017-01-11 2018-07-20 삼성디스플레이 주식회사 표시 장치
CN108336107A (zh) * 2017-01-19 2018-07-27 京东方科技集团股份有限公司 有机发光二极管(oled)阵列基板及其制备方法、显示装置
JP2018133242A (ja) 2017-02-16 2018-08-23 株式会社Joled 有機el表示パネル、及び有機el表示パネルの製造方法
US10468623B2 (en) 2017-02-16 2019-11-05 Joled Inc. Organic EL display panel and method of manufacturing organic EL display panel
KR101972306B1 (ko) 2017-04-06 2019-04-25 엘지디스플레이 주식회사 유기 발광 표시 장치
CN207116483U (zh) * 2017-09-06 2018-03-16 京东方科技集团股份有限公司 一种阵列基板及显示装置
TWI628639B (zh) * 2017-12-28 2018-07-01 友達光電股份有限公司 顯示面板
KR20200039875A (ko) * 2018-10-05 2020-04-17 삼성디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
CN111009554A (zh) 2020-04-14
US11063092B2 (en) 2021-07-13
US20210320155A1 (en) 2021-10-14
JP7420518B2 (ja) 2024-01-23
US20200111848A1 (en) 2020-04-09
JP2020061362A (ja) 2020-04-16
EP3633731A1 (en) 2020-04-08

Similar Documents

Publication Publication Date Title
KR102549886B1 (ko) 터치센서를 포함하는 표시장치 및 그의 제조방법
TWI725671B (zh) 顯示面板
KR102370712B1 (ko) 표시 장치
KR20180112892A (ko) 표시 장치
KR102614061B1 (ko) 표시 장치
KR20200047839A (ko) 표시모듈
KR20210130906A (ko) 표시 장치
US20210320155A1 (en) Display device
KR20210130331A (ko) 표시장치
KR20200071190A (ko) 표시 장치
US11183550B2 (en) Light-emitting device and electronic apparatus
US9825102B2 (en) Organic EL display device
KR20210100786A (ko) 표시 장치 및 그 구동 방법
KR20210058399A (ko) 투명 표시 패널 및 이를 포함하는 투명 표시 장치
US10403687B2 (en) Electro-optical device, method for manufacturing electro-optical device, and electronic apparatus
KR20240020361A (ko) 표시 장치
TWI684047B (zh) 顯示裝置
KR20220091080A (ko) 발광표시장치
KR102419781B1 (ko) 표시장치 및 촬상장치
US20200027937A1 (en) Light-emitting device and electronic apparatus
KR20210095255A (ko) 표시 장치
US11693502B2 (en) Display device
WO2024000317A9 (zh) 显示面板及显示装置
WO2023028875A1 (zh) 显示面板及显示装置
KR20240014657A (ko) 표시 패널

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E90F Notification of reason for final refusal