KR20190050329A - 표시장치 - Google Patents
표시장치 Download PDFInfo
- Publication number
- KR20190050329A KR20190050329A KR1020170145375A KR20170145375A KR20190050329A KR 20190050329 A KR20190050329 A KR 20190050329A KR 1020170145375 A KR1020170145375 A KR 1020170145375A KR 20170145375 A KR20170145375 A KR 20170145375A KR 20190050329 A KR20190050329 A KR 20190050329A
- Authority
- KR
- South Korea
- Prior art keywords
- region
- pixel
- electrode
- thin film
- film transistor
- Prior art date
Links
- 239000010409 thin film Substances 0.000 claims abstract description 81
- 239000004065 semiconductor Substances 0.000 claims abstract description 36
- 239000000758 substrate Substances 0.000 claims abstract description 24
- 239000003990 capacitor Substances 0.000 claims description 42
- 238000000034 method Methods 0.000 claims description 24
- 239000010410 layer Substances 0.000 description 141
- 101150037603 cst-1 gene Proteins 0.000 description 14
- 238000009413 insulation Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 239000012535 impurity Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 1
- 230000005525 hole transport Effects 0.000 description 1
- 239000002346 layers by function Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Images
Classifications
-
- H01L27/3262—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- H01L27/3211—
-
- H01L27/3248—
-
- H01L27/3258—
-
- H01L27/3265—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
- H10K50/81—Anodes
- H10K50/813—Anodes characterised by their shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/86—Arrangements for improving contrast, e.g. preventing reflection of ambient light
- H10K50/865—Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/123—Connection of the pixel electrodes to the thin film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/353—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/805—Electrodes
- H10K59/8051—Anodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/805—Electrodes
- H10K59/8051—Anodes
- H10K59/80515—Anodes characterised by their shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/8791—Arrangements for improving contrast, e.g. preventing reflection of ambient light
- H10K59/8792—Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/126—Shielding, e.g. light-blocking means over the TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Geometry (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
본 발명의 실시예들은 표시장치를 개시한다.
본 발명의 일 실시예에 따른 표시장치는 색 화소별 화소전극의 배치에 따라 박막트랜지스터를 커버하도록 화소전극을 설계한다.
본 발명의 일 실시예에 따른 표시장치는 색 화소별 화소전극의 배치에 따라 박막트랜지스터를 커버하도록 화소전극을 설계한다.
Description
본 발명의 실시예들은 표시장치에 관한 것이다.
표시장치는 표시소자 및 표시소자에 인가되는 전기적 신호를 제어하기 위한 전자소자들을 포함한다. 전자소자들은 박막트랜지스터(TFT; Thin Film Transistor), 커패시터 및 복수의 배선들을 포함한다.
표시소자의 발광 여부 및 발광 정도를 정확하게 제어하기 위해, 하나의 표시소자에 전기적으로 연결되는 박막트랜지스터들의 개수가 증가하였으며, 이러한 박막트랜지스터들에 전기적 신호를 전달하는 배선들의 개수 역시 증가하였다.
본 발명의 실시예들은 표시 품질이 향상된 해상도가 높은 표시장치를 제공하는 것을 목적으로 한다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
본 발명의 일 실시예에 따른 표시장치는, 기판 상의 제1 화소영역에 배치되고, 제1 소스 영역 및 제1 드레인 영역을 포함하는 제1 반도체층 및 제1 게이트 전극을 포함하는 제1 박막트랜지스터; 상기 기판 상의 상기 제1 화소영역에 인접한 제2 화소영역에 배치되고, 제2 소스 영역 및 제2 드레인 영역을 포함하는 제2 반도체층 및 제2 게이트 전극을 포함하는 제2 박막트랜지스터; 상기 제1 화소영역에 배치되고, 제1 발광층이 배치된 제1 영역 및 상기 제1 영역으로부터 연장되고 제1 비아홀 상부에 배치된 제2 영역을 포함하는 제1 화소전극; 및 상기 제2 화소영역에 배치되고, 제2 발광층이 배치된 제3 영역 및 상기 제3 영역으로부터 연장되고 제2 비아홀 상부에 배치된 제4 영역을 포함하는 제2 화소전극;을 포함한다.
상기 제1 화소전극의 제1 영역은 상기 제1 박막트랜지스터의 제1 소스 영역 및 제1 드레인 영역 중 적어도 하나와 중첩하고, 상기 제2 화소전극의 제4 영역은 상기 제2 박막트랜지스터의 제2 소스 영역 및 제2 드레인 영역 중 적어도 하나와 중첩한다.
상기 제2 화소전극의 제4 영역의 사이즈가 상기 제1 화소전극의 제2 영역의 사이즈보다 클 수 있다.
상기 제2 화소전극의 제3 영역과 상기 제1 화소전극의 제1 영역은 대각선 방향으로 이격될 수 있다.
상기 표시장치는, 상기 제1 화소전극의 제2 영역 및 상기 제2 화소전극의 제4 영역을 덮는 절연층;을 포함할 수 있다.
상기 절연층은 상기 제1 화소전극의 제1 영역의 가장자리 및 상기 제2 화소전극의 제3 영역의 가장자리를 덮을 수 있다.
상기 표시장치는, 상기 제1 화소영역에 배치되고, 상기 제1 박막트랜지스터와 연결된 제1 구동 박막트랜지스터 및 제1 커패시터; 및 상기 제2 화소영역에 배치되고, 상기 제2 박막트랜지스터와 연결된 제2 구동 박막트랜지스터 및 제2 커패시터;를 포함할 수 있다.
상기 제1 화소전극의 제1 영역은 상기 제1 구동 박막트랜지스터 및 제1 커패시터와 적어도 일부 중첩하고, 상기 제2 화소전극의 제4 영역이 상기 제2 구동 박막트랜지스터 및 제2 커패시터와 적어도 일부 중첩할 수 있다.
상기 제1 커패시터는 상기 제1 구동 박막트랜지스터와 중첩하고, 상기 제2 커패시터는 상기 제2 구동 박막트랜지스터와 중첩할 수 있다.
상기 제1 커패시터는 제1 하부전극 및 제1 상부전극을 포함하고, 상기 제2 커패시터는 제2 하부전극 및 제2 상부전극을 포함하고, 상기 제1 하부전극이 상기 제1 구동 박막트랜지스터의 게이트 전극의 적어도 일부이고, 상기 제2 하부전극이 상기 제2 구동 박막트랜지스터의 게이트 전극의 적어도 일부일 수 있다.
상기 표시장치는, 상기 제1 화소영역에 배치된 제1 데이터선; 상기 제1 데이터선 및 상기 제1 구동 박막트랜지스터와 연결된 제1 스위칭 박막트랜지스터; 및 상기 스위칭 박막트랜지스터의 소스 영역 및 드레인 영역 중 적어도 하나와 중첩하는 차폐부재;를 포함할 수 있다.
상기 차폐부재는 상기 제1 상부전극과 동일층에 배치될 수 있다.
상기 차폐부재는 상기 제1 상부전극과 전기적으로 연결된 제1 전원선에 연결될 수 있다.
상기 표시장치는, 상기 기판 상의 상기 제2 화소영역에 인접한 제3 화소영역에 배치되고, 제3 소스 영역 및 제3 드레인 영역을 포함하는 제3 반도체층 및 제3 게이트 전극을 포함하는 제3 박막트랜지스터; 및 상기 제3 화소영역에 배치되고, 제3 발광층이 배치된 제5 영역 및 상기 제5 영역으로부터 연장되고 제3 비아홀 상부에 배치된 제6 영역을 포함하는 제3 화소전극;을 더 포함하고, 상기 제3 화소전극의 제5 영역이 상기 제3 박막트랜지스터의 제3 소스 영역 및 제3 드레인 영역 중 적어도 하나와 중첩할 수 있다.
상기 표시장치는, 상기 제1 화소영역에, 제1 연결전극에 의해 상기 제1 박막트랜지스터와 연결된 제1 구동 박막트랜지스터; 상기 제2 화소영역에, 제2 연결전극에 의해 상기 제2 박막트랜지스터와 연결된 제2 구동 박막트랜지스터; 및 상기 제3 화소영역에, 제3 연결전극에 의해 상기 제3 박막트랜지스터와 연결된 제3 구동 박막트랜지스터;를 포함하고, 상기 제1 내지 제3 화소전극 각각은 상기 제1 내지 제3 연결전극과 중첩할 수 있다.
상기 제1 내지 제3 연결전극 중 적어도 하나는 상기 제1 내지 제3 화소전극의 상기 제1 영역, 제3 영역 및 제5 영역 중 대응하는 영역과 중첩할 수 있다.
상기 제1 내지 제3 연결전극 중 적어도 하나는 상기 제1 내지 제3 화소전극의 상기 제2 영역, 제4 영역 및 제6 영역 중 대응하는 영역과 중첩할 수 있다.
상기 제1 화소영역, 상기 제2 화소영역 및 상기 제3 화소영역은 각각 적색 화소영역, 청색 화소영역 및 녹색 화소영역에 대응할 수 있다.
본 발명의 일 실시예에 따른 표시장치는, 기판 상의 제1 열에 배치되고, 제1 박막트랜지스터를 포함하는 제1 화소회로; 상기 기판 상의 상기 제1 열에 인접한 제2 열에 배치되고, 제2 박막트랜지스터를 포함하는 제2 화소회로; 상기 제1 화소회로에 연결된 제1 화소전극; 상기 제2 화소회로에 연결된 제2 화소전극; 및 상기 제1 화소전극 및 상기 제2 화소전극 상부에 배치되고, 상기 제1 화소전극의 일부를 노출하는 제1 개구와 상기 제2 화소전극의 일부를 노출하는 제2 개구를 구비하는 제1 절연층;을 포함한다.
상기 제1 화소전극이 상기 제1 개구에 대응하는 제1 영역 및 상기 제1 영역으로부터 연장된 제2 영역을 포함하고, 상기 제2 화소전극이 상기 제2 개구에 대응하는 제3 영역 및 상기 제3 영역으로부터 연장된 제4 영역을 포함하고, 상기 제1 화소전극의 제1 영역이 상기 제1 박막트랜지스터와 적어도 일부 중첩하고, 상기 제2 화소전극의 제4 영역이 상기 제2 박막트랜지스터와 적어도 일부 중첩한다.
상기 표시장치는, 상기 제1 화소전극의 제2 영역에 위치하는 제1 비아홀 및 상기 제2 화소전극의 제4 영역에 위치하는 제2 비아홀을 구비하고, 상기 제1 화소회로와 상기 제1 화소전극 사이 및 상기 제2 화소회로와 상기 제2 화소전극 사이에 배치된 제2 절연층;을 포함할 수 있다.
상기 제1 화소회로와 상기 제2 화소회로는 각각 구동 박막트랜지스터를 포함하고, 상기 제1 박막트랜지스터는 상기 제1 화소회로의 구동 박막트랜지스터의 게이트 전극, 및 소스 영역과 드레인 영역 중 하나와 연결되고, 상기 제2 박막트랜지스터는 상기 제2 화소회로의 구동 박막트랜지스터의 게이트 전극, 및 소스 영역과 드레인 영역 중 하나와 연결될 수 있다.
상기 제1 화소전극의 제1 영역은 상기 제1 화소회로의 구동 박막트랜지스터와 적어도 일부 중첩하고, 상기 제2 화소전극의 제4 영역은 상기 제2 화소회로의 구동 박막트랜지스터와 적어도 일부 중첩할 수 있다.
상기 표시장치는, 상기 기판 상의 상기 제2 열에 인접한 제3 열에 배치되고, 제3 박막트랜지스터를 포함하는 제3 화소회로; 및 상기 제3 화소회로에 연결된 제3 화소전극;을 포함하고, 상기 제1 절연층이 상기 제3 화소전극의 일부를 노출하는 제3 개구를 구비하고, 상기 제3 화소전극이 상기 제3 개구에 대응하는 제5 영역 및 상기 제5 영역으로부터 연장된 제6 영역을 포함하고, 상기 제3 화소전극의 제5 영역이 상기 제3 박막트랜지스터와 적어도 일부 중첩할 수 있다.
상기 표시장치는, 상기 제1 개구에 배치된 적색 발광층; 상기 제2 개구에 배치된 청색 발광층; 및 상기 제3 개구에 배치된 녹색 발광층;을 포함할 수 있다.
본 발명의 실시예들에 따른 표시장치는 최적의 화소 배열 및 화소 내 박막트랜지스터의 외부 영향을 최소화하여 고품질의 영상을 제공할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 개략적으로 나타낸 도면이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 화소 배열을 도시한 부분 평면도이다.
도 3은 본 발명의 일 실시예에 따른 도 1의 표시장치의 하나의 화소의 등가 회로도이다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 도 3의 화소를 나타낸 평면도이다.
도 6은 본 발명의 일 실시예에 따른 화소전극의 배열을 나타내는 도면이다.
도 7은 도 6의 I-I'를 따라 절단한 단면도이다.
도 8은 도 6의 II-II'를 따라 절단한 단면도이다.
도 9는 도 6의 III-III'를 따라 절단한 단면도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 화소 배열을 도시한 부분 평면도이다.
도 3은 본 발명의 일 실시예에 따른 도 1의 표시장치의 하나의 화소의 등가 회로도이다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 도 3의 화소를 나타낸 평면도이다.
도 6은 본 발명의 일 실시예에 따른 화소전극의 배열을 나타내는 도면이다.
도 7은 도 6의 I-I'를 따라 절단한 단면도이다.
도 8은 도 6의 II-II'를 따라 절단한 단면도이다.
도 9는 도 6의 III-III'를 따라 절단한 단면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 개략적으로 나타낸 도면이다. 도 2는 본 발명의 일 실시예에 따른 표시장치의 화소 배열을 도시한 부분 평면도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시장치(1)는 기판(10)을 구비한다. 기판(10)은 표시영역(DA)과 표시영역(DA) 외측의 주변영역(PA)을 포함한다.
기판(10)의 표시영역(DA)에는 복수의 화소(PX)들이 배치될 수 있다. 기판(10)의 주변영역(PA)에는 표시영역(DA)에 인가할 전기적 신호를 전달하는 다양한 배선들이 위치할 수 있다.
도 2를 참조하면, 표시영역(DA)에는 복수의 화소들이 배치될 수 있다. 예를 들어, 표시장치(1)는 복수의 제1 화소(PX1)들, 복수의 제2 화소(PX2)들 및 복수의 제3 화소(PX3)들을 포함할 수 있다. 제1 화소(PX1), 제2 화소(PX2) 및 제3 화소(PX3)는 열 및 행 방향으로 소정 패턴에 따라 반복 배치될 수 있다.
제2 화소(PX2)는 이웃한 제1 화소(PX1) 및 제3 화소(PX3) 대비 작은 면적을 가질 수 있다. 제2 화소(PX2)는 청색의 빛을 발광하는 청색 화소(B)일 수 있다. 제2 화소(PX2)는 상호 이격되어 가상의 제1 직선(IL1) 상에 배열되어 있다. 제2 화소(PX2)는 사각형, 팔각형 등의 다각형, 원형, 타원형 등의 형태를 가질 수 있으며, 다각형은 꼭지점이 라운드진 형태도 포함할 수 있다.
제2 화소(PX2)를 중심점으로 하는 가상의 사각형(IS)의 마주보는 한 쌍의 제1 꼭지점(P1)에 제3 화소(PX3)가 위치하고, 가상의 사각형(IS)의 마주보는 한 쌍의 제2 꼭지점(P2)에 제1 화소(PX1)가 위치한다. 상기 사각형(IS)은 정사각형일 수 있다.
제1 화소(PX1)는 제2 화소(PX2) 및 제3 화소(PX3)와 이격되어 있으며, 가상의 정사각형(IS)의 제1 꼭지점(P1)과 이웃하는 제2 꼭지점(P2)에 위치한다. 제1 화소(PX1)는 이웃하는 제2 화소(PX2) 대비 더 큰 면적을 가질 수 있다. 제1 화소(PX1)는 적색의 빛을 발광하는 적색 화소(R)일 수 있다. 제1 화소(PX1)는 사각형, 팔각형 등의 다각형, 원형, 타원형 등의 형태를 가질 수 있으며, 다각형은 꼭지점이 라운드진 형태도 포함할 수 있다.
제3 화소(PX3)는 제1 화소(PX1) 및 제2 화소(PX2)와 이격되어 있으며, 가상의 정사각형(IS)의 제1 꼭지점(P1)에 위치한다. 제3 화소(PX3)는 이웃하는 제2 화소(PX2) 대비 더 큰 면적을 가질 수 있다. 또한, 제3 화소(PX3)는 제1 화소(PX1)와 상이한 면적, 예를 들어, 제3 화소(PX3)는 제1 화소(PX1) 대비 더 큰 면적을 가질 수도 있다. 다른 실시예에서, 제3 화소(PX3)는 제1 화소(PX1)와 동일한 면적을 가질 수 있다. 제3 화소(PX3)는 녹색의 빛을 발광하는 녹색 화소(G)일 수 있다. 제3 화소(PX3)는 사각형, 팔각형 등의 다각형, 원형, 타원형 등의 형태를 가질 수 있으며, 다각형은 꼭지점이 라운드진 형태도 포함할 수 있다.
복수의 제1 화소(PX1)들 및 복수의 제3 화소(PX3)들 각각은 가상의 제2 직선(IL2) 상에서 상호 교호적으로 배열되며, 이로 인해 제1 꼭지점(P1)에 위치하는 복수의 제3 화소(PX3)들 및 제2 꼭지점(P2)에 위치하는 복수의 제1 화소(PX1)들 각각은 제2 화소(PX2)를 둘러싸고 있다.
복수의 화소들은 제1 방향으로 행마다 제1 화소(PX1), 제2 화소(PX2), 제3 화소(PX3), 제2 화소(PX2)의 순으로 반복 배열된다.
유기발광소자(organic light-emitting device, OLED)에서 청색 화소(B)의 효율이 상대적으로 낮다. 따라서, 본 발명의 실시예에서는 하나의 적색 화소(R)와 녹색 화소(G)에 대해 두 개의 청색 화소(B)를 배치함으로써 표시장치의 효율을 향상시킬 수 있다.
도 3은 본 발명의 일 실시예에 따른 도 1의 표시장치의 하나의 화소의 등가 회로도이다.
화소(PX)는 빛을 발광하는 발광소자 및 복수의 배선들로부터 신호를 전달받아 발광소자를 구동하는 화소회로를 포함한다. 이하에서는 유기발광소자(OLED)를 발광소자로 갖는 화소(PX)를 예로서 설명한다. 도 3에 도시된 화소(PX)는 제1 화소(PX1) 내지 제3 화소(PX3) 각각에 동일하게 적용될 수 있다.
상기 배선들은 제1 주사신호(GI)를 전달하는 제1 주사선(GIL), 제2 주사신호(GW)를 전달하는 제2 주사선(GWL), 제3 주사신호(GB)를 전달하는 제3 주사선(GBL), 데이터 신호(DATA)를 전달하는 데이터선(DL), 및 제1 전원전압(ELVDD)을 전달하는 전원선(PL)을 포함할 수 있다. 한편, 본 발명은 이에 한정되지 않고, 도 3에 도시된 바와 같이 초기화 전압(Vint)을 전달하는 초기화선(VL), 및 발광 제어 신호(EM)를 전달하는 발광 제어선(EML)을 더 포함할 수 있다.
화소(PX)의 화소회로는 다수의 트랜지스터들(T1 내지 T7) 및 커패시터(Cst)를 포함할 수 있다.
제1 트랜지스터(T1)는 커패시터(Cst)의 제1 전극(Cst1)에 연결된 게이트 전극(G1), 제5 트랜지스터(T5)를 경유하여 전원선(PL)과 연결된 제1 전극(S1), 제6 트랜지스터(T6)를 경유하여 유기발광소자(OLED)의 화소전극과 전기적으로 연결된 제2 전극(D1)을 포함한다. 제1 트랜지스터(T1)는 구동 트랜지스터로서 역할을 하며, 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(DATA)를 전달받아 유기발광소자(OLED)에 전류를 공급한다.
제2 트랜지스터(T2)는 제2 주사선(GWL)에 연결된 게이트 전극(G2), 데이터선(DL)에 연결된 제1 전극(S2), 제1 트랜지스터(T1)의 제1 전극(S1)에 연결된 제2 전극(D2)을 포함한다. 제2 트랜지스터(T2)는 제2 주사선(GWL)을 통해 전달받은 제2 주사신호(GW)에 따라 턴온되어 데이터선(DL)으로 전달된 데이터신호(DATA)를 제1 트랜지스터(T1)의 제1 전극(S1)으로 전달하는 스위칭 동작을 수행한다.
제3 트랜지스터(T3)는 제2 주사선(GWL)에 연결된 게이트 전극(G3), 제1 트랜지스터(T1)의 제2 전극(D1)에 연결된 제1 전극(S3), 커패시터(Cst)의 제1 전극(Cst1), 제4 트랜지스터(T4)의 제2 전극(D4) 및 제1 트랜지스터(T1)의 게이트 전극(G1)에 연결된 제2 전극(D3)을 포함한다. 제3 트랜지스터(T3)는 제2 주사선(GWL)을 통해 전달받은 제2 주사신호(GW)에 따라 턴온되어 제1 트랜지스터(T1)를 다이오드 연결시킨다.
제4 트랜지스터(T4)는 제1 주사선(GIL)에 연결된 게이트 전극(G4), 초기화선(VL)에 연결된 제1 전극(S4), 커패시터(Cst)의 제1 전극(Cst1), 제3 트랜지스터(T3)의 제2 전극(D3) 및 제1 트랜지스터(T1)의 게이트 전극(G1)에 연결된 제2 전극(D4)을 포함한다. 제4 트랜지스터(T4)는 제1 주사선(GIL)을 통해 전달받은 제1 주사신호(GI)에 따라 턴온되어 초기화 전압(Vint)을 제1 트랜지스터(T1)의 게이트 전극(G1)에 전달하여 제1 트랜지스터(T1)의 게이트 전압을 초기화시키는 초기화 동작을 수행한다.
제5 트랜지스터(T5)는 발광 제어선(EML)에 연결된 게이트 전극(G5), 전원선(PL)에 연결된 제1 전극(S5), 제1 트랜지스터(T1)의 제1 전극(S1) 및 제2 트랜지스터(T2)의 제2 전극(D2)과 연결된 제2 전극(D5)을 포함한다.
제6 트랜지스터(T6)는 발광 제어선(EML)에 연결된 게이트 전극(G6), 제1 트랜지스터(T1)의 제2 전극(D1) 및 제3 트랜지스터(T3)의 제1 전극(S3)에 연결된 제1 전극(S6), 유기발광소자(OLED)의 화소전극에 연결된 제2 전극(D6)을 포함한다.
제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 발광 제어선(EML)을 통해 전달받은 발광 제어신호(EM)에 따라 동시에 턴온되어 유기발광소자(OLED)에 전류가 흐르게 된다.
제7 트랜지스터(T7)는 제3 주사선(GBL)과 연결된 게이트 전극(G7), 제6 트랜지스터(T6)의 제2 전극(D6) 및 유기발광소자(OLED)의 화소전극에 연결된 제1 전극(S7), 초기화선(VL)에 연결된 제2 전극(D7)을 포함한다. 제7 트랜지스터(T7)는 제3 주사선(GBL)을 통해 전달받은 제3 주사신호(GB)에 따라 턴온되어 초기화 전압(Vint)을 유기발광소자(OLED)의 화소전극에 전달하여 유기발광소자(OLED)의 화소전극의 전압을 초기화시키는 초기화 동작을 수행한다.
제7 트랜지스터(T7)의 게이트 전극(G7)에 연결된 제3 주사선(GBL)은 다음 행 또는 이전 행의 제1 주사선(GIL) 또는 제2 주사선(GWL)일 수 있고, 제3 주사신호(GB)는 다음 행 또는 이전 행의 제1 주사신호(GI) 또는 제2 주사신호(GW)일 수 있다. 제7 트랜지스터(T7)는 생략될 수 있다.
커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전극(G1)에 연결된 제1 전극(Cst1) 및 전원선(PL)에 연결된 제2 전극(Cst2)을 포함한다. 커패시터(Cst)의 제1 전극(Cst1)은 제3 트랜지스터(T3)의 제2 전극(D3) 및 제4 트랜지스터(T4)의 제2 전극(D4)과도 연결된다.
유기발광소자(OLED)는 화소전극 및 화소전극에 대향하는 공통전극을 포함하고, 공통전극은 제2 전원전압(ELVSS)을 인가받을 수 있다.
유기발광소자(OLED)의 화소전극과 공통전극 사이에는 중간층을 포함한다. 중간층은 광을 방출하는 유기 발광층을 구비하며, 그 외에 정공 주입층(HIL: hole injection layer), 정공 수송층(HTL: hole transport layer), 전자 수송층(ETL: electron transport layer) 및 전자 주입층(EIL: electron injection layer) 등 다수의 기능층들 중 적어도 하나가 더 배치될 수 있다. 그러나, 본 실시예는 이에 한정되지 아니하고, 화소전극과 발광층 사이 및/또는 발광층과 공통전극의 사이에 다양한 기능층이 더 배치될 수 있다.
유기 발광층은 적색광, 녹색광 또는 청색광을 방출할 수 있다. 그러나, 본 발명은 이에 한정되지 않으며, 유기 발광층은 백색광을 방출할 수도 있다. 이 경우, 유기 발광층은 적색광을 방출하는 발광 물질, 녹색광을 방출하는 발광 물질 및 청색광을 방출하는 발광 물질이 적층된 구조를 포함하거나, 적색광을 방출하는 발광 물질, 녹색광을 방출하는 발광 물질 및 청색광을 방출하는 발광 물질이 혼합된 구조를 포함할 수 있다.
유기발광소자(OLED)는 제1 트랜지스터(T1)로부터 구동전류(IOLED)를 전달받아 소정의 색으로 발광함으로써 화상을 표시할 수 있다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 도 3의 화소를 나타낸 평면도이다. 도 6은 본 발명의 일 실시예에 따른 화소전극의 배열을 나타내는 도면이다. 도 7은 도 6의 I-I'를 따라 절단한 단면도이고, 도 8은 도 6의 II-II'를 따라 절단한 단면도이고, 도 9는 도 6의 III-III'를 따라 절단한 단면도이다.
도 4는 도 3의 화소회로를 나타낸 평면도이다. 도 4 및 도 7 내지 도 9를 함께 참조하면, 본 발명의 실시예에 따른 화소 배열은, 기판(10)의 제1 방향을 따라 제1 열의 제1 화소영역, 제2 열의 제2 화소영역, 제3 열의 제3 화소영역, 제4 열의 제4 화소영역이 반복하고, 제1 내지 제4 화소영역에 제1 화소(PX1), 제2 화소(PX2), 제3 화소(PX3), 제2 화소(PX2)가 반복 배열된다. 제1 화소영역은 적색 화소(R)가 배치된 적색 화소영역이고, 제2 화소영역 및 제4 화소영역은 청색 화소(B)가 배치된 청색 화소영역이고, 제3 화소영역은 녹색 화소(G)가 배치된 녹색 화소영역일 수 있다.
도 4는 기판(10)의 제1 화소영역에 제1 화소(PX1)가 배치되고, 제1 화소영역에 인접한 제2 화소영역에 제2 화소(PX2)가 배치되고, 제2 화소영역에 인접한 제3 화소영역에 제3 화소(PX3)가 배치된 예를 도시하고 있다. 도시되지 않았으나, 제3 화소영역에 인접한 제4 화소영역에 제2 화소(PX2)가 배치될 수 있다.
제1 화소(PX1)는 제1 발광소자 및 제1 발광소자와 연결된 제1 화소회로를 포함한다. 제2 화소(PX2)는 제2 발광소자 및 제2 발광소자와 연결된 제2 화소회로를 포함한다. 제3 화소(PX3)는 제3 발광소자 및 제3 발광소자와 연결된 제3 화소회로를 포함한다.
제1 화소(PX1) 내지 제3 화소(PX3)는 각각 제1 방향으로 연장되는 복수의 배선들 및 제1 방향과 교차하는 제2 방향으로 연장되는 복수의 배선들이 교차하는 지점에 배치된다. 제1 주사선(GIL), 제2 주사선(GWL), 제3 주사선(GBL), 초기화선(VL) 및 발광 제어선(EML)은 제1 방향으로 연장된다. 데이터선(DL) 및 전원선(PL)은 제2 방향으로 연장된다.
제1 화소회로 내지 제3 화소회로 각각의 제1 내지 제7 트랜지스터(T1 내지 T7)는 각각 소스 영역, 드레인 영역, 소스 영역과 드레인 영역 사이의 채널 영역을 포함하는 반도체층 및 채널 영역에 대응하는 위치에 반도체층과 절연 배치된 게이트 전극을 포함하는 박막 트랜지스터로 구현될 수 있다. 제1 화소회로 내지 제3 화소회로는 동일하므로, 이하에서는 화소(PX) 및 화소회로로 통일하여 설명한다.
기판(10) 상에 버퍼층(11)이 배치되고, 버퍼층(11) 상부에 제1 내지 제7 트랜지스터(T1 내지 T7)의 반도체층(101)이 배치된다. 버퍼층(11)은 생략될 수 있다.
반도체층(101)은, 예를 들어, 폴리 실리콘으로 이루어질 수 있다. 제1 내지 제7 트랜지스터(T1 내지 T7)는 반도체층(101)을 따라 형성될 수 있다. 제1 내지 제7 트랜지스터(T1 내지 T7) 각각의 반도체층은 동일층에 배치되며, 서로 연결되며 다양한 형상으로 굴곡질 수 있다. 제1 내지 제7 트랜지스터(T1 내지 T7) 각각의 반도체층은 불순물이 도핑되지 않은 채널 영역과, 불순물이 도핑된 소스 영역 및 드레인 영역을 포함한다. 여기서, 불순물은 트랜지스터의 종류에 따라 달라지며, N형 불순물 또는 P형 불순물이 가능하다. 이하에서 제1 내지 제7 트랜지스터(T1 내지 T7)의 반도체층을 101_1 내지 101_7로 기재하며, 도 4 및 도 5에서는 표시를 생략한다. 도 2에 도시된 트랜지스터의 제1 전극 및 제2 전극은 도 3에 도시된 소스 영역 및 드레인 영역에 각각 대응한다. 이하에서는 트랜지스터의 제1 전극 및 제2 전극은 소스 영역 및 드레인 영역과 각각 혼용되어 사용될 수 있다.
반도체층(101) 상부에 제1 절연층(12)이 배치되고, 제1 절연층(12) 상부에 제1 내지 제7 트랜지스터(T1 내지 T7)의 게이트 전극(G1 내지 G7)이 배치된다. 제1 내지 제7 트랜지스터(T1 내지 T7)의 게이트 전극(G1 내지 G7)과 동일층에 제1 주사선(GIL), 제2 주사선(GWL), 제3 주사선(GBL), 및 발광 제어선(EML)이 제1 방향으로 연장되며 배치된다.
제1 트랜지스터(T1)는 소스 영역(S1), 드레인 영역(D1) 및 소스 영역(S1)과 드레인 영역(D1) 사이의 채널 영역을 포함하는 반도체층(101_1) 및 게이트 전극(G1)을 포함한다. 제1 트랜지스터(T1)의 게이트 전극(G1)은 평면상 채널 영역과 중첩한다. 제1 트랜지스터(T1)의 반도체층(101_1)은 소스 영역(S1)과 드레인 영역(D1) 사이에서 굴곡을 가짐으로써 채널 영역을 길게 형성할 수 있어, 게이트 전극(G1)에 인가되는 게이트 전압의 구동 범위(driving range)가 넓어질 수 있다. 제1 트랜지스터(T1)의 반도체층(101_1)의 형상은 'ㄷ', 'ㄹ', 'S', 'M', 'W' 등의 다양한 실시예가 가능하다.
제2 트랜지스터(T2)는 소스 영역(S2), 드레인 영역(D2) 및 소스 영역(S2)과 드레인 영역(D2) 사이의 채널 영역을 포함하는 반도체층(101_2) 및 게이트 전극(G2)을 포함한다. 제2 트랜지스터(T2)의 게이트 전극(G2)은 평면상 채널 영역과 중첩한다. 제2 트랜지스터(T2)의 소스 영역(S2)은 제1 절연층(12) 내지 제3 절연층(14)의 컨택홀(111)을 통해 데이터선(DL)과 전기적으로 연결된다. 제2 트랜지스터(T2)의 드레인 영역(D2)은 제1 트랜지스터(T1)의 소스 영역(S1)과 연결된다.
제3 트랜지스터(T3)는 소스 영역(S3), 드레인 영역(D3) 및 소스 영역(S3)과 드레인 영역(D3) 사이의 채널 영역을 포함하는 반도체층(101_3) 및 게이트 전극(G3)을 포함한다. 제3 트랜지스터(T3)의 게이트 전극(G3)은 평면상 채널 영역과 중첩하고, 제2 주사선(GWL)의 일부에 의해 형성된다. 제3 트랜지스터(T3)의 소스 영역(S3)은 제1 트랜지스터(T1)의 드레인 영역(D1)과 연결되고, 드레인 영역(D3)은 제1 트랜지스터(T1)의 게이트 전극(G1)과 연결전극(103)에 의해 전기적으로 연결된다. 연결전극(103)은 제3 트랜지스터(T3)의 드레인 영역(D3)을 노출하는 제1 절연층(12) 내지 제3 절연층(14)의 컨택홀(112)과 제1 트랜지스터(T1)의 게이트 전극(G1)을 노출하는 제2 절연층(13) 및 제3 절연층(14)의 컨택홀(113)을 통해 제3 트랜지스터(T3)의 드레인 영역(D3)과 제1 트랜지스터(T1)의 게이트 전극(G1)을 연결한다.
제4 트랜지스터(T4)는 소스 영역(S4), 드레인 영역(D4) 및 소스 영역(S4)과 드레인 영역(D4) 사이의 채널 영역을 포함하는 반도체층(101_4) 및 게이트 전극(G4)을 포함한다. 제4 트랜지스터(T4)의 게이트 전극(G4)은 평면상 채널 영역과 중첩하고, 제1 주사선(GIL)의 일부에 의해 형성된다. 제4 트랜지스터(T4)의 소스 영역(S4)은 연결전극(105)에 의해 초기화선(VL)과 전기적으로 연결되고, 드레인 영역(D4)은 제3 트랜지스터(T3)의 드레인 영역(D3) 및 제1 트랜지스터(T1)의 게이트 전극(G1)과 전기적으로 연결된다. 연결전극(105)은 제4 트랜지스터(T4)의 소스 영역(S4)을 노출하는 제1 절연층(12) 내지 제3 절연층(14)의 컨택홀(114)과 초기화선(VL)을 노출하는 제3 절연층(14)의 컨택홀(115)을 통해 제4 트랜지스터(T4)의 소스 영역(S4)과 초기화선(VL)을 연결한다. 초기화선(VL)은 커패시터(Cst)의 제2 전극(Cst2)과 동일층에 배치된다.
제5 트랜지스터(T5)는 소스 영역(S5), 드레인 영역(D5) 및 소스 영역(S5)과 드레인 영역(D5) 사이의 채널 영역을 포함하는 반도체층(101_5) 및 게이트 전극(G5)을 포함한다. 제5 트랜지스터(T5)의 게이트 전극(G5)은 평면상 채널 영역과 중첩하고, 발광 제어선(EML)의 일부에 의해 형성된다. 제5 트랜지스터(T5)의 소스 영역(S5)은 자신의 일부를 노출하는 제1 절연층(12) 내지 제3 절연층(14)의 컨택홀(116)을 통해 전원선(PL)과 전기적으로 연결되고, 드레인 영역(D5)은 제1 트랜지스터(T1)의 제1 전극(S1)과 연결된다.
제6 트랜지스터(T6)는 소스 영역(S6), 드레인 영역(D6) 및 소스 영역(S6)과 드레인 영역(D6) 사이의 채널 영역을 포함하는 반도체층(101_6) 및 게이트 전극(G6)을 포함한다. 제6 트랜지스터(T6)의 게이트 전극(G6)은 평면상 채널 영역과 중첩하고, 발광 제어선(EML)의 일부에 의해 형성된다. 제6 트랜지스터(T6)의 소스 영역(S6)은 제1 트랜지스터(T1)의 드레인 영역(D1)과 연결되고, 드레인 영역(D6)은 유기발광소자(OLED)의 화소전극과 전기적으로 연결된다. 제6 트랜지스터(T6)의 드레인 영역(D6)은 자신의 일부를 노출하는 제1 절연층(12) 내지 제3 절연층(14)의 컨택홀(117)을 통해 제3 절연층(14) 상의 연결전극(107)과 전기적으로 연결된다. 화소전극은 제6 트랜지스터(T6)의 드레인 영역(D6)과 연결된 연결전극(107) 상부의 제4 절연층(15)의 비아홀을 통해 연결전극(107)과 전기적으로 연결됨으로써, 제6 트랜지스터(T6)의 드레인 영역(D6)과 연결된다.
제7 트랜지스터(T7)는 소스 영역(S7), 드레인 영역(D7) 및 소스 영역(S7)과 드레인 영역(D7) 사이의 채널 영역을 포함하는 반도체층(101_7) 및 게이트 전극(G7)을 포함한다. 제7 트랜지스터(T7)의 게이트 전극(G7)은 평면상 채널 영역과 중첩하고, 제3 주사선(GBL)의 일부에 의해 형성된다. 제7 트랜지스터(T7)의 드레인 영역(D7)은 제4 트랜지스터(T4)의 소스 영역(S4)과 연결되고, 소스 영역(S7)은 제6 트랜지스터(T6)의 드레인 영역(D6)과 연결된다.
제1 내지 제7 트랜지스터(T1 내지 T7)의 게이트 전극(G1 내지 G7) 상에는 제2 절연층(13)이 배치된다. 제2 절연층(13) 상부에 커패시터(Cst)의 제2 전극(Cst2)이 배치된다. 커패시터(Cst)의 제2 전극(Cst2)과 동일층에 초기화선(VL) 및 차폐 부재(130)가 배치된다.
커패시터(Cst)의 제1 전극(Cst1)은 제1 트랜지스터(T1)의 게이트 전극(G1)이다. 즉, 커패시터(Cst)의 제1 전극(Cst1)과 제1 트랜지스터(T1)의 게이트 전극(G1)은 일체(一體)인 것으로 이해될 수 있다. 커패시터(Cst)의 제1 전극(Cst1)은 인접한 화소와 분리되어 사각 형상으로 형성되어 있으며, 제1 주사선(GIL), 제2 주사선(GWL), 제3 주사선(GBL), 발광 제어선(EML)과 동일한 물질로 동일한 층에 형성된다.
커패시터(Cst)의 제2 전극(Cst2)은 제1 방향으로 인접한 화소들, 즉 동일 행의 화소들의 제2 전극(Cst2)과 연결되어 있다. 커패시터(Cst)의 제2 전극(Cst2)은 제1 전극(Cst1) 전체를 커버하도록 제1 전극(Cst1)과 중첩하고, 제1 트랜지스터(T1)와 평면상 및 단면상 수직으로 중첩하는 구조를 갖는다. 커패시터(Cst)의 제1 전극(Cst1)과 제2 전극(Cst2) 사이의 제2 절연층(13)이 유전체층으로 기능한다. 커패시터(Cst)의 제2 전극(Cst2)은 제1 전극(Cst1)의 일부를 노출하는 컨택홀(113)에 대응하는 위치에 개구(109)를 구비한다.
커패시터(Cst)의 제2 전극(Cst2) 상에는 제3 절연층(14)이 배치된다. 제3 절연층(14) 상에 데이터선(DL) 및 전원선(PL)이 제2 방향으로 연장되며 배치된다. 전원선(PL)은 커패시터(Cst)의 제2 전극(Cst2)과 일부 중첩한다.
커패시터(Cst)의 제2 전극(Cst2)은 자신의 일부를 노출하는 제3 절연층(14)의 컨택홀(118)을 통해 전원선(PL)과 전기적으로 연결된다. 이에 따라 전원선(PL)은 제2 방향으로 연장된 전원선으로 기능하고, 커패시터(Cst)의 제2 전극(Cst2)은 제1 방향으로 연장된 전원선으로 기능하여, 전원선(PL)은 전체적으로 메쉬(mesh) 구조를 가질 수 있다. 또한 전원선(PL)은 제5 트랜지스터(T5)의 소스 영역(S5)과 전기적으로 연결된다.
차폐 부재(130)는 자신의 일부를 노출하는 제3 절연층(14)의 컨택홀(119)을 통해 전원선(PL)과 전기적으로 연결된다. 차폐 부재(130)는 제1 방향을 따라 제2 트랜지스터(T2)와 적어도 일부 중첩한다. 차폐 부재(130)는 제2 트랜지스터(T2)의 소스 영역 및 드레인 영역 중 적어도 하나와 중첩할 수 있다. 차폐 부재(130)는 제2 트랜지스터(T2)가 외부로부터 입사되는 광에 의해 영향받는 것을 차단하고, 및/또는 정전압이 인가되는 전원선(PL)과 전기적으로 연결되어 제2 트랜지스터(T2)가 주변의 다른 전기적 신호에 의해 영향받는 것을 차단할 수 있다. 즉, 차폐 부재(130)는 화소회로의 동작 특성을 향상시키는 기능을 수행할 수 있다.
전술한 실시예에 따르면, 차폐 부재(130)가 전원선(PL)에 연결된 경우를 설명하였으나, 본 발명은 이에 한정되지 않는다. 차폐 부재(130)는 초기화선(VL)과 연결되어 정전압인 초기전압(Vint)이 인가될 수 있다. 또는, 차폐 부재(130)는 정전압인 ELVSS 전압이 인가될 수 있다.
데이터선(DL) 및 전원선(PL)과 동일층에 연결전극들(103, 105, 107)이 배치된다. 연결전극들(103, 105, 107)은 제1 내지 제3 절연층(12 내지 14) 중 적어도 하나에 형성된 컨택홀(112 내지 115, 117)을 매우며 하부의 전극층과 컨택한다.
도 5는 도 4의 화소회로 상에 유기발광소자의 일부가 형성된 예를 나타낸 평면도이다. 도 5 내지 도 9를 함께 참조하면, 제1 화소회로 내지 제3 화로회로 상부에 제4 절연층(15)이 배치된다.
제4 절연층(15) 상부에 제1 화소회로 내지 제3 화소회로와 각각 전기적으로 연결된 제1 화소전극(PE1) 내지 제3 화소전극(PE3)이 배치된다. 제1 화소(PX1)의 제1 화소회로 상부에 제1 화소회로와 연결된 제1 화소전극(PE1)이 배치된다. 제2 화소(PX2)의 제2 화소회로 상부에 제2 화소회로와 연결된 제2 화소전극(PE2)이 배치된다. 제3 화소(PX3)의 제3 화소회로 상부에 제3 화소회로와 연결된 제3 화소전극(PE3)이 배치된다.
제1 화소전극(PE1)과 제2 화소전극(PE2)은 평면상 대각선 방향으로 인접하게 배치될 수 있다. 제3 화소전극(PE3)과 제2 화소전극(PE2)은 평면상 대각선 방향으로 인접하게 배치될 수 있다.
제1 화소전극(PE1)은 제4 절연층(15)의 제1 비아홀(VIA1)을 통해 연결전극(107)과 컨택한다. 이에 따라 제1 화소전극(PE1)은 제1 비아홀(VIA1)을 통해 제1 화소(PX1)의 제6 트랜지스터(T6)의 드레인 영역(D6)과 전기적으로 연결된다.
제2 화소전극(PE2)은 제4 절연층(15)의 제2 비아홀(VIA2)을 통해 연결전극(107)과 컨택한다. 이에 따라 제2 화소전극(PE2)은 제2 비아홀(VIA2)을 통해 제2 화소(PX2)의 제6 트랜지스터(T6)의 드레인 영역(D6)과 전기적으로 연결된다.
제3 화소전극(PE3)은 제4 절연층(15)의 제3 비아홀(VIA3)을 통해 연결전극(107)과 컨택한다. 이에 따라 제3 화소전극(PE3)은 제3 화소(PX3)의 제6 트랜지스터(T6)의 드레인 영역(D6)과 전기적으로 연결된다.
도 6을 참조하면, 제4 절연층(15) 상부의 각 행에 제1 화소전극(PE1), 제2 화소전극(PE2), 제3 화소전극(PE3), 제2 화소전극(PE2)이 제1 방향을 따라 반복하여 배치된다. 제2 방향을 따라 제1 열에 제1 화소전극(PE1)들이 배치된다. 제2 방향을 따라 제1 열에 인접한 제2 열에 제2 화소전극(PE2)들이 배치된다. 제2 방향을 따라 제2 열에 인접한 제3 열에 제3 화소전극(PE3)들이 배치된다. 제2 방향을 따라 제3 열에 인접한 제4 열에 제2 화소전극(PE2)들이 배치된다.
제1 화소전극(PE1)은 제1 발광층이 배치되는 제1 발광부(121a)를 포함하는 제1 영역(122a) 및 제1 영역(122a)으로부터 연장된 제2 영역(125a)을 포함할 수 있다. 제2 영역(125a)은 제1 비아홀(VIA1)의 위치에 대응하고, 제1 비아홀(VIA1) 상부에 위치할 수 있다. 제1 발광부(121a)는 제1 면적(A1)을 가질 수 있다.
제1 영역(122a)의 제1 발광부(121a)는 제5 절연층(16)의 제1 개구(OP1)에 대응하고, 제1 영역(122a)의 가장자리는 제5 절연층(16)으로 덮인다. 제2 영역(125a)은 제1 비아홀(VIA1) 상부에 제1 비아홀(VIA1)을 덮도록 배치될 수 있다. 제2 영역(125a)은 제5 절연층(16)으로 덮인다. 제1 비아홀(VIA1)은 제4 절연층(15)에 형성되고, 제1 화소전극(PE1)은 제1 비아홀(VIA1)을 통해 제1 화소회로와 전기적으로 연결될 수 있다. 제1 화소전극(PE1)의 제1 영역(122a)은 제2 영역(125a)보다 평면상 제1 화소회로의 상단(도 5의 UU)에 위치한다.
제2 화소전극(PE2)은 제2 발광층이 배치되는 제2 발광부(121b)를 포함하는 제1 영역(122b) 및 제1 영역(122b)으로부터 연장된 제2 영역(125b)을 포함할 수 있다. 제2 영역(125b)은 제2 비아홀(VIA2)의 위치에 대응하고, 제2 비아홀(VIA2) 상부에 위치할 수 있다. 제2 발광부(121b)는 제2 면적(A2)을 가질 수 있다. 제2 면적(A2)은 제1 면적(A1)보다 작을 수 있다.
제1 영역(122b)의 제2 발광부(121b)는 제5 절연층(16)의 제2 개구(OP2)에 대응하고, 제1 영역(122b)의 가장자리는 제5 절연층(16)으로 덮인다. 제2 영역(125b)은 제2 비아홀(VIA2) 상부에 제2 비아홀(VIA2)을 덮도록 배치될 수 있다. 제2 영역(125b)은 제5 절연층(16)으로 덮인다. 제2 비아홀(VIA2)은 제4 절연층(15)에 형성되고, 제2 화소전극(PE2)은 제2 비아홀(VIA2)을 통해 제2 화소회로와 전기적으로 연결될 수 있다. 제2 화소전극(PE2)의 제1 영역(122b)은 제2 영역(125b)보다 평면상 화소회로의 하단(도 5의 DU)에 위치한다.
제3 화소전극(PE3)은 제3 발광층이 배치되는 제3 발광부(121c)를 포함하는 제1 영역(122c) 및 제1 영역(122c)으로부터 연장된 제2 영역(125c)을 포함할 수 있다. 제2 영역(125c)은 제3 비아홀(VIA3)의 위치에 대응하고, 제3 비아홀(VIA3) 상부에 위치할 수 있다. 제3 발광부(121c)는 제3 면적(A3)을 가질 수 있다. 제3 면적(A3)은 제2 면적(A2)보다 클 수 있다.
제1 영역(122c)의 제3 발광부(121c)는 제5 절연층(16)의 제3 개구(OP3)에 대응하고, 제1 영역(122c)의 가장자리는 제5 절연층(16)으로 덮인다. 제2 영역(125c)은 제3 비아홀(VIA3) 상부에 제3 비아홀(VIA3)을 덮도록 배치될 수 있다. 제2 영역(125c)은 제5 절연층(16)으로 덮인다. 제3 비아홀(VIA3)은 제4 절연층(15)에 형성되고, 제3 화소전극(PE3)은 제3 비아홀(VIA3)을 통해 제3 화소회로와 전기적으로 연결될 수 있다. 제3 화소전극(PE3)의 제1 영역(122c)은 제2 영역(125c)보다 평면상 화소회로의 상단(도 5의 UU)에 위치한다.
제1 화소전극(PE1)의 제1 영역(122a)은 제2 화소전극(PE2)의 제1 영역(122b)과 대각선 방향으로 이격된다. 제1 화소전극(PE1)의 제2 영역(125a)은 제2 화소전극(PE2)의 제2 영역(125b)과 대각선 방향으로 이격된다.
제3 화소전극(PE3)의 제1 영역(122c)은 제2 화소전극(PE2)의 제1 영역(122b)과 대각선 방향으로 이격된다. 제3 화소전극(PE3)의 제2 영역(125c)은 제2 화소전극(PE2)의 제2 영역(125b)과 대각선 방향으로 이격된다.
제2 화소전극(PE2)의 제2 영역(125b)의 사이즈(면적)는 제1 화소전극(PE1)의 제2 영역(125a) 및 제3 화소전극(PE3)의 제2 영역(125c)의 사이즈(면적)보다 클 수 있다. 제1 화소전극(PE1)의 제2 영역(125a) 및 제3 화소전극(PE3)의 제2 영역(125c)의 사이즈(면적)는 동일할 수 있다.
제2 화소전극(PE2)의 제2 영역(125b)은 제1 화소전극(PE1)의 제1 영역(122a)과 제3 화소전극(PE3)의 제1 영역(122c)의 사이에 위치한다.
도 7은 제1 화소(PX1)의 일부를 절단한 단면도이고, 도 8은 제2 화소(PX2)의 일부를 절단한 단면도이고, 도 9는 제3 화소(PX3)의 일부를 절단한 단면도이다.
도 7을 참조하면, 제1 화소회로 상부에 제4 절연층(15)이 배치되고, 제4 절연층(15) 상부에 제1 화소전극(PE1)이 배치된다. 제1 화소전극(PE1) 상부에 제1 화소전극(PE1)을 커버하되, 제1 화소전극(PE1)의 제1 발광부(121a)를 노출하는 제1 개구(OP1)를 갖는 제5 절연층(16)이 배치된다. 제5 절연층(16)은 제1 화소전극(PE1)의 제1 영역(122a)의 가장자리 및 제2 영역(125a)을 덮는다.
제1 화소전극(PE1)의 제1 발광부(121a)(즉, 제5 절연층(16)의 제1 개구(OP1))에 제1 발광층(140a)이 배치된다. 제1 발광층(140a) 상부에 제1 화소전극(PE1)에 대향하는 공통전극(160)이 배치된다. 공통전극(160)은 기판(10)의 전면 상에 배치되어, 제1 발광층(140a) 및 제5 절연층(16)을 커버할 수 있다.
제1 화소전극(PE1)의 제1 영역(122a)은 제3 트랜지스터(T3), 제1 트랜지스터(T1) 및 커패시터(Cst) 각각의 적어도 일부와 평면상 중첩한다. 제1 화소전극(PE1)의 제1 영역(122a)은 연결전극(103)과 평면상 완전히 중첩(도 5의 X 참조)할 수 있다. 제1 화소전극(PE1)의 제1 영역(122a)은 제3 트랜지스터(T3)의 소스 영역 및 드레인 영역 중 적어도 하나와 평면상 중첩한다. 제1 화소전극(PE1)의 제2 영역(125a)은 제6 트랜지스터(T6)의 적어도 일부와 평면상 중첩한다.
도 7에서는 제1 트랜지스터(T1)의 반도체층(101_1) 및 게이트 전극(G1), 제3 트랜지스터(T3)의 반도체층(101_3) 및 게이트 전극(G3), 제6 트랜지스터(T6)의 반도체층(101_6) 및 게이트 전극(G6), 커패시터(Cst)의 제1 전극(Cst1) 및 제2 전극(Cst2)을 도시하고 있다.
도 8을 참조하면, 제2 화소회로 상부에 제4 절연층(15)이 배치되고, 제4 절연층(15) 상부에 제2 화소전극(PE2)이 배치된다. 제2 화소전극(PE2) 상부에 제2 화소전극(PE2)을 커버하되, 제2 화소전극(PE2)의 제2 발광부(121b)를 노출하는 제2 개구(OP2)를 갖는 제5 절연층(16)이 배치된다. 제5 절연층(16)은 제2 화소전극(PE2)의 제1 영역(122b)의 가장자리 및 제2 영역(125b)을 덮는다.
제2 화소전극(PE2)의 제2 발광부(121b)(즉, 제5 절연층(16)의 제2 개구(OP2))에 제2 발광층(140b)이 배치된다. 제2 발광층(140b) 상부에 제2 화소전극(PE2)에 대향하는 공통전극(160)이 배치된다. 공통전극(160)은 기판(10)의 전면 상에 배치되어, 제2 발광층(140b) 및 제5 절연층(16)을 커버할 수 있다.
제2 화소전극(PE2)의 제1 영역(122b)은 제7 트랜지스터(T7)의 적어도 일부와 평면상 중첩한다. 도시되지 않았으나, 도 5를 참조하면, 제2 화소전극(PE2)의 제1 영역(122b)은 인접 행의 제2 화소(PX2)의 제4 트랜지스터(T4)의 적어도 일부와 중첩한다. 제2 화소전극(PE2)의 제2 영역(125b)은 제3 트랜지스터(T3), 제1 트랜지스터(T1), 커패시터(Cst) 및 제6 트랜지스터(T6) 각각의 적어도 일부와 평면상 중첩한다. 제2 화소전극(PE2)의 제2 영역(125b)은 제3 트랜지스터(T3)의 소스 영역 및 드레인 영역 중 적어도 하나와 중첩한다. 제2 화소전극(PE2)의 제1 영역(122b)은 연결전극(103)과 평면상 완전히 중첩(도 5의 Y 참조)할 수 있다.
도 8에서는 제1 트랜지스터(T1)의 반도체층(101_1) 및 게이트 전극(G1), 제3 트랜지스터(T3)의 반도체층(101_3) 및 게이트 전극(G3), 제6 트랜지스터(T6)의 반도체층(101_6) 및 게이트 전극(G6), 제7 트랜지스터(T7)의 반도체층(101_7) 및 게이트 전극(G7), 커패시터(Cst)의 제1 전극(Cst1) 및 제2 전극(Cst2)을 도시하고 있다.
도 9를 참조하면, 제3 화소회로 상부에 제4 절연층(15)이 배치되고, 제4 절연층(15) 상부에 제3 화소전극(PE3)이 배치된다. 제3 화소전극(PE3) 상부에 제3 화소전극(PE3)을 커버하되, 제3 화소전극(PE3)의 제3 발광부(121c)를 노출하는 제3 개구(OP3)를 갖는 제5 절연층(16)이 배치된다. 제5 절연층(16)은 제3 화소전극(PE3)의 제1 영역(122c)의 가장자리 및 제2 영역(125c)을 덮는다.
제3 화소전극(PE3)의 제3 발광부(121c)(즉, 제5 절연층(16)의 제3 개구(OP3))에 제3 발광층(140c)이 배치된다. 제3 발광층(140c) 상부에 제3 화소전극(PE3)에 대향하는 공통전극(160)이 배치된다. 공통전극(160)은 기판(10)의 전면 상에 배치되어, 제3 발광층(140c) 및 제5 절연층(16)을 커버할 수 있다.
제3 화소전극(PE3)의 제1 영역(122c)은 제3 트랜지스터(T3), 제1 트랜지스터(T1) 및 커패시터(Cst) 각각의 적어도 일부와 평면상 중첩한다. 제3 화소전극(PE3)의 제1 영역(122c)은 연결전극(103)과 평면상 완전히 중첩(도 5의 Z 참조)할 수 있다. 제3 화소전극(PE3)의 제1 영역(122c)은 제3 트랜지스터(T3)의 소스 영역 및 드레인 영역 중 적어도 하나와 중첩한다. 제3 화소전극(PE3)의 제2 영역(125c)은 제6 트랜지스터(T6)의 적어도 일부와 평면상 중첩한다.
도 9에서는 제1 트랜지스터(T1)의 반도체층(101_1) 및 게이트 전극(G1), 제3 트랜지스터(T3)의 반도체층(101_3) 및 게이트 전극(G3), 제6 트랜지스터(T6)의 반도체층(101_6) 및 게이트 전극(G6), 커패시터(Cst)의 제1 전극(Cst1) 및 제2 전극(Cst2)을 도시하고 있다.
도면에 도시되지는 않았지만, 공통전극(160) 상에는 봉지 기판(미도시) 또는 봉지층(미도시)이 배치될 수 있다.
본 발명의 실시예들에 따라, 제1 화소전극(PE1) 내지 제3 화소전극(PE3)은 각각 하부의 박막트랜지스터(예를 들어, 제3 트랜지스터)의 적어도 일부를 커버하며 평면상 중첩한다. 이에 따라, 제1 화소전극(PE1) 내지 제3 화소전극(PE3)은 박막트랜지스터의 소스 영역 및 드레인 영역 중 적어도 하나에 입사되는 광 차단 및/또는 주변의 다른 전기적 신호에 의해 영향받는 것을 차단할 수 있다. 즉, 제1 화소전극(PE1) 내지 제3 화소전극(PE3)은 화소회로의 동작 특성을 향상시키는 기능을 더 수행할 수 있다.
도 5 내지 도 9에서 화소전극의 발광부는 도 1 및 도 2에 도시된 화소에 대응할 수 있다. 화소전극의 발광부 면적(이하, '발광면적'이라 함)은 화소전극의 면적에 비례하고, 화소전극의 발광면적이 화소의 개구율을 결정하므로, 본 명세서에서는 설명의 편의를 위해 화소전극의 발광부를 화소와 혼용하여 설명하였다.
본 발명의 상세한 설명 및 특허청구범위에서 "대응"의 용어는 문맥에 따라서 복수의 요소들 중 동일한 영역에 배치되는 요소를 특정하기 위해 사용되었다. 즉, 제1 부재가 복수의 제2 부재들 중에서 하나와 "대응"한다는 것은 제2 부재가 제1 부재가 동일 영역에 배치됨을 의미한다. 예를 들어, 제1 전극이 복수의 제2 전극들 중 하나와 대응한다는 것은 제1 전극과 제1 전극에 대응하는 제2 전극은 동일 화소영역에 배치됨을 의미할 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
Claims (23)
- 기판 상의 제1 화소영역에 배치되고, 제1 소스 영역 및 제1 드레인 영역을 포함하는 제1 반도체층 및 제1 게이트 전극을 포함하는 제1 박막트랜지스터;
상기 기판 상의 상기 제1 화소영역에 인접한 제2 화소영역에 배치되고, 제2 소스 영역 및 제2 드레인 영역을 포함하는 제2 반도체층 및 제2 게이트 전극을 포함하는 제2 박막트랜지스터;
상기 제1 화소영역에 배치되고, 제1 발광층이 배치된 제1 영역 및 상기 제1 영역으로부터 연장되고 제1 비아홀 상부에 배치된 제2 영역을 포함하는 제1 화소전극; 및
상기 제2 화소영역에 배치되고, 제2 발광층이 배치된 제3 영역 및 상기 제3 영역으로부터 연장되고 제2 비아홀 상부에 배치된 제4 영역을 포함하는 제2 화소전극;을 포함하고,
상기 제1 화소전극의 제1 영역이 상기 제1 박막트랜지스터의 제1 소스 영역 및 제1 드레인 영역 중 적어도 하나와 중첩하고,
상기 제2 화소전극의 제4 영역이 상기 제2 박막트랜지스터의 제2 소스 영역 및 제2 드레인 영역 중 적어도 하나와 중첩하는, 표시장치. - 제1항에 있어서,
상기 제2 화소전극의 제4 영역의 사이즈가 상기 제1 화소전극의 제2 영역의 사이즈보다 큰, 표시장치. - 제1항에 있어서,
상기 제2 화소전극의 제3 영역과 상기 제1 화소전극의 제1 영역은 대각선 방향으로 이격된, 표시장치. - 제1항에 있어서,
상기 제1 화소전극의 제2 영역 및 상기 제2 화소전극의 제4 영역을 덮는 절연층;을 포함하는 표시장치. - 제4항에 있어서,
상기 절연층은 상기 제1 화소전극의 제1 영역의 가장자리 및 상기 제2 화소전극의 제3 영역의 가장자리를 덮는, 표시장치. - 제1항에 있어서,
상기 제1 화소영역에 배치되고, 상기 제1 박막트랜지스터와 연결된 제1 구동 박막트랜지스터 및 제1 커패시터; 및
상기 제2 화소영역에 배치되고, 상기 제2 박막트랜지스터와 연결된 제2 구동 박막트랜지스터 및 제2 커패시터;를 포함하는 표시장치. - 제6항에 있어서,
상기 제1 화소전극의 제1 영역이 상기 제1 구동 박막트랜지스터 및 제1 커패시터와 적어도 일부 중첩하고,
상기 제2 화소전극의 제4 영역이 상기 제2 구동 박막트랜지스터 및 제2 커패시터와 적어도 일부 중첩하는, 표시장치. - 제6항에 있어서,
상기 제1 커패시터는 상기 제1 구동 박막트랜지스터와 중첩하고,
상기 제2 커패시터는 상기 제2 구동 박막트랜지스터와 중첩하는, 표시장치. - 제1항에 있어서,
상기 제1 커패시터는 제1 하부전극 및 제1 상부전극을 포함하고,
상기 제2 커패시터는 제2 하부전극 및 제2 상부전극을 포함하고,
상기 제1 하부전극이 상기 제1 구동 박막트랜지스터의 게이트 전극의 적어도 일부이고,
상기 제2 하부전극이 상기 제2 구동 박막트랜지스터의 게이트 전극의 적어도 일부인, 표시장치. - 제9항에 있어서,
상기 제1 화소영역에 배치된 제1 데이터선;
상기 제1 데이터선 및 상기 제1 구동 박막트랜지스터와 연결된 제1 스위칭 박막트랜지스터; 및
상기 스위칭 박막트랜지스터의 소스 영역 및 드레인 영역 중 적어도 하나와 중첩하는 차폐부재;를 더 포함하는 표시장치. - 제10항에 있어서,
상기 차폐부재는 상기 제1 상부전극과 동일층에 배치된, 표시장치. - 제10항에 있어서,
상기 차폐부재는 상기 제1 상부전극과 전기적으로 연결된 제1 전원선에 연결된, 표시장치. - 제1항에 있어서,
상기 기판 상의 상기 제2 화소영역에 인접한 제3 화소영역에 배치되고, 제3 소스 영역 및 제3 드레인 영역을 포함하는 제3 반도체층 및 제3 게이트 전극을 포함하는 제3 박막트랜지스터; 및
상기 제3 화소영역에 배치되고, 제3 발광층이 배치된 제5 영역 및 상기 제5 영역으로부터 연장되고 제3 비아홀 상부에 배치된 제6 영역을 포함하는 제3 화소전극;을 더 포함하고,
상기 제3 화소전극의 제5 영역이 상기 제3 박막트랜지스터의 제3 소스 영역 및 제3 드레인 영역 중 적어도 하나와 중첩하는, 표시장치. - 제13항에 있어서,
상기 제1 화소영역에, 제1 연결전극에 의해 상기 제1 박막트랜지스터와 연결된 제1 구동 박막트랜지스터;
상기 제2 화소영역에, 제2 연결전극에 의해 상기 제2 박막트랜지스터와 연결된 제2 구동 박막트랜지스터; 및
상기 제3 화소영역에, 제3 연결전극에 의해 상기 제3 박막트랜지스터와 연결된 제3 구동 박막트랜지스터;를 포함하고,
상기 제1 내지 제3 화소전극 각각은 상기 제1 내지 제3 연결전극 중 대응하는 연결전극과 중첩하는, 표시장치. - 제14항에 있어서,
상기 제1 내지 제3 연결전극 중 적어도 하나는 상기 제1 내지 제3 화소전극의 상기 제1 영역, 제3 영역 및 제5 영역 중 대응하는 영역과 중첩하는, 표시장치. - 제14항에 있어서,
상기 제1 내지 제3 연결전극 중 적어도 하나는 상기 제1 내지 제3 화소전극의 상기 제2 영역, 제4 영역 및 제6 영역 중 대응하는 영역과 중첩하는, 표시장치. - 제13항에 있어서,
상기 제1 화소영역, 상기 제2 화소영역 및 상기 제3 화소영역은 각각 적색 화소영역, 청색 화소영역 및 녹색 화소영역에 대응하는, 표시장치. - 기판 상의 제1 열에 배치되고, 제1 박막트랜지스터를 포함하는 제1 화소회로;
상기 기판 상의 상기 제1 열에 인접한 제2 열에 배치되고, 제2 박막트랜지스터를 포함하는 제2 화소회로;
상기 제1 화소회로에 연결된 제1 화소전극;
상기 제2 화소회로에 연결된 제2 화소전극; 및
상기 제1 화소전극 및 상기 제2 화소전극 상부에 배치되고, 상기 제1 화소전극의 일부를 노출하는 제1 개구와 상기 제2 화소전극의 일부를 노출하는 제2 개구를 구비하는 제1 절연층;을 포함하고,
상기 제1 화소전극이 상기 제1 개구에 대응하는 제1 영역 및 상기 제1 영역으로부터 연장된 제2 영역을 포함하고,
상기 제2 화소전극이 상기 제2 개구에 대응하는 제3 영역 및 상기 제3 영역으로부터 연장된 제4 영역을 포함하고,
상기 제1 화소전극의 제1 영역이 상기 제1 박막트랜지스터와 적어도 일부 중첩하고,
상기 제2 화소전극의 제4 영역이 상기 제2 박막트랜지스터와 적어도 일부 중첩하는, 표시장치. - 제18항에 있어서,
상기 제1 화소전극의 제2 영역에 위치하는 제1 비아홀 및 상기 제2 화소전극의 제4 영역에 위치하는 제2 비아홀을 구비하고, 상기 제1 화소회로와 상기 제1 화소전극 사이 및 상기 제2 화소회로와 상기 제2 화소전극 사이에 배치된 제2 절연층;을 포함하는, 표시장치. - 제18항에 있어서,
상기 제1 화소회로와 상기 제2 화소회로는 각각 구동 박막트랜지스터를 포함하고,
상기 제1 박막트랜지스터는 상기 제1 화소회로의 구동 박막트랜지스터의 게이트 전극, 및 소스 영역과 드레인 영역 중 하나와 연결되고,
상기 제2 박막트랜지스터는 상기 제2 화소회로의 구동 박막트랜지스터의 게이트 전극, 및 소스 영역과 드레인 영역 중 하나와 연결된, 표시장치. - 제20항에 있어서,
상기 제1 화소전극의 제1 영역이 상기 제1 화소회로의 구동 박막트랜지스터와 적어도 일부 중첩하고,
상기 제2 화소전극의 제4 영역이 상기 제2 화소회로의 구동 박막트랜지스터와 적어도 일부 중첩하는, 표시장치. - 제18항에 있어서,
상기 기판 상의 상기 제2 열에 인접한 제3 열에 배치되고, 제3 박막트랜지스터를 포함하는 제3 화소회로; 및
상기 제3 화소회로에 연결된 제3 화소전극;을 포함하고,
상기 제1 절연층이 상기 제3 화소전극의 일부를 노출하는 제3 개구를 구비하고,
상기 제3 화소전극이 상기 제3 개구에 대응하는 제5영역 및 상기 제5 영역으로부터 연장된 제6 영역을 포함하고,
상기 제3 화소전극의 제5 영역이 상기 제3 박막트랜지스터와 적어도 일부 중첩하는, 표시장치. - 제22항에 있어서,
상기 제1 개구에 배치된 적색 발광층;
상기 제2 개구에 배치된 청색 발광층; 및
상기 제3 개구에 배치된 녹색 발광층;을 포함하는, 표시장치.
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170145375A KR102532307B1 (ko) | 2017-11-02 | 2017-11-02 | 표시장치 |
EP18203635.0A EP3480807A1 (en) | 2017-11-02 | 2018-10-31 | Display apparatus |
CN201811292551.4A CN109755276B (zh) | 2017-11-02 | 2018-11-01 | 显示设备 |
US16/178,846 US10784328B2 (en) | 2017-11-02 | 2018-11-02 | Display apparatus |
US17/027,917 US11195894B2 (en) | 2017-11-02 | 2020-09-22 | Display apparatus |
US17/542,887 US11678520B2 (en) | 2017-11-02 | 2021-12-06 | Display apparatus |
US18/313,809 US20230276663A1 (en) | 2017-11-02 | 2023-05-08 | Display apparatus |
KR1020230059318A KR20230068375A (ko) | 2017-11-02 | 2023-05-08 | 표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170145375A KR102532307B1 (ko) | 2017-11-02 | 2017-11-02 | 표시장치 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020230059318A Division KR20230068375A (ko) | 2017-11-02 | 2023-05-08 | 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190050329A true KR20190050329A (ko) | 2019-05-13 |
KR102532307B1 KR102532307B1 (ko) | 2023-05-15 |
Family
ID=64083015
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170145375A KR102532307B1 (ko) | 2017-11-02 | 2017-11-02 | 표시장치 |
KR1020230059318A KR20230068375A (ko) | 2017-11-02 | 2023-05-08 | 표시장치 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020230059318A KR20230068375A (ko) | 2017-11-02 | 2023-05-08 | 표시장치 |
Country Status (3)
Country | Link |
---|---|
US (4) | US10784328B2 (ko) |
EP (1) | EP3480807A1 (ko) |
KR (2) | KR102532307B1 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102532307B1 (ko) | 2017-11-02 | 2023-05-15 | 삼성디스플레이 주식회사 | 표시장치 |
US11889719B2 (en) * | 2018-02-01 | 2024-01-30 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel |
CN111490068B (zh) * | 2019-01-29 | 2022-07-26 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
CN111969114B (zh) * | 2019-05-20 | 2022-04-12 | 京东方科技集团股份有限公司 | 显示面板、制造显示面板的方法和掩模板 |
CN110416267B (zh) * | 2019-07-29 | 2022-01-18 | 京东方科技集团股份有限公司 | 有机发光显示面板的子像素排布确定方法、装置 |
KR20210062772A (ko) * | 2019-11-21 | 2021-06-01 | 삼성디스플레이 주식회사 | 표시 장치 |
US11974473B2 (en) | 2019-11-29 | 2024-04-30 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, manufacturing method thereof and display device |
WO2021103010A1 (zh) * | 2019-11-29 | 2021-06-03 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
US11636809B2 (en) | 2019-11-29 | 2023-04-25 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate and display device |
CN113196374B (zh) * | 2019-11-29 | 2023-01-10 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
EP4089740A1 (en) * | 2019-11-29 | 2022-11-16 | BOE Technology Group Co., Ltd. | Array substrate and manufacturing method therefor, display device and display substrate |
US10885843B1 (en) * | 2020-01-13 | 2021-01-05 | Sharp Kabushiki Kaisha | TFT pixel threshold voltage compensation circuit with a source follower |
KR20210104196A (ko) * | 2020-02-14 | 2021-08-25 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210113531A (ko) * | 2020-03-06 | 2021-09-16 | 삼성디스플레이 주식회사 | 표시 장치 |
EP4145526A4 (en) * | 2020-04-26 | 2023-08-23 | BOE Technology Group Co., Ltd. | DISPLAY SUBSTRATE AND DISPLAY DEVICE |
CN113745273A (zh) * | 2020-05-29 | 2021-12-03 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN113871420A (zh) * | 2020-06-30 | 2021-12-31 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
US20220310753A1 (en) * | 2020-09-29 | 2022-09-29 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display panel and display device |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140079093A (ko) * | 2012-12-18 | 2014-06-26 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시소자 및 그 제조방법 |
KR20160128548A (ko) * | 2015-04-28 | 2016-11-08 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR20170006335A (ko) * | 2015-07-07 | 2017-01-18 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100834346B1 (ko) * | 2001-12-28 | 2008-06-02 | 엘지디스플레이 주식회사 | 능동행렬 유기전기발광소자 |
JP4939809B2 (ja) * | 2005-01-21 | 2012-05-30 | 株式会社半導体エネルギー研究所 | 発光装置 |
KR20130068714A (ko) | 2011-12-16 | 2013-06-26 | 삼성디스플레이 주식회사 | 발광효율이 향상된 유기발광 표시장치 및 그 제조방법 |
KR101486038B1 (ko) | 2012-08-02 | 2015-01-26 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR101975000B1 (ko) | 2012-09-13 | 2019-05-07 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102096051B1 (ko) * | 2013-03-27 | 2020-04-02 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판 및 이를 포함하는 유기 발광 표시 장치 |
KR102103499B1 (ko) * | 2013-10-16 | 2020-04-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102300026B1 (ko) | 2015-01-08 | 2021-09-09 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102381288B1 (ko) * | 2015-03-04 | 2022-03-31 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102402605B1 (ko) * | 2015-07-28 | 2022-05-27 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102367462B1 (ko) * | 2015-08-11 | 2022-02-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR20160048744A (ko) | 2016-04-19 | 2016-05-04 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치의 화소 배열 구조 |
JP6738041B2 (ja) * | 2016-04-22 | 2020-08-12 | 天馬微電子有限公司 | 表示装置及び表示方法 |
JP2019515489A (ja) | 2016-04-22 | 2019-06-06 | グロ アーベーGlo Ab | 狭ピッチ直視型ディスプレイおよびその製造方法 |
KR102326386B1 (ko) * | 2017-05-11 | 2021-11-15 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102532307B1 (ko) | 2017-11-02 | 2023-05-15 | 삼성디스플레이 주식회사 | 표시장치 |
-
2017
- 2017-11-02 KR KR1020170145375A patent/KR102532307B1/ko active IP Right Grant
-
2018
- 2018-10-31 EP EP18203635.0A patent/EP3480807A1/en active Pending
- 2018-11-02 US US16/178,846 patent/US10784328B2/en active Active
-
2020
- 2020-09-22 US US17/027,917 patent/US11195894B2/en active Active
-
2021
- 2021-12-06 US US17/542,887 patent/US11678520B2/en active Active
-
2023
- 2023-05-08 US US18/313,809 patent/US20230276663A1/en active Pending
- 2023-05-08 KR KR1020230059318A patent/KR20230068375A/ko not_active Application Discontinuation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140079093A (ko) * | 2012-12-18 | 2014-06-26 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시소자 및 그 제조방법 |
KR20160128548A (ko) * | 2015-04-28 | 2016-11-08 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR20170006335A (ko) * | 2015-07-07 | 2017-01-18 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
US20220093714A1 (en) | 2022-03-24 |
US20230276663A1 (en) | 2023-08-31 |
EP3480807A1 (en) | 2019-05-08 |
US11195894B2 (en) | 2021-12-07 |
KR102532307B1 (ko) | 2023-05-15 |
US10784328B2 (en) | 2020-09-22 |
US11678520B2 (en) | 2023-06-13 |
CN109755276A (zh) | 2019-05-14 |
KR20230068375A (ko) | 2023-05-17 |
US20190131371A1 (en) | 2019-05-02 |
US20210005694A1 (en) | 2021-01-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102532307B1 (ko) | 표시장치 | |
KR102660427B1 (ko) | 디스플레이 장치 | |
TWI718790B (zh) | 電致發光顯示面板及顯示裝置 | |
KR20190033683A (ko) | 표시장치 | |
KR101968666B1 (ko) | 유기 발광 표시 장치 및 그 제조 방법 | |
KR20140133339A (ko) | 유기 발광 표시 장치 및 그 유기 발광 표시 장치 제조용 포토 마스크 | |
KR20170115150A (ko) | 디스플레이 장치 | |
CN114679914B (zh) | 显示基板及其制作方法、显示装置 | |
JP2023511794A (ja) | 表示基板及び表示装置 | |
CN113130544A (zh) | 电致发光显示装置 | |
US11637162B2 (en) | Display device | |
CN113314579B (zh) | 显示面板及显示装置 | |
CN114550652A (zh) | 显示基板以及显示装置 | |
CN114175133B (zh) | 一种显示面板及其制作方法、显示装置 | |
KR102568776B1 (ko) | 유기 발광 표시 장치 | |
CN115104186B (zh) | 显示基板、显示面板、显示装置 | |
WO2022226845A1 (zh) | 显示基板以及显示面板 | |
CN109755276B (zh) | 显示设备 | |
KR100671655B1 (ko) | 유기 발광 표시장치 및 그 제조방법 | |
CN112820763B (en) | Electroluminescent display panel and display device | |
KR102684230B1 (ko) | 전계 발광 표시 장치 | |
WO2024000472A1 (zh) | 显示基板和显示装置 | |
US20240188357A1 (en) | Display substrate and display device | |
WO2022041204A1 (zh) | 显示基板及显示装置 | |
CN116762489A (zh) | 显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
A107 | Divisional application of patent | ||
GRNT | Written decision to grant |